TW201801082A - 用於可組態的阻抗陣列的電路和方法 - Google Patents

用於可組態的阻抗陣列的電路和方法

Info

Publication number
TW201801082A
TW201801082A TW105142665A TW105142665A TW201801082A TW 201801082 A TW201801082 A TW 201801082A TW 105142665 A TW105142665 A TW 105142665A TW 105142665 A TW105142665 A TW 105142665A TW 201801082 A TW201801082 A TW 201801082A
Authority
TW
Taiwan
Prior art keywords
ces
circuit
stylized
signal
impedance
Prior art date
Application number
TW105142665A
Other languages
English (en)
Other versions
TWI728020B (zh
Inventor
阿茲其傑努丁 哈瓦那格瓦拉
維克斯 錢德
布萊恩崔西 克萊
Original Assignee
Arm股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Arm股份有限公司 filed Critical Arm股份有限公司
Publication of TW201801082A publication Critical patent/TW201801082A/zh
Application granted granted Critical
Publication of TWI728020B publication Critical patent/TWI728020B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0069Writing or programming circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/36Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using diodes, e.g. as threshold elements, i.e. diodes assuming a stable ON-stage when driven above their threshold (S- or N-characteristic)
    • G11C11/38Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using diodes, e.g. as threshold elements, i.e. diodes assuming a stable ON-stage when driven above their threshold (S- or N-characteristic) using tunnel diodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0004Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising amorphous/crystalline phase transition cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/08Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements
    • G11C17/10Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM
    • G11C17/12Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards using semiconductor devices, e.g. bipolar elements in which contents are determined during manufacturing by a predetermined arrangement of coupling elements, e.g. mask-programmable ROM using field-effect devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/75Array having a NAND structure comprising, for example, memory cells in series or memory elements in series, a memory element being a memory cell in parallel with an access transistor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/78Simultaneous conversion using ladder network
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/808Simultaneous conversion using weighted impedances using resistors

Landscapes

  • Logic Circuits (AREA)
  • Engineering & Computer Science (AREA)
  • Semiconductor Memories (AREA)
  • Theoretical Computer Science (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)

Abstract

本案提供一種可組態的阻抗器。該可組態的阻抗器包含多個相關電子開關(Correlated Electron Switch; CES)。每個CES能夠經組態至複數個阻抗狀態之一者中。另外,本案提供了一種程式化電路。該程式化電路取決於輸入訊號提供複數個程式化訊號。每個程式化訊號組態來自複數個CES中之各別CES之阻抗狀態。

Description

用於可組態的阻抗陣列的電路和方法
本發明技術大體係關於一種可組態的阻抗器,且尤其係關於由至少一個相關電子開關(Correlated Electron Switch; CES)組成之可組態的阻抗器。
諸如電阻器鏈之可程式化阻抗器可用於多種類比訊號處理應用中,諸如數位/類比轉換器中之電阻梯及神經網路中之電阻器陣列。已為程式化電阻器鏈提供了各種技術;然而,程式化電壓及電流中之不定性在該程式化技術中是常見的。
根據本技術之第一態樣,提供了一種電路,該電路包含:佈置以形成可組態的阻抗器之複數個相關電子開關(Correlated Electron Switch; CES),其中每個CES能夠經組態至複數個阻抗狀態之一者;以及經組態以取決於至少一個輸入訊號提供複數個程式化訊號之至少一個程式化電路,其中每個程式化訊號組態CES之阻抗狀態。
在實施例中,該至少一個程式化電路包含複數個程式化電路,每個程式化電路經組態以提供該複數個程式化訊號之一個。
該複數個阻抗狀態可包含第一阻抗狀態及第二阻抗狀態。在實施例中,每個程式化電路包含:用以提供第一程式化訊號以組態該CES至該第一阻抗狀態之第一驅動電路;以及用以提供第二程式化訊號以組態該CES至該第二阻抗狀態之第二驅動電路,其中該第一程式化訊號及該第二程式化訊號之一者取決於該至少一個輸入訊號。
該電路可進一步包含耦接至該程式化電路或每個程式化電路,且經佈置以使得該程式化電路能夠取決於該至少一個輸入訊號提供各別程式化訊號之邏輯電路系統。
該電路可進一步包含控制電路,該控制電路經組態以:接收最小一個輸入訊號;以及取決於該至少一個輸入訊號提供至少一個控制訊號至該至少一個程式化電路,其中該至少一個程式化電路取決於該至少一個控制訊號提供該複數個程式化訊號。
在實施例中,該至少一個程式化電路提供該複數個程式化訊號,使得組態一個CES之阻抗狀態同時保持至少一個其他CES之阻抗狀態不變。額外地或替代地,該至少一個程式化電路提供該複數個程式化訊號,使得組態兩個或兩個以上CES之阻抗狀態同時保持該複數個CES之剩餘CES之阻抗狀態不變。
該複數個阻抗狀態可包含(至少)高阻抗狀態及低阻抗狀態。
在本技術之第二態樣中,提供一種組態可組態的阻抗器之阻抗之方法,該可組態的阻抗器包含複數個相關電子開關(Correlated Electron Switch; CES),該方法包含以下步驟:接收至少一個輸入訊號;取決於該至少一個輸入訊號決定至少一個程式化訊號,其中該程式化訊號或每個程式化訊號組態該複數個CES之一或多個CES之阻抗狀態;以及施加該程式化訊號至該複數個CES之一或多個CES以組態該CES或每個CES之阻抗狀態。
施加該程式化訊號至CES可包含保持該複數個CES之至少一個其他CES之阻抗狀態不變。額外地或替代地,施加該程式化訊號至CES可包含保持剩餘CES之阻抗狀態不變。
在實施例中,施加該程式化訊號包含組態CES至複數個阻抗狀態之一個中。該複數個阻抗狀態可包含高阻抗狀態及低阻抗狀態。
在本技術之第三態樣中,提供了一種數位/類比轉換器(digital to analog converter; DAC)電路,該數位/類比轉換器電路包含:經組態以接收複數個數位輸入訊號之複數個資料輸入;複數個相關電子開關 (Correlated Electron Switch; CES),該複數個CES之每個CES取決於該複數個數位輸入訊號組態在複數個阻抗狀態之一個阻抗狀態中;以及經組態以輸出至少一個類比輸出訊號之至少一個輸出,該類比輸出訊號或每個類比輸出訊號取決於該複數個CES之阻抗狀態。
該DAC可包含控制電路,該控制電路經組態以:接收至少一個輸入訊號,其中該至少一個輸入訊號為寫入訊號;取決於該複數個數位輸入訊號提供複數個程式化訊號至該複數個CES,每個程式化訊號組態CES之阻抗狀態。
該DAC可包含控制電路,該控制電路經組態以:接收至少一個輸入訊號,其中該至少一個輸入訊號為讀出訊號;以及提供基準訊號至該複數個CES以輸出該至少一個類比輸出訊號。
該複數個阻抗狀態包含至少一個低阻抗狀態及一個高阻抗狀態。
概括而言,本技術之實施例提供電子開關 (Correlated Electron Switch; CES)元件,其包含相關電子材料(correlated electron material; CEM)。該CES可用作非依電性儲存器以及可實現電路中之連接性的電路元件兩者。如下文更詳細地解釋,CES元件包含可至少部分地基於材料(至少一部份)在導電狀態與絕緣狀態之間的轉變而在預定可偵測的記憶體狀態之間轉變的材料。可程式化CES元件使得其可以非依電性方式儲存組態,並且使用其阻抗狀態以實現連接性。
術語「相關電子開關」在本文可與「CES」、「CES元件」、「CES裝置」、「相關電子隨機存取記憶體」、「CeRAM」及「CeRAM裝置」互換使用。
非依電性記憶體是一記憶體類別,其中,在移除供應至裝置的電力之後,記憶體單元或元件不丟失其狀態。在快閃記憶體裝置中,犧牲了保持隨機存取(擦除/寫入單一的位元)之能力為了獲得速度及更高位元密度。快閃記憶體仍是非依電性記憶體的一種選擇。然而,一般認為,快閃記憶體技術可能不易定標至低於40奈米(nanometer; nm);因此,正在積極地尋找能夠定標至更小尺寸之新非依電性記憶體裝置。
CES為(全部地或部分地)由CEM形成之特定類型開關。一般而言,CES可展現由於電子相關性而非固態結構相變而產生之急劇導電或絕緣狀態轉變。(固態結構相變之實例包括在相變記憶體(phase change memory, PCM)裝置中之晶態/非晶態變化,或電阻RAM裝置中之長絲形成及導電,如上所述)。CES中之急劇導體/絕緣體轉變可回應於量子機械現象,與熔融/凝固或長絲形成相反。
CES在絕緣狀態與導電狀態之間的量子機械轉變可根據莫特轉變(Mott transition)來理解。在莫特轉變中,若發生莫特轉變條件,則材料可從絕緣狀態切換至導電狀態。當達到臨限載流子濃度使得滿足莫特準則時,則將發生莫特轉變,且狀態將從高電阻/阻抗(或電容)變化至低電阻/阻抗(或電容)。
CES元件之「狀態」或「記憶體狀態」可取決於CES元件之阻抗狀態或導電狀態。在此情境中,「狀態」或「記憶體狀態」意謂著記憶體裝置之可偵測狀態,該狀態僅舉例而言指示值、符號、參數及/或條件。在一個特定實施方式中,如下所述,可至少部分地基於在讀取操作中於記憶體裝置端子上偵測到的訊號來偵測記憶體裝置之記憶體狀態。在另一特定實施方式中,如下所述,記憶體裝置可藉由在「寫入操作」中跨記憶體裝置之端子施加一或更多個訊號,而置於特定記憶體狀態以表示或儲存特定值、符號或參數。
在特定的實施方式中,CES元件可包含夾在導電端子之間的材料。藉由在端子之間施加特定電壓及電流,該材料可在前述導電狀態與絕緣狀態之間轉變。如下文之特定示例性實施中所論述,夾在導電端子之間的CES元件之材料可藉由跨具有電壓V重設 與電流I重設 之端子以電流密度J重設 施加第一程式化訊號而置於絕緣狀態,或藉由跨具有電壓V設定 與電流I設定 之端子以電流密度J設定 施加第二程式化訊號而置於導電狀態。
額外地或替代地,CES元件可設置為交叉點記憶體陣列中之記憶體單元,藉此CES元件可包含形成於半導體上之金屬/CEM/金屬(M/CEM/M)堆疊。此類M/CEM/M堆疊可例如形成於二極體上。在示例性實施方式中,該二極體可選自由接面二極體及肖特基二極體組成之群組。在此情境中,應理解,「金屬」意謂著導體,亦即任何特性類似於金屬之材料,包括例如多晶矽或摻雜半導體。
第1圖圖示跨CES元件之端子(未圖示)之電流密度對電壓之曲線。至少部分地基於施加至CES元件之端子之電壓(例如在寫入操作中),CES可置於導電狀態或絕緣狀態。例如,電壓V設定 及電流密度J設定 之施加可使CES元件置於導電記憶體狀態,且電壓V重設 及電流密度J重設 之施加可使CES元件置於絕緣記憶體狀態。
CES置於絕緣狀態或導電狀態之後,可藉由施加電壓V讀取 (例如在讀取操作中)及偵測例如跨在CES元件端子處之電流或電流密度或偏壓來偵測CES元件之特定狀態。
需要控制CES元件之電流及電壓兩者以便切換CES元件狀態。舉例而言,若CES元件處於導電狀態,並且對其施加使裝置置於絕緣記憶體狀態所需之電壓V重設 ,則在電流密度亦處在所需值J重設 之前CES元件將不會切換至絕緣狀態。此意謂,當CES元件用於自記憶體中讀取/寫入時,可以防止意外重寫,因為即使施加足夠的電壓至CES元件上,記憶體狀態變化將僅在亦施加所需電流密度的情況下發生。
第1圖之CES元件可包括任何過渡金屬氧化物(transition metal oxide; TMO),諸如鈣鈦礦、莫特絕緣體、電荷交換絕緣體,及安德森無序絕緣體。在特定實施方式中,CES元件可由僅舉例而言諸如氧化鎳、氧化鈷、氧化鐵、氧化釔及鈣鈦礦(如鉻摻雜鈦酸鍶、鈦酸鑭),及包括高錳酸鈣(praesydium calcium manganate)及高錳酸鑭(praesydium lanthanum manganite)之錳酸鹽族的切換材料形成。特定而言,包括具有不完整的 d f 軌道殼層之元素的氧化物可展現充足的電阻切換性質以供在CES裝置中使用。在一個實施例中,CES元件可在無電鑄之情況下製備。其他實施方式可在不背離本案所主張標的之情況下使用其他過渡金屬化合物。例如,{M(chxn)2 Br}Br2 ,其中M可包括Pt、Pd,或Ni,並且chxn包括1R,2R-環己二胺,並且可在不背離所請求之標的的情況下使用其他此類金屬錯合物。
當施加充足的偏壓(例如,超過能帶分裂電位)並滿足前述莫特條件(注入電洞=切換區域中之電子)時,CES元件可經由莫特轉變而快速從導電狀態切換至絕緣狀態。此可發生在第1圖中之曲線的點108處。在此點處,電子不再被屏蔽,而被定域。此相關性可產生強大的電子間相互作用電位,此電位使能帶分裂以形成絕緣體。在CES元件仍然處於絕緣狀態時,可藉由電洞傳輸而生成電流。當對CES端子施加充足偏壓時,則可越過金屬絕緣體金屬(metal-insulator-metal; MIM)裝置之電位屏障而將電子注入MIM二極體。當已注入充足電子及對端子施加充足電位以使CES元件置於設定狀態時,電子增多可屏蔽電子且移除電子定域,此舉可使形成金屬之能帶分裂電位崩潰。
CES元件中之電流可由外部施加的「順應」條件控制,該條件至少部分地基於在寫入操作期間限制以使CES元件置於導電狀態的外部電流而決定。此外部施加之順應電流亦可設定電流密度條件,以用於隨後的重設操作,以使CES置於絕緣狀態。
如第1圖之特定實施方式圖示,於寫入操作期間在點116處施加以使CES元件置於導電狀態之電流密度J順應 可決定在後續寫入操作中使CES裝置置於絕緣狀態的順應性條件。例如,CES元件可隨後藉由在點108處在電壓V重設 下施加電流密度J重設 ≧J順應 而置於絕緣狀態,其中J順應 從外部施加。
因此,順應性條件可設定將藉由莫特轉變之電洞「捕獲」之CES元件中的電子數目。換言之,在寫入操作中經施加以使CES元件置於導電記憶體狀態之電流可決定將注入CES元件之電洞的數目,用於隨後將CES元件轉變至絕緣記憶體狀態。
如上文指出,重設條件可回應於點108處之莫特轉變而出現。如上文指出,該種莫特轉變可在CES元件中之一條件下發生,在該條件下,電子濃度n 等於電洞濃度p
第1圖中圖示曲線之區域104中之電流或電流密度可回應於根據跨CES元件之端子施加的電壓訊號注入電洞而存在。在此,當臨界電壓VMI 跨CES元件之端子施加時,電洞注入可滿足莫特轉變準則以在電流IMI 處達成導電狀態至絕緣狀態轉變。
用於在讀取操作中偵測CES元件之記憶體狀態的「讀取窗口」102可陳述為當CES元件處於絕緣狀態時第1圖之曲線中之部分106與當CES元件在讀取電壓V讀取 下處於導電狀態時第1圖之曲線中之部分104之間的差。
類似地,在寫入操作中用於使CES元件置於絕緣或導電記憶體狀態之「寫入窗口」110可陳述為V重設 (在J重設 下)與V設定 (在J設定 下)之間的差。確定|V設定 |>|V重設 |賦能導電與絕緣狀態之間的切換。V重設 可近似處於因相關性產生之能帶分裂電位處,而V設定 可近似為能帶分裂電位之兩倍。在特定實施方式中,可至少部分地藉由CES元件之材料與摻雜而決定寫入窗口110之尺寸。從高電阻(或高電容)到低電阻(或低電容)之轉變可由裝置之單一阻抗表示。
第2圖描繪示例性可變阻抗裝置(諸如CES裝置,如可變阻抗裝置124)之等效電路之示意圖。如本案所提及,可變阻抗裝置124可包含可變電阻與可變電容兩者之特徵。例如,在一個實施例中,用於可變阻抗裝置之等效電路可包含可變電阻器,諸如與可變電容器並聯之可變電阻器126,諸如可變電容器128。儘管可變電阻器126與可變電容器128在第2圖中描繪為個別部件,但可變阻抗裝置124可同樣包括大體上同質的CES元件,其中CES元件包括可變電容與可變電阻之特徵。下表1繪示示例性可變阻抗裝置之示例性真值表,該裝置為諸如可變阻抗裝置124。
Figure TW201801082AD00001
表1
第3圖圖示根據本揭示案之實施例之示例性可組態的阻抗電路200之概觀。電路200包括可組態的阻抗器202、程式化電路204及控制電路206。在一實施方式中,可組態的阻抗器202可包括佈置以提供可組態的阻抗之複數個相關電子開關(Correlated Electron Switch; CES)202-1至CES 202-N(統稱為該複數個CES 202)。根據一個示例性實施方式,CES 202-1至CES 202-N經串聯連接以形成陣列。應理解,CES 202-1至CES 202-N亦可佈置成任何其他組態以獲得期望可組態的阻抗電路。在第3圖圖示之實施例中,可將單一的程式化電路耦接至複數個CES。然而,在替代實施例中,可將每個CES耦接至各個程式化電路。
再次參考第3圖,控制電路206可接收至少一個輸入訊號208。在一實例中,當將該複數個CES 202之一或多個程式化至複數個阻抗狀態之一者中時,輸入訊號208可為將寫入至該複數個CES 202之一或多個中之二進位訊號。在另一實例中,輸入訊號208可包括用以控制將複數個CES 202之各別一者程式化至複數個阻抗狀態之一者中的複數個二進位訊號。在一實例中,阻抗狀態可為電阻狀態、電容狀態或其組合。該電阻狀態可為低電阻狀態(設定狀態)及高電阻狀態(重設狀態)之一者。
如進一步所圖示,程式化電路204可接收來自控制電路206之控制訊號210。程式化電路204可基於控制訊號210提供複數個程式化訊號212至複數個CES 202。複數個程式化訊號208可經組態以程式化複數個CES 202之一或多個至該複數個阻抗狀態之一者中。在一實施方式中,程式化訊號212可基於輸入訊號208程式化一或多個CES 202。
第4圖根據本揭示案之實施例圖示複數個CES 202如何經佈置以形成可組態的阻抗器202之兩個示例性組態。如圖所示,第一組態214描繪連接在兩節點之間之每個CES(由R0 -RN-1 表示)。例如,R0 圖示為連接在節點n0 與節點n1 之間。另外,沒有CES具有與另一CES共用的節點。因此,第一組態214可具有連接N個CES之總共2N個節點。在該組態中,該等CES可藉由跨各別節點提供適宜程式化訊號來經程式化。另外,該程式化CES可連接在所要組態中以便在輸出處獲得可組態的阻抗值。
如圖所示,第二組態216連接在兩個節點之間之每個CES使得一個節點在兩個所連接之CES之間總是共用的。例如,CES R0 圖示為連接在節點n0 與節點n1 之間且R1 連接在節點n1 與節點n2 之間。因而,R0 與R1 具有一共用節點,即n1 。該組態可因而具有用於連接N個CES之N個節點。
第5圖根據本揭示案之實施例圖示用於程式化來自複數個CES之CES之示例性電路300。所圖示之實例描繪了電路佈置300,包括N個CES 302-1.....CES 302-N,統稱為CES 302。在一實例中,CES 302可經電佈置為第4圖中之第二組態216所繪示。
每個CeRAM元件302耦接至程式化電路304(圖示為304-1...304-N,統稱為程式化電路304)。如圖所示,程式化電路304之每個可經由描繪為節點1、節點2等直至節點N之各別節點耦接至邏輯電路系統306。邏輯電路系統306可包括解碼器308及OR閘極陣列310。在一實施方式中,解碼器308可接收log2 N個輸入。解碼器308可基於log2 N個輸入產生N個數位輸出。N個數位輸出可作為N個輸入饋送至OR閘極陣列310。OR閘極陣列310可基於N個輸入產生N個選擇訊號。
每個程式化電路304-N可包括第一驅動電路312-N及第二驅動電路314-N。第一驅動電路312可經組態以程式化各別CES至第一電阻狀態中。第二驅動電路314可經組態以程式化CES至第二電阻狀態中。如圖所示,第一驅動電路312包括傳輸閘極316、傳輸閘極318及第一位準偏移器320。類似地,第二驅動電路314包括傳輸閘極322、傳輸閘極324及第二位準偏移器326。
在一實施方式中,可藉由控制電路328控制用以啟動第一驅動電路312或第二驅動電路314之一者以程式化各別CES 302之程式化訊號。控制電路328可包括第一AND閘極330及第二AND閘極332。第一AND閘極330之輸出耦接至位準偏移器334且第二AND閘極332之輸出耦接至位準偏移器336。位準偏移器334、位準偏移器336可經組態以提供用於程式化CES至所要阻抗狀態中之充足電壓。根據表2進一步解釋控制電路328之邏輯實施方式。在一個實施方式中,如表所示,資料輸入(D_IN)可為輸入訊號208,如參考第3圖所述。另外,P_R可為程式/讀取訊號。
Figure TW201801082AD00002
表2:控制電路328之操作
如表2所示,對於程式化CES 302至重設狀態中,P_R可設定於邏輯一且D_IN可設定於邏輯零。如所示,AND閘極330之輸出(由a’表示)為邏輯零且AND閘極332之輸出(由b’表示)為邏輯一。因此,啟動傳輸閘極322及傳輸閘極324,且位準偏移器326提供適宜程式化訊號(例如,適宜電壓及/或電流)以程式化CES 302至重設狀態中,即高電阻狀態。
另外,為程式化CES 302至重設狀態中,即低電阻狀態,P_R亦可設定於邏輯一且D_IN亦可設定於邏輯一。基於上表,AND閘極330之輸出藉由邏輯一給定且AND閘極332之輸出藉由邏輯零給定。因而,啟動傳輸閘極316及傳輸閘極318,使得位準偏移器320能夠提供適宜程式化電壓以將CES 302程式化至設定狀態中,即低電阻狀態。如表2進一步圖示,當CES 302進行讀取處理時,對於控制電路328之兩個AND閘極,P_R輸入設置於零,因而停用程式化電路304之所有傳輸閘極。
如第5圖所示,每個CES 302經由各別節點耦接至程式化電路304。在一實施方式中,來自OR閘極陣列310之輸出可選擇程式化電路304之一者以程式化各別CES 302,使得所有其他CES之電阻狀態保持不變。換言之,可僅將來自CES 304之一個CES程式化於高電阻狀態或低電阻狀態而保持其他CES之電阻狀態不變。
第6圖根據本揭示案之實施例詳細地圖示OR閘極陣列310。如圖所示,OR閘極陣列310可由N個OR閘極310-1、310-2、310-3等組成。耦接OR閘極使得每個OR閘極接收來自解碼器(諸如在第5圖所述之解碼器308)之訊號。在一實例中,解碼器308可為N位元解碼器,使得解碼器308基於選擇訊號提供N位元輸出至OR閘極陣列310。另外,OR閘極陣列310亦可包含N位元輸入(由數字1至數字N表示),使得來自解碼器308之N位元輸出之每個邏輯位元可藉由各別OR閘極接收。在一實施方式中,解碼器308之N位元輸出可驅動OR閘極陣列310之N位元輸入,使得在選定輸出之上之全部輸出端子為高且其他輸出端子接地。基於由有效輸出接收之邏輯位元,程式化電路304可程式化各別CES至低電阻狀態或高電阻狀態中。
舉例而言,若必須將CES 302-3(未圖示)程式化於高電阻狀態,則基於表2,P_R訊號可設置於邏輯1且D_IN訊號可設置於邏輯0。基於控制電路328之輸出,可啟動第二驅動電路314-3,即可啟動傳輸閘極322-3及傳輸閘極324-3及位準偏移器326-3(未圖示)。因而,可程式化CES 302-3於高電阻狀態。另外,為此,可能需要選擇程式化電路304-3(未圖示)。另外,可以各別CES不改變其阻抗狀態之方式來選擇電路佈置之全部其他程式化電路。為實現此目的,可將適宜輸入訊號饋送至如上所述之解碼器308。基於該等輸入訊號,OR閘極陣列310可產生適宜選擇訊號,使得CES 302-3可經程式化至高電阻狀態而保持全部其他CES狀態不變。
第7圖根據本揭示案之實施例圖示用於同時程式化多個CES之電路佈置400。如圖所示,電路佈置400包含由藉由R0 -R4 描述之五個可程式化CES組成之可組態的阻抗器402。CES可以每個CES經由節點耦接至另一CES之方式彼此串聯耦接。節點在圖中藉由na -nf 描述。每個節點可連接至節點電壓(Va -Vf )。此外,每個CES可連接在兩個節點之間使得兩個節點之節點電壓之差表示跨CES之電壓降。例如,在用於節點na 及節點nb 之節點電壓之間之差賦予跨CES R0 之電壓降。跨CES之電壓降用作CES之程式化電壓。
在一實施方式中,可組態的阻抗器402可連接至程式化電路404,使得可組態的阻抗器402之複數個可程式化CES基於自程式化電路404接收之訊號同時被程式化。另外,即使同時程式化CES,仍可將每個CES之程式化於低電阻狀態或高電阻狀態中。在一個實施方式中,程式化電路404可基於複數個資料輸入(由D0 -D4 表示)提供程式化訊號至可組態的阻抗器402。在一實例中,程式/讀取輸入(P_R)可保持在邏輯一處同時程式化CES。複數個資料輸入可經饋送至程式化電路402中且轉換至適宜節點電壓以程式化可阻態的阻抗器402之複數個可程式化CES。程式化複數個可程式化CES所需之節點電壓之示例性集在下表3中給定:
Figure TW201801082AD00003
表3:同時程式化多個CES
如表3中繪示,每個節點可提供特定節點電壓,但應理解,所繪示電壓僅為說明性而非限制性。如在一實例中所示,對於每個CES,CES可當對應數位輸入訊號處在邏輯零時經程式化至高電阻狀態,且當對應數位輸入訊號處在邏輯一時經程式化至低電阻狀態。該實例僅為說明性目的而描述,且可能的是,邏輯零可由低電阻狀態表示且邏輯一可由高電阻狀態表示。在此情況下,相應地產生節點電壓。另外,可假定,可需要1.2伏特之近似電壓(V設定 )以程式化CES於設定狀態中且可需要0.6伏特之近似電壓(V重設 )以程式化CES於重設狀態中。
再次參看第7圖,每個CES可連接在兩個節點之間使得該兩個節點之節點電壓之差表示跨CES之電壓降。例如,在節點na 及節點nb 之節點電壓之間之差賦予跨CES R0 之電壓降。跨CES之電壓降用作CES之程式化電壓。
在表3圖示之實例中,狀態號0示出將處於高電阻狀態之每個CES。對於將程式化於狀態號0之CES,節點na 至節點nf 之對應節點電壓分別給定為0.6V、0V、0.6V、0V、0.6V及0V。在狀態號1中,R0 處於低電阻狀態及所有其他CES處於高電阻狀態。節點na 至節點nf 之對應節點電壓分別給定為1.2V、0V、0.6V、0V、0.6V及0V。因此,藉由選擇施加在節點上之適宜節點電壓及節點電流,可將多個CES同時程式化於不同電阻狀態中。
如表3中繪示,需要總共五個電源電壓,即0V、0.6V、1.2V、1.8V及2.4V以實現所述CES之所有不同程式化狀態。在一實施例中,當待程式化之CES之數目為奇數時,可藉由使該程式化狀態之一者無效來保存一個電源電壓,因而省免用來產生電源電壓之電路系統。再次參看表3,狀態號21示出在節點na 處之節點電壓為2.4伏特。在一實施方式中,若排除狀態號21,可不再需要2.4伏特之節點電壓。因而此可省免在用以產生節點電壓之電路系統上所需之功率及面積。另外,在另一實施例中,藉由將在節點na 處之節點電壓自2.4伏特變化至0伏特,仍然可將R0 程式化至低電阻狀態中。此可藉由對節點nb 及節點na 之節點電壓使用正V設置 電壓差,而不使用當施加2.4V於節點na 時先前使用之負V設置 差來完成。
本文圖示之實例描述了使用單向CES以實施可阻態的阻抗器。在一實施例中,可使用雙向CES來實施該可組態的阻抗器。程式化雙向切換CES僅取決於該程式化電壓及電流之數值,且與用以程式化之電壓之極性及電流之方向無關。不依賴於該程式化電壓及電流之極性可簡化用以程式化CES之控制方案。在一實施例中,單向CES及雙向CES之組合可與適宜控制電壓及電流一起使用。
在一實施例中,用以控制節點電壓之電壓控制可使用多工器來實現。在一實例中,為同時程式化多個CES,可將8-1多工器耦接至每個節點。用於控制該節點電壓之8-1多工器之數位選擇訊號在下表4中詳細地展示。
Figure TW201801082AD00004
表4:用於控制節點電壓之8-1多工器選擇訊號
如表4所示,8-1多工器可提供用以同時程式化多個CES所需之四個不同電壓,但是應理解,所繪示電壓僅為說明性而非限制性。在一實施方式中,可將每個節點耦接至多工器使得該多工器可向節點提供所需之節點電壓。例如,基於表4,對於在節點處之0.6伏特之節點電壓,該多工器可以向節點提供由二進位001給定之選擇訊號。類似地,二進位000可提供等於0伏特之節點電壓。表5圖示了一實例,其中使用自多工器接收之選擇訊號同時程式化四個CES。
Figure TW201801082AD00005
表5:同時程式化多個CES之真值表
如表5所示,為將多個CES程式化至高電阻狀態或低電阻狀態中,可將來自多工器之不同選擇訊號饋送至每個節點以獲得適宜節點電壓,但應理解所繪示電壓僅為說明性而非限制性。舉例而言,如狀態號1所示,四個CES之每個,即R0 、R1 、R2 及R3 經程式化於高電阻狀態中。進一步根據表4,為將R0 元件程式化至高電阻狀態中,節點a(na )必須具有0.6伏特之節點電壓且節點b(nb )必須具有0伏特之節點電壓。為提供該等電壓,可將二進位001之選擇訊號饋送至與節點na 關聯之8-1多工器且可將二進位000之選擇訊號饋送至與節點nb 關聯之8-1多工器。在節點na 及節點nb 上之節點電壓可基於由表4說明之方案。可以看出,二進位001可提供0.6伏特之輸出且二進位000可提供0伏特之輸出。節點nb 及節點na 之節點電壓中之差可提供用以程式化CES R0 至高電阻狀態中所需之程式化電壓。表5描繪經饋送至節點na 及節點nb 以產生節點電壓之選擇訊號。可以用類似方式產生用於其他節點,即nc 、nd 及ne 之選擇訊號。另外,根據彼此耦接之四個CES來解釋用於同時程式化多個CES之上述佈置。然而,在替代實施例中,可同時程式化多於四個CES。
在一個實例中,對於讀取操作,可施加適宜節點電壓至該等CES,如表5之狀態號7中所示。如圖所示,對於讀取操作,節點na 必須具有0伏特之電壓且節點ne 必須具有0.4伏特之電壓。基於表3圖示之方案,為提供該等電壓,可將二進位000之選擇訊號饋送至與節點na 關聯之8-1多工器且可將二進位100之選擇訊號饋送至與節點ne 關聯之8-1多工器。另外,所有其他節點可切斷或者開路,如表5中「Z」所表示。另外,用於CES之數位輸入,且因此CES之電阻狀態可假定為任意值,如表5中「X」所表示。在一個實施方式中,可讀取在na 與ne 之間之電壓降。在另一實施方式中,可施加固定電壓且可讀取節點na 與節點ne 之間之電流。
在一實施例中,為程式化多個CES,數位邏輯變換可用於產生來自上述表格之程式化電路系統。在另一實施例中,可在暫存器傳遞邏輯(register-transfer logic; RTL)中建立用於節點電壓之電壓控制。在該實施方式中,該控制可建立在「always」RTL塊中,由條件「if」及/或「switch」語句觸發。
第8圖根據本揭示案之實施例圖示用於程式化可阻態的阻抗器之示例性方法500。該方法可從提供經佈置以形成該可阻態阻抗器之複數個CES開始。在一實例中,複數個CES可佈置在如第3圖及第4圖描繪之組態之一者中。另外,在一個實施方式中,可組態的阻抗器可為包含該複數個CES之可程式化電阻器鏈。另外,該複數個CES之每個能夠經組態至複數個阻抗狀態之一者中。複數個阻抗狀態可由電阻狀態、電容狀態或其組合組成。電阻狀態可包括高電阻狀態及低電阻狀態。電容狀態可包括高電容狀態及低電容狀態。
該方法從接收至少一個輸入訊號(步驟800)開始。視需要,如本文所述,組態該阻抗器之阻抗狀態之程式化訊號可取決於至少一個輸入訊號,或可取決於控制訊號(其本身取決於該至少一個輸入訊號)。因而,視需要,可提供控制訊號(步驟802)。該方法包含取決於該輸入訊號或該控制訊號決定程式化訊號(步驟804)。一旦決定,該程式化訊號即施加至形成阻抗器之複數個CES之至少一個CES(步驟806),以便組態該CES或每個CES之阻抗狀態。視需要,一或多個CES之阻抗狀態保持恆定或保持不變同時施加該程式化訊號(步驟810)。取決於該至少一個輸入訊號將該CES程式化至阻抗狀態中(步驟812)。在一實例中,該輸入訊號可為數位輸入訊號。舉例而言,當數位輸入訊號處在邏輯零時,可將對應CES程式化(藉由施加程式化訊號)至低阻抗狀態,且當數位輸入訊號處在邏輯一時,可將對應CES程式化(藉由施加程式化訊號)至高阻抗狀態。
第9圖根據本揭示案之實施例圖示示例性數位/類比轉換器(digital to analog converter; DAC)600。在一實施方式中,該DAC可包括耦接在一起之N個CES(未圖示)。該N個CES可使用如第3圖或第4圖所示之任一組態彼此耦接。
DAC600可進一步包括由D0 -DN-1 表示之N個資料輸入。該等資料輸入可連接至數位輸入訊號。該等數位輸入訊號可為二進位。另外,可提供程式/讀取(P_R)輸入以根據對應數位輸入訊號程式化複數個CES或讀取DAC600之至少一個輸出(例如,在OUT+及OUT-處之差別輸出訊號)之類比訊號。例如,當P_R輸入設置於二進位1時,可執行寫入處理及當該P_R輸入設置於二進位0時,可執行讀取操作。另外,可提供由用以程式化CES所需之V0 -VK 表示之適宜電壓源。類似地,可提供由I0 -IL 表示之適宜電流源。在一實例中,可使用如第7圖所述之8-1多工器提供該適宜電壓及電流。
在一實施方式中,在讀取處理期間,可經由第一節點及最後節點(例如,分別為n0 及nN )自所有CES傳遞固定值之電流。另外,所有其他節點可連接至「斷開」狀態且可讀取在第一節點與最後節點之間之電壓降。在另一實施方式中,可設置固定電壓且可量測穿過第一節點及最後節點之電流。在一實例中,可在類比輸出引腳處(由OUT+及OUT -給定)提供所量測之電流或電壓之數值。
第10圖根據本揭示案之實施例圖示示例性記憶體陣列700。在此情境下,記憶體陣列700以類比格式儲存資料。如圖所示,記憶體陣列700可包括N個位元格。該位元格之每個可包括連接在節點之間(例如,na -ne )以形成可阻態的電阻器鏈之一組CES(例如,R0 -R3 )。為程式化記憶體陣列700之位元格,可將數位資料轉換至適宜節點電壓(Va -Ve )並饋送至節點,使得基於該節點電壓,可將該數位資料以由該CES形成之可阻態的電阻器鏈之電阻器值的形式儲存於該可程式化CES中,並且因此儲存於各別位元格內。可使用前述之實施例之任一者程式化該可組態的電阻器鏈。因而,記憶體陣列700可使用多個CES之同時程式化以將資料儲存於該位元格內。
在一實施方式中,當數位資料待寫入位元格內時,程式/讀取訊號(P_R)可處在二進位1且當數位資料待自位元格讀取時,P_R訊號可處在二進位0。如上所述,可自位元格讀取資料作為類比資料。另外,控制元件702可控制在記憶體陣列700內之資料儲存。
儘管已參考所附圖式詳細地描述本發明之說明性實施例,但應理解,本揭示案並不限於彼等精確實施例且熟習此項技術者可在不背離如隨附申請專利範圍所定義的本揭示案之範疇及精神之情況下在其中實施各種改變及修改。
102‧‧‧「讀取窗口」
104‧‧‧部分
106‧‧‧部分
108‧‧‧點
110‧‧‧「寫入窗口」
116‧‧‧點
124‧‧‧可變阻抗裝置
126‧‧‧可變變阻器
128‧‧‧可變電容器
202‧‧‧可阻態的阻抗器
202-1‧‧‧相關電子開關(CES)
202-2‧‧‧相關電子開關(CES)
202-3‧‧‧相關電子開關(CES)
202-4‧‧‧相關電子開關(CES)
202-N‧‧‧相關電子開關(CES)
204‧‧‧程式化電路
208‧‧‧輸入訊號/程式化訊號
210‧‧‧控制訊號
212‧‧‧程式化訊號
214‧‧‧第一組態
216‧‧‧第二組態
300‧‧‧電路/電路佈置
302-1‧‧‧CES
302-2‧‧‧CES
302-N‧‧‧CES
304-1‧‧‧程式化電路
304-N‧‧‧程式化電路
306‧‧‧邏輯電路系統
308‧‧‧解碼器
310‧‧‧OR閘極陣列
310-1‧‧‧OR閘極
310-2‧‧‧OR閘極
310-3‧‧‧OR閘極
310-N‧‧‧OR閘極
312-1‧‧‧第一驅動電路
314-1‧‧‧第二驅動電路
316-1‧‧‧傳輸閘極
318-1‧‧‧傳輸閘極
320-1‧‧‧第一位準偏移器
322-1‧‧‧傳輸閘極
324-1‧‧‧傳輸閘極
326-1‧‧‧第二位準偏移器
328‧‧‧控制電路
330‧‧‧第一AND閘極
332‧‧‧第二AND閘極
334‧‧‧位準偏移器
336‧‧‧位準偏移器
400‧‧‧電路佈置
402‧‧‧可阻態的阻抗器
404‧‧‧程式化電路
600‧‧‧數位/類比轉換器(DAC)
700‧‧‧記憶體陣列
702‧‧‧控制元件
800‧‧‧步驟
802‧‧‧步驟
804‧‧‧步驟
806‧‧‧步驟
810‧‧‧步驟
812‧‧‧步驟
例如,在附圖中示意地圖示了該等技術,其中:
第1圖圖示用於相關電子開關 (Correlated Electron Switch; CES)元件之電流密度對電壓之曲線;
第2圖為CES裝置之等效電路的示意圖;
第3圖為示例性可組態的阻抗電路之示意圖;
第4圖圖示該可組態的阻抗器之示例性組態;
第5圖圖示用於使用複數個CES程式化CES之示例性電路;
第6圖圖示示例性OR閘極陣列;
第7圖圖示用於同時程式化多個CES之示例性電路;
第8圖圖示用於提供可組態的阻抗器之示例性方法;
第9圖圖示示例性數位/類比轉換器 (digital to analog converter; DAC);以及
第10圖圖示包含一或多個CES之示例性記憶體陣列。
800‧‧‧方法/步驟
802‧‧‧方法/步驟
804‧‧‧方法/步驟
806‧‧‧方法/步驟
810‧‧‧方法/步驟
812‧‧‧方法/步驟

Claims (17)

  1. 一種電路,包含: 經佈置以形成一可組態的阻抗器之複數個相關電子開關(CES),其中每個CES能夠經組態至複數個阻抗狀態之一者;以及 經組態以取決於至少一個輸入訊號提供複數個程式化訊號之至少一個程式化電路,其中每個程式化訊號組態一CES之一阻抗狀態。
  2. 如請求項1所述之電路,其中該至少一個程式化電路包含複數個程式化電路,每個程式化電路經組態以提供該複數個程式化訊號之一個。
  3. 如請求項2所述之電路,其中該複數個阻抗狀態包含一第一阻抗狀態及一第二阻抗狀態,以及其中每個程式化電路包含: 一第一驅動電路,用以提供一第一程式化訊號以組態該CES至該第一阻抗狀態中;以及 一第二驅動電路,用以提供一第二程式化訊號以組態該CES至該第二阻抗狀態中, 其中該第一程式化訊號及該第二程式化訊號之一者取決於該至少一個輸入訊號。
  4. 如請求項2所述之電路,進一步包含耦接至該程式化電路或每個程式化電路,且經佈置以使得該程式化電路能夠取決於該至少一個輸入訊號提供該等各別程式化訊號之邏輯電路系統。
  5. 如請求項1所述之電路,進一步包含一控制電路,該控制電路經組態以: 接收最小一個輸入訊號;以及 取決於該至少一個輸入訊號提供至少一個控制訊號至該至少一個程式化電路, 其中該至少一個程式化電路取決於該至少一個控制訊號提供該複數個程式化訊號。
  6. 如請求項1所述之電路,其中該至少一個程式化電路提供該複數個程式化訊號,使得組態一個CES之該阻抗狀態同時保持至少一個其他CES之該阻抗狀態不變。
  7. 如請求項1所述之電路,其中該至少一個程式化電路提供該複數個程式化訊號,使得組態兩個或兩個以上CES之該阻抗狀態同時保持該複數個CES之剩餘CES之該阻抗狀態不變。
  8. 如請求項1所述之電路,其中該複數個阻抗狀態包含至少一高阻抗狀態及一低阻抗狀態。
  9. 一種組態一可組態的阻抗器之一阻抗之方法,該可組態的阻抗器包含複數個相關電子開關(CES),該方法包含以下步驟: 接收至少一個輸入訊號; 取決於該至少一個輸入訊號決定至少一個程式化訊號,其中該程式化訊號或每個程式化訊號組態該複數個CES之一或多個CES之一阻抗狀態;以及 施加該程式化訊號至該複數個CES之一或多個CES以組態該CES或每個CES之該阻抗狀態。
  10. 如請求項9所述之方法,其中施加該程式化訊號至一CES之步驟包含以下步驟:保持該複數個CES之至少一個其他CES之該阻抗狀態不變。
  11. 如請求項9所述之方法,其中施加該程式化訊號至一CES之步驟包含以下步驟:保持剩餘CES之該阻抗狀態不變。
  12. 如請求項9所述之方法,其中施加該程式化訊號之步驟包含以下步驟:組態一CES至複數個阻抗狀態之一個中。
  13. 如請求項12所述之方法,其中該複數個阻抗狀態包含一高阻抗狀態及一低阻抗狀態。
  14. 一種數位/類比轉換器(DAC)電路,包含: 經組態以接收複數個數位輸入訊號之複數個資料輸入; 複數個相關電子開關(CES),該複數個CES之每個CES取決於該複數個數位輸入訊號可組態在複數個阻抗狀態之一個阻抗狀態中;以及 經組態以輸出至少一個類比輸出訊號之至少一個輸出,該類比輸出訊號或每個類比輸出訊號取決於該複數個CES之該阻抗狀態。
  15. 如請求項14所述之DAC電路,進一步包含一控制電路,該控制電路經組態以: 接收至少一個輸入訊號,其中該至少一個輸入訊號為一寫入訊號; 取決於該複數個數位輸入訊號提供複數個程式化訊號至該複數個CES,每個程式化訊號組態一CES之該阻抗狀態。
  16. 如請求項14所述之DAC電路,進一步包含一控制電路,該控制電路經組態以: 接收至少一個輸入訊號,其中該至少一個輸入訊號為一讀出訊號;以及 提供一基準訊號至該複數個CES以輸出該至少一個類比輸出訊號。
  17. 如請求項14所述之DAC電路,其中該複數個阻抗狀態包含至少一低阻抗狀態及一高阻抗狀態。
TW105142665A 2015-12-22 2016-12-22 用於可組態的阻抗陣列的電路、方法和裝置 TWI728020B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/979,156 US9773550B2 (en) 2015-12-22 2015-12-22 Circuit and method for configurable impedance array
US14/979,156 2015-12-22

Publications (2)

Publication Number Publication Date
TW201801082A true TW201801082A (zh) 2018-01-01
TWI728020B TWI728020B (zh) 2021-05-21

Family

ID=57737748

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105142665A TWI728020B (zh) 2015-12-22 2016-12-22 用於可組態的阻抗陣列的電路、方法和裝置

Country Status (5)

Country Link
US (3) US9773550B2 (zh)
KR (1) KR20180098309A (zh)
CN (1) CN108604459B (zh)
TW (1) TWI728020B (zh)
WO (1) WO2017109460A1 (zh)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9558819B1 (en) 2015-08-13 2017-01-31 Arm Ltd. Method, system and device for non-volatile memory device operation
US9755146B2 (en) 2015-09-10 2017-09-05 ARM, Ltd. Asymmetric correlated electron switch operation
US10797238B2 (en) 2016-01-26 2020-10-06 Arm Ltd. Fabricating correlated electron material (CEM) devices
US9747982B1 (en) 2016-02-22 2017-08-29 Arm Ltd. Device and method for generating random numbers
US10276795B2 (en) 2016-08-15 2019-04-30 Arm Ltd. Fabrication of correlated electron material film via exposure to ultraviolet energy
US10128438B2 (en) 2016-09-09 2018-11-13 Arm Limited CEM switching device
US10103327B2 (en) 2016-09-14 2018-10-16 Arm Limited CEM switching device
US9978942B2 (en) 2016-09-20 2018-05-22 Arm Ltd. Correlated electron switch structures and applications
US10267831B2 (en) * 2016-09-30 2019-04-23 Arm Ltd. Process variation compensation with correlated electron switch devices
US9997242B2 (en) 2016-10-14 2018-06-12 Arm Ltd. Method, system and device for non-volatile memory device state detection
US9899083B1 (en) 2016-11-01 2018-02-20 Arm Ltd. Method, system and device for non-volatile memory device operation with low power high speed and high density
US10121967B2 (en) * 2016-11-29 2018-11-06 Arm Limited CEM switching device
US9871528B1 (en) * 2016-11-30 2018-01-16 Arm Ltd. Digital to analog conversion with correlated electron switch devices
US10002669B1 (en) 2017-05-10 2018-06-19 Arm Ltd. Method, system and device for correlated electron switch (CES) device operation
US10211398B2 (en) 2017-07-03 2019-02-19 Arm Ltd. Method for the manufacture of a correlated electron material device
GB2567215B (en) * 2017-10-06 2020-04-01 Advanced Risc Mach Ltd Reconfigurable circuit architecture
US10714175B2 (en) 2017-10-10 2020-07-14 ARM, Ltd. Method, system and device for testing correlated electron switch (CES) devices
US10229731B1 (en) 2017-10-11 2019-03-12 Arm Ltd. Method, system and circuit for staggered boost injection
US11137919B2 (en) 2017-10-30 2021-10-05 Arm Ltd. Initialisation of a storage device
US11636316B2 (en) 2018-01-31 2023-04-25 Cerfe Labs, Inc. Correlated electron switch elements for brain-based computing
US10224099B1 (en) 2018-02-06 2019-03-05 Arm Ltd. Method, system and device for error correction in reading memory devices
US10741246B2 (en) 2018-04-23 2020-08-11 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US10971229B2 (en) 2018-04-23 2021-04-06 Arm Limited Method, system and device for integration of volatile and non-volatile memory bitcells
US10580489B2 (en) 2018-04-23 2020-03-03 Arm Ltd. Method, system and device for complementary impedance states in memory bitcells
US10607659B2 (en) 2018-04-23 2020-03-31 Arm Limited Method, system and device for integration of bitcells in a volatile memory array and bitcells in a non-volatile memory array
US11011227B2 (en) 2018-06-15 2021-05-18 Arm Ltd. Method, system and device for non-volatile memory device operation
EP4345823A1 (en) * 2022-09-30 2024-04-03 IHP GmbH - Innovations for High Performance Microelectronics / Leibniz-Institut für innovative Mikroelektronik Resistive memory subcell, resistive random access memory for in-memory-computing and in-memory-processor

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100527559B1 (ko) * 2004-02-05 2005-11-09 주식회사 하이닉스반도체 직렬 다이오드 셀을 이용한 불휘발성 메모리 장치
US7298640B2 (en) 2004-05-03 2007-11-20 Symetrix Corporation 1T1R resistive memory array with chained structure
US7443711B1 (en) * 2004-12-16 2008-10-28 Hewlett-Packard Development Company, L.P. Non-volatile programmable impedance nanoscale devices
US7405462B2 (en) * 2006-01-31 2008-07-29 Hewlett-Packard Development Company, L.P. FPGA architecture at conventional and submicron scales
US7902867B2 (en) * 2006-04-03 2011-03-08 Blaise Laurent Mouttet Memristor crossbar neural interface
US20080107801A1 (en) 2006-11-08 2008-05-08 Symetrix Corporation Method of making a variable resistance memory
US7639523B2 (en) 2006-11-08 2009-12-29 Symetrix Corporation Stabilized resistive switching memory
US7872900B2 (en) * 2006-11-08 2011-01-18 Symetrix Corporation Correlated electron memory
US7778063B2 (en) 2006-11-08 2010-08-17 Symetrix Corporation Non-volatile resistance switching memories and methods of making same
JP5224241B2 (ja) * 2007-11-06 2013-07-03 Nltテクノロジー株式会社 双方向シフトレジスタ、それを用いた表示装置
US7652501B2 (en) * 2008-01-07 2010-01-26 Unity Semiconductor Corporation Programmable logic device structure using third dimensional memory
WO2009140305A1 (en) * 2008-05-12 2009-11-19 Symetrix Corporation Correlated electron material and process for making
US20100226163A1 (en) 2009-03-04 2010-09-09 Savransky Semyon D Method of resistive memory programming and associated devices and materials
KR20120059023A (ko) 2010-11-30 2012-06-08 삼성전자주식회사 저항 소자 및 이를 이용한 디지털-아날로그 컨버터
US8779407B2 (en) 2012-02-07 2014-07-15 Intermolecular, Inc. Multifunctional electrode
US8686386B2 (en) 2012-02-17 2014-04-01 Sandisk 3D Llc Nonvolatile memory device using a varistor as a current limiter element
US8816719B2 (en) 2012-04-26 2014-08-26 Symetrix Corporation Re-programmable antifuse FPGA utilizing resistive CeRAM elements
US9806736B2 (en) 2014-04-26 2017-10-31 Hewlett Packard Enterprise Development Lp Switched memristor analog-to-digital conversion
US9735766B2 (en) 2015-07-31 2017-08-15 Arm Ltd. Correlated electron switch
US9558819B1 (en) 2015-08-13 2017-01-31 Arm Ltd. Method, system and device for non-volatile memory device operation
US9748943B2 (en) 2015-08-13 2017-08-29 Arm Ltd. Programmable current for correlated electron switch
US9851738B2 (en) 2015-08-13 2017-12-26 Arm Ltd. Programmable voltage reference
US10096361B2 (en) 2015-08-13 2018-10-09 Arm Ltd. Method, system and device for non-volatile memory device operation
US9584118B1 (en) 2015-08-26 2017-02-28 Nxp Usa, Inc. Substrate bias circuit and method for biasing a substrate
US10056143B2 (en) 2015-09-08 2018-08-21 Arm Ltd. Correlated electron switch programmable fabric
US9589636B1 (en) 2015-09-22 2017-03-07 Arm Ltd. Method, system and device for complementary non-volatile memory device operation

Also Published As

Publication number Publication date
US20170178724A1 (en) 2017-06-22
WO2017109460A1 (en) 2017-06-29
CN108604459B (zh) 2022-07-01
US20180218772A1 (en) 2018-08-02
CN108604459A (zh) 2018-09-28
US20170206963A1 (en) 2017-07-20
TWI728020B (zh) 2021-05-21
US9773550B2 (en) 2017-09-26
KR20180098309A (ko) 2018-09-03
US9905295B2 (en) 2018-02-27
US10381076B2 (en) 2019-08-13

Similar Documents

Publication Publication Date Title
TWI728020B (zh) 用於可組態的阻抗陣列的電路、方法和裝置
CN108028065B (zh) 用于互补非易失性存储器设备操作的方法、系统和设备
CN108028064B (zh) 用于互补非易失性存储器设备操作的方法、系统和设备
CN110383301B (zh) 尖峰神经网络
CN108475527B (zh) 锁存设备和方法
TWI723230B (zh) 用於非揮發性記憶體裝置操作的方法、系統以及裝置
EP2943959B1 (en) Nonvolatile memory array logic
US10566055B2 (en) Method for programming a bipolar resistive switching memory device
US10777273B2 (en) Cross-point storage array including correlated electron switches
CN109891505B (zh) 存储元件中的选择性写入
CN109660250B (zh) 一种基于阻变存储器的多态门
TWI793249B (zh) 用於基於大腦之運算的相關電子開關元件
US11978509B2 (en) Semiconductor memory devices with differential threshold voltages
JP7472041B2 (ja) メモリビットセルの動作のための方法、システムおよびデバイス
TWI772414B (zh) 控制在編程操作期間經過相關電子切換元件的電流
Duan Turning electrical switching behaviors in WO x thin films by thickness