TW201531053A - 機櫃伺服器系統及其自動定址方法 - Google Patents

機櫃伺服器系統及其自動定址方法 Download PDF

Info

Publication number
TW201531053A
TW201531053A TW103101635A TW103101635A TW201531053A TW 201531053 A TW201531053 A TW 201531053A TW 103101635 A TW103101635 A TW 103101635A TW 103101635 A TW103101635 A TW 103101635A TW 201531053 A TW201531053 A TW 201531053A
Authority
TW
Taiwan
Prior art keywords
integrated circuit
internal integrated
management controller
server system
reset
Prior art date
Application number
TW103101635A
Other languages
English (en)
Other versions
TWI519100B (zh
Inventor
Yen-Ping Tung
Li-Tsung Chen
Original Assignee
Quanta Comp Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Comp Inc filed Critical Quanta Comp Inc
Priority to TW103101635A priority Critical patent/TWI519100B/zh
Priority to CN201410043864.1A priority patent/CN104794078B/zh
Priority to US14/196,427 priority patent/US9575925B2/en
Publication of TW201531053A publication Critical patent/TW201531053A/zh
Application granted granted Critical
Publication of TWI519100B publication Critical patent/TWI519100B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Power Sources (AREA)
  • Debugging And Monitoring (AREA)
  • Communication Control (AREA)

Abstract

一種機櫃伺服器系統及其自動定址方法。機櫃伺服器系統包括背板及機櫃管理控制器。背板包括內部整合電路切換器,且機櫃管理控制器包括內部整合電路通道。內部整合電路通道係連接背板。機櫃管理控制器於初始化背板時,將重置訊號維持於致能位準以重置內部整合電路切換器,並將內部整合電路切換器分別自動定址為內部整合電路設備位址。內部整合電路設備位址係不相同。機櫃管理控制器於定址完畢後,將重置訊號由致能位準改變為除能位準。

Description

機櫃伺服器系統及其自動定址方法
本發明是有關於一種電腦,且特別是有關於一種機櫃伺服器系統及其自動定址方法。
機櫃伺服器採用高密集的節點(node)配置、集中化的電源供應(Power Supply Unit,PSU)管理與散熱系統,並配置機櫃管理控制器(Rack Management Controller,RMC),使用者可透過遠端網路連線,登入至機櫃管理控制器來監控機櫃伺服器之狀態,如節點(node)、風扇控制、電源供應器與機櫃功率消耗等狀態。機櫃管理控制器與背板間使用RJ45訊號線連結,藉由背板上的I2C設備來監控風扇轉速、溫度並透過智慧平臺管理匯流排(Intelligent Platform Management Bus,IPMB)與節點間溝通。I2C設備例如超級I/O(super I/O)、輸入輸出擴充器(I/O expander)。
由機櫃伺服器的空間有限,最多只能安裝四個背板。一個背板連接10個節點,且每個背板皆以獨立的I2C匯流排連接機櫃管理控制器之一個內部整合電路通道。這是因為所有位於I2C匯流排上的設備,其I2C位址是必須是唯一且不可重複 的。當背板進行維修時,將導致背板上10個節點斷電,相當地不便且缺乏彈性。
本發明係有關於一種機櫃伺服器系統及其自動定址方法。
根據本發明,提出一種機櫃伺服器系統。機櫃伺服器系統包括背板及機櫃管理控制器(Rack Management Controller,RMC)。背板包括內部整合電路(Inter-Integrated Circuit,I2C)切換器,且機櫃管理控制器包括內部整合電路通道。內部整合電路通道係連接背板。機櫃管理控制器於初始化背板時,將重置訊號維持於致能位準以重置內部整合電路切換器,並將內部整合電路切換器分別自動定址為內部整合電路設備位址。內部整合電路設備位址係不相同。機櫃管理控制器於定址完畢後,將重置訊號由致能位準改變為除能位準。
根據本發明,提出一種機櫃伺服器系統之自動定址方法。機櫃伺服器系統包括背板及機櫃管理控制器(Rack Management Controller,RMC)。背板包括內部整合電路(Inter-Integrated Circuit,I2C)切換器,機櫃管理控制器包括內部整合電路通道,係連接該些背板及機櫃管理控制器。內部整合電路通道係連接背板。自動定址方法包括:於初始化背板時,將重置訊號維持於致能位準以重置內部整合電路切換器;將內部整合電路切換器分別自動定址為內部整合電路設備位址,內部整合電路 設備位址係不相同;以及於定址完畢後,將重置訊號改變為除能位準。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下:
1‧‧‧機櫃伺服器系統
11A、11B、11C‧‧‧背板
12‧‧‧機櫃管理控制器
13‧‧‧內部整合電路匯流排
14、15‧‧‧位址線
16‧‧‧重置訊號線
111A、111B、111C‧‧‧內部整合電路切換器
112A、112B、112C‧‧‧硬體監控電路
113A、113B、113C‧‧‧輸入輸出擴充器
121A、121B、121C、121D‧‧‧整合電路通道
第1圖繪示係為依照本實施例之一種機櫃伺服器系統之線路圖。
第2圖繪示係為依照本實施例之一種機櫃伺服器系統之訊號傳送示意圖。
第3圖繪示係為依照本實施例之一種自動定址方法之流程圖。
請同時參照第1圖及第2圖,第1圖繪示係為依照本實施例之一種機櫃伺服器系統之線路圖,第2圖繪示係為依照本實施例之一種機櫃伺服器系統之訊號傳送示意圖。機櫃伺服器系統(Rack Server System)1包括背板11A、背板11B、背板11C、機櫃管理控制器(Rack Management Controller,RMC)12、內部整合電路匯流排(I2C Bus)13、位址線14、位址線15及重置訊號線16。背板11A包括內部整合電路(Inter-Integrated Circuit,I2C)切換器111A、硬體監控電路112A及輸入輸出擴充器113A,且硬體監控電路112A 及輸入輸出擴充器113A經內部整合電路切換器111A與機櫃管理控制器12溝通。背板11B包括內部整合電路切換器111B、硬體監控電路112B及輸入輸出擴充器113B,且硬體監控電路112B及輸入輸出擴充器113B經內部整合電路切換器111B與機櫃管理控制器12溝通。背板11C包括內部整合電路切換器111C、硬體監控電路112C及輸入輸出擴充器113C,且硬體監控電路112C及輸入輸出擴充器113C經內部整合電路切換器111C與機櫃管理控制器12溝通。
機櫃管理控制器12包括內部整合電路通道121A、 內部整合電路通道121B、內部整合電路通道121C及內部整合電路通道121D。內部整合電路通道121A係連接背板11A、背板11B及背板11C。內部整合電路匯流排13於背板11A、背板11B及背板11C與機櫃管理控制器12之間傳送內部整合電路資料I2C_SDA或內部整合電路時脈I2C_CLK。
位址線14及位址線15傳送內部整合電路設備位址 A1A0至內部整合電路切換器111A,且傳送內部整合電路設備位址A1’A0’至內部整合電路切換器111B。位址線14及位址線15傳送內部整合電路設備位址A1”A0”至內部整合電路切換器111C。內部整合電路設備位址A1A0例如為00(2);內部整合電路設備位址A1’A0’例如為01(2);內部整合電路設備位址A1”A0”例如為10(2)。位址線14及位址線15能定址4個內部整合電路設備。重置訊號線16傳送重置訊號RESET至內部整合電路切換器 111A;重置訊號線16傳送重置訊號RESET’至內部整合電路切換器111B;重置訊號線16傳送重置訊號RESET”至內部整合電路切換器111C。
機櫃管理控制器12於初始化背板11A、背板11B、 背板11C時,將重置訊號RESET、重置訊號RESET’及重置訊號RESET”維持於一致能位準以重置內部整合電路切換器111A、內部整合電路切換器111B及內部整合電路切換器111C,並將背板11A、背板11B、背板11C分別自動定址為內部整合電路設備位址A1A0、內部整合電路設備位址A1’A0’及內部整合電路設備位址A1”A0”。內部整合電路設備位址A1A0、內部整合電路設備位址A1’A0’及內部整合電路設備位址A1”A0”係不相同。機櫃管理控制器12於定址完畢後,將重置訊號RESET、重置訊號RESET’及重置訊號RESET”由致能位準改變為除能位準。進一步來說,當機櫃管理控制器12於背板11A定址完畢後,即將重置訊號RESET由致能位準改變為除能位準。接著機櫃管理控制器12定址背板11B,並於背板11B定址完畢後,將重置訊號RESET’由致能位準改變為除能位準。跟著機櫃管理控制器12定址背板11C,並於背板11C定址完畢後,將重置訊號RESET”由致能位準改變為除能位準。換言之,機櫃管理控制器12每完成一片背板的定址,即解除對該背板的重置動作。
請參照第2圖及第3圖,第3圖繪示係為依照本實施 例之一種自動定址方法之流程圖。自動定址方法適用於前述機櫃伺 服器系統1,且包括如下步驟:首先如步驟301所示,機櫃管理控制器12設定初始位址。初始位址例如被設定為0。接著如步驟302所示,機櫃管理控制器12判斷初始位址是否小於一背板個數。若初始位址小於背板個數,則執行步驟303。相反地,若初始位址不小於背板個數,則結束自動定址方法之流程。於本實施例中,背板個數係以3為例說明。如步驟303所示,機櫃管理控制器12選擇內部整合電路切換器111A、內部整合電路切換器111B及內部整合電路切換器111C其中之一為一待定址切換器。
接著如步驟304所示,機櫃管理控制器12將重置訊 號維持於致能位準以重置待定址切換器。若前述步驟302中,機櫃管理控制器12選擇內部整合電路切換器111A為待定址切換器,則於步驟302中,機櫃管理控制器12將重置訊號RESET維持於致能位準以重置內部整合電路切換器111A。
接著如步驟305所示,機櫃管理控制器12根據初始 位址設定待定址切換器之內部整合電路設備位址。若前述步驟302中,機櫃管理控制器12選擇內部整合電路切換器111A為待定址切換器,則於步驟305中,機櫃管理控制器12設定內部整合電路切換器111A之內部整合電路設備位址A1A0等於00(2)
跟著如步驟306所示,機櫃管理控制器12將重置訊 號由致能位準改變為除能位準。若前述步驟302中,機櫃管理控制器12選擇內部整合電路切換器111A為待定址切換器,則於步驟306中,機櫃管理控制器12將重置訊號RESET由致能位準改 變為除能位準。然後如步驟307所示,機櫃管理控制器12遞增初始位址。舉例來說,初始位址由00(2)遞增為01(2)
接著如步驟302所示,機櫃管理控制器12判斷初始 位址01(2)是否小於背板個數。由於初始位址01(2)小於背板個數,因此接著執行步驟303。如步驟303所示,機櫃管理控制器12選擇內部整合電路切換器111B為待定址切換器。接著如步驟304所示,機櫃管理控制器12將重置訊號RESET’維持於致能位準以重置內部整合電路切換器111B。接著如步驟305所示,機櫃管理控制器12設定重置內部整合電路切換器111B之內部整合電路設備位址A1’A0’等於01(2)。跟著如步驟306所示,機櫃管理控制器12將重置訊號RESET’由致能位準改變為除能位準。然後如步驟307所示,機櫃管理控制器12將初始位址由01(2)遞增為10(2)
接著如步驟302所示,機櫃管理控制器12判斷初始 位址10(2)是否小於背板個數。由於初始位址10(2)小於背板個數,因此接著執行步驟303。如步驟303所示,機櫃管理控制器12選擇內部整合電路切換器111C為待定址切換器。接著如步驟304所示,機櫃管理控制器12將重置訊號RESET”維持於致能位準以重置內部整合電路切換器111C。接著如步驟305所示,機櫃管理控制器12設定重置內部整合電路切換器111B之內部整合電路設備位址A1”A0”等於10(2)。跟著如步驟306所示,機櫃管理控制器12將重置訊號RESET’由致能位準改變為除能位準。然後如步驟307所示,機櫃管理控制器12將初始位址由10(2)遞增為11(2)。 接著如步驟302所示,機櫃管理控制器12判斷初始位址11(2)是否小於背板個數。由於初始位址11(2)不小於背板個數,因此結束自動定址方法。
簡言之,上述自動定址方法係於初始化背板11A、 背板11B、背板11C時,機櫃管理控制器12將重置訊號RESET、重置訊號RESET’及重置訊號RESET”維持於致能位準以重置內部整合電路切換器111A、內部整合電路切換器111B及內部整合電路切換器111C,並將背板11A、背板11B、背板11C分別自動定址為內部整合電路設備位址A1A0、內部整合電路設備位址A1’A0’及內部整合電路設備位址A1”A0”。內部整合電路設備位址A1A0、內部整合電路設備位址A1’A0’及內部整合電路設備位址A1”A0”係不相同。機櫃管理控制器12於定址完畢後,再將重置訊號RESET、重置訊號RESET’及重置訊號RESET”由致能位準改變為除能位準。
上述實施例所載之機櫃伺服器系統及其自動定址方法能自 動定址連接至單一內部整合電路通道的數個背板,以提供更彈性且方便之應用。舉例來說,背板11A連接4個節點,背板11B連接4個節點,且背板11C連接2個節點。當背板11A維修時,機櫃伺服器系統仍可正常供電至背板11B所連接之4個節點及背板11C所連接之2個節點,以避免10個節點同時斷電所造成的不便。
綜上所述,雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識 者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
301~307‧‧‧步驟

Claims (8)

  1. 一種機櫃伺服器系統(Rack Server System),包括:複數個背板,包括:複數個內部整合電路(Inter-Integrated Circuit,I2C)切換器;一機櫃管理控制器(Rack Management Controller,RMC),包括:一內部整合電路通道,係連接該些背板,該機櫃管理控制器於初始化該些背板時,將複數個重置訊號維持於一致能位準以重置該些內部整合電路切換器,並將該些內部整合電路切換器分別自動定址為複數個內部整合電路設備位址,該些內部整合電路設備位址係不相同,該機櫃管理控制器於定址完畢後,將該些重置訊號由該致能位準改變為一除能位準。
  2. 如申請專利範圍第1項所述之機櫃伺服器系統,更包括:一內部整合電路匯流排,係於該些背板與該機櫃管理控制器傳送資料或時脈。
  3. 如申請專利範圍第2項所述之機櫃伺服器系統,更包括:複數個位址線,用以傳送該些內部整合電路設備位址至該些內部整合電路切換器。
  4. 如申請專利範圍第3項所述之機櫃伺服器系統,更包括:一重置訊號線,用以傳送該重置訊號至該些內部整合電路切換器。
  5. 一種機櫃伺服器系統(Rack Server System)之自動定址方法,該機櫃伺服器系統包括複數個背板及一機櫃管理控制器(Rack Management Controller,RMC),複數個背板包括複數個內部整合電路(Inter-Integrated Circuit,I2C)切換器,該機櫃管理控制器包括內部整合電路通道,係連接該些背板及機櫃管理控制器,該內部整合電路通道係連接該些背板,該自動定址方法包括:於初始化該些背板時,將複數個重置訊號維持於一致能位準以重置該些內部整合電路切換器;將該些內部整合電路切換器分別自動定址為複數個內部整合電路設備位址,該些內部整合電路設備位址係不相同;以及於定址完畢後,將該些重置訊號改變為一除能位準。
  6. 如申請專利範圍第5項所述之自動定址方法,其中該機櫃伺服器系統更包括:一內部整合電路匯流排,係於該些背板與該機櫃管理控制器傳送資料或時脈。
  7. 如申請專利範圍第6項所述之自動定址方法,其中該機櫃伺服器系統更包括:複數個位址線,用以傳送該些內部整合電路設備位址至該些內部整合電路切換器。
  8. 如申請專利範圍第7項所述之自動定址方法,其中該機櫃伺服器系統更包括:一重置訊號線,用以傳送該重置訊號至該些內部整合電路切 換器。
TW103101635A 2014-01-16 2014-01-16 機櫃伺服器系統及其自動定址方法 TWI519100B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW103101635A TWI519100B (zh) 2014-01-16 2014-01-16 機櫃伺服器系統及其自動定址方法
CN201410043864.1A CN104794078B (zh) 2014-01-16 2014-01-29 机柜服务器系统及其自动寻址方法
US14/196,427 US9575925B2 (en) 2014-01-16 2014-03-04 Rack server system and auto-addressing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103101635A TWI519100B (zh) 2014-01-16 2014-01-16 機櫃伺服器系統及其自動定址方法

Publications (2)

Publication Number Publication Date
TW201531053A true TW201531053A (zh) 2015-08-01
TWI519100B TWI519100B (zh) 2016-01-21

Family

ID=53521504

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103101635A TWI519100B (zh) 2014-01-16 2014-01-16 機櫃伺服器系統及其自動定址方法

Country Status (3)

Country Link
US (1) US9575925B2 (zh)
CN (1) CN104794078B (zh)
TW (1) TWI519100B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI664792B (zh) * 2018-03-06 2019-07-01 新世代機器人暨人工智慧股份有限公司 具有複數顆串聯馬達的電子裝置及其馬達編號設定方法
US10639789B2 (en) 2018-03-06 2020-05-05 New Era Ai Robotic Inc. Electronic device having multiple motors in series connection, and motor number setting method for the same

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9804937B2 (en) * 2014-09-08 2017-10-31 Quanta Computer Inc. Backup backplane management control in a server rack system
US9866548B2 (en) * 2014-12-17 2018-01-09 Quanta Computer Inc. Authentication-free configuration for service controllers
DE102016112407B3 (de) * 2016-07-06 2017-10-05 Fujitsu Limited Leiterplatte für ein Serversystem und Serversystem
CN107977329A (zh) * 2016-10-25 2018-05-01 郑州云海信息技术有限公司 一种扩展服务器rmc与中板通讯命令的方法
CN106598808A (zh) * 2016-12-14 2017-04-26 郑州云海信息技术有限公司 一种稳定性检测方法、参数采集方法及装置
US10270649B2 (en) * 2017-04-06 2019-04-23 Quanta Computer Inc. System and method for improved server module addressing
CN114201439B (zh) * 2021-12-09 2023-07-14 苏州浪潮智能科技有限公司 服务器信号识别优化方法、系统及存储介质

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6021459A (en) * 1997-04-23 2000-02-01 Micron Technology, Inc. Memory system having flexible bus structure and method
US6745270B1 (en) * 2001-01-31 2004-06-01 International Business Machines Corporation Dynamically allocating I2C addresses using self bus switching device
US7761622B2 (en) * 2007-07-26 2010-07-20 Hewlett-Packard Development Company, L.P. Centralized server rack management using USB
CN102510344B (zh) * 2011-11-23 2014-11-05 华为技术有限公司 机柜服务器系统
CN202364261U (zh) * 2011-11-28 2012-08-01 南京信息工程大学 一种可远程操作的服务器机柜控制装置
US9625974B2 (en) * 2013-12-23 2017-04-18 Dell Products, L.P. Global throttling of computing nodes in a modular, rack-configured information handling system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI664792B (zh) * 2018-03-06 2019-07-01 新世代機器人暨人工智慧股份有限公司 具有複數顆串聯馬達的電子裝置及其馬達編號設定方法
US10639789B2 (en) 2018-03-06 2020-05-05 New Era Ai Robotic Inc. Electronic device having multiple motors in series connection, and motor number setting method for the same

Also Published As

Publication number Publication date
CN104794078A (zh) 2015-07-22
TWI519100B (zh) 2016-01-21
CN104794078B (zh) 2017-11-10
US9575925B2 (en) 2017-02-21
US20150199289A1 (en) 2015-07-16

Similar Documents

Publication Publication Date Title
TWI519100B (zh) 機櫃伺服器系統及其自動定址方法
US8898358B2 (en) Multi-protocol communication on an I2C bus
US10404690B2 (en) Authentication-free configuration for service controllers
TWI578138B (zh) 在伺服器機架系統中之備份管理控制的方法以及伺服器機架
US10868695B2 (en) Data transmission apparatus and method thereof
US8832348B2 (en) Methods and systems for an interposer board
US7685325B2 (en) Synchronous bus controller system
US20130067134A1 (en) Pseudo multi-master i2c operation in a blade server chassis
US20120066423A1 (en) Inter-integrated circuit bus multicasting
CN110399267A (zh) 一种服务器pcie设备监控方法、系统、设备及可读存储介质
CN105700655A (zh) 机柜服务器系统及其电源管理方法
CN104572400A (zh) 一种单bmc管理多计算板的管理方法及其装置
US20150113187A1 (en) Server System
WO2016095613A1 (zh) 多路服务器及其信号处理方法
WO2018196259A1 (zh) 一种提高多服务器系统的可靠性架构
TW201421260A (zh) I2c匯流排架構及位址管理方法
CN103375420A (zh) 机柜系统及其风扇控制系统及其控制方法
US7464257B2 (en) Mis-configuration detection methods and devices for blade systems
US20130144457A1 (en) Server system for updating heat dissipation solution
US20170322900A1 (en) Flexible configuration server system
JP2015184935A (ja) I2cバスの調停システムおよび調停方法
TWI658366B (zh) 硬體資源擴充系統及熱插拔管理裝置
US9086866B2 (en) Power supply circuit for hard disk drive
KR101150339B1 (ko) 전원 제어 장치 및 그 방법
TWI658367B (zh) 硬體資源擴充系統