TW201506611A - 主機板測試系統及方法 - Google Patents

主機板測試系統及方法 Download PDF

Info

Publication number
TW201506611A
TW201506611A TW102116968A TW102116968A TW201506611A TW 201506611 A TW201506611 A TW 201506611A TW 102116968 A TW102116968 A TW 102116968A TW 102116968 A TW102116968 A TW 102116968A TW 201506611 A TW201506611 A TW 201506611A
Authority
TW
Taiwan
Prior art keywords
motherboard
programmable logic
logic device
test
tested
Prior art date
Application number
TW102116968A
Other languages
English (en)
Inventor
Bi-Hui Tan
Original Assignee
Hon Hai Prec Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hon Hai Prec Ind Co Ltd filed Critical Hon Hai Prec Ind Co Ltd
Publication of TW201506611A publication Critical patent/TW201506611A/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

一種主機板測試系統,包括一與待測主機板相連之測試電路板及一與所述測試電路板相連之電腦,所述測試電路板包括一與所述電腦相連之可編程邏輯器件,所述可編程邏輯器件輸出激勵信號至所述待測主機板,所述待測主機板收到激勵信號後產生相應之響應信號,所述可編程邏輯器件分析待測主機板產生之響應信號是否與預設之回應信號相符,並將測試結果資料輸出至所述電腦顯示。本發明還揭示了一種基於上述主機板測試系統之測試方法。

Description

主機板測試系統及方法
本發明涉及一種主機板測試系統及方法。
對電腦或伺服器之主機板進行功能驗證與信號測試之過程中,經常需要產生特殊之激勵來驗證功能之正確性與準確性。習知之測試方法是搭建相應之測試環境從而產生相應之激勵給主機板,然後判斷主機板受到激勵後之運行情況是否正常。然而,習知之測試方法自動化程度不高,測試效率低。
鑒於以上內容,有必要提供一種自動化程度較高之主機板測試系統及方法。
一種主機板測試系統,包括一與待測主機板相連之測試電路板及一與所述測試電路板相連之電腦,所述測試電路板包括一與所述電腦相連之可編程邏輯器件,所述可編程邏輯器件輸出激勵信號至所述待測主機板,所述待測主機板收到激勵信號後產生相應之響應信號,所述可編程邏輯器件分析待測主機板產生之響應信號是否與預設之回應信號相符,並將測試結果資料輸出至所述電腦顯示。
一種主機板測試方法,包括以下步驟:提供一能產生激勵信號之可編程邏輯器件;可編程邏輯器件將激勵信號輸出至一待測主機板;待測主機板接收到激勵信號後產生相應之響應信號;可編程邏輯器件分析所述待測主機板產生之響應信號是否與預設之響應信號相符並產生相應之測試結果資料;可編程邏輯器件將測試結果資料輸出至一電腦;及所述電腦顯示測試結果。
與習知技術相比,所述主機板測試系統及方法利用可編程邏輯器件輸出激勵信號至所述待測主機板,再檢測待測主機板收到激勵信號後產生之響應信號,測試自動化程度較高。
100‧‧‧測試電路板
10‧‧‧JTAG燒錄介面
20‧‧‧可編程邏輯器件
30‧‧‧按鍵
40‧‧‧指示燈
50‧‧‧連接器
200‧‧‧電腦
300‧‧‧待測主機板
圖1是本發明主機板測試系統一較佳實施方式之組成圖。
圖2是本發明主機板測試方法一較佳實施方式之流程圖。
請參閱圖1,於本發明之一較佳實施方式中,一主機板測試系統包括一測試電路板100、一與所述測試電路板100相連之電腦200及一與所述測試電路板100相連之待測主機板300。於一實施方式中,所述待測主機板300為電腦或伺服器之主機板。
所述測試電路板100包括有一JTAG( Joint Test Action Group,聯合測試行動小組)燒錄介面10、一與所述JTAG燒錄介面10相連之可編程邏輯器件20、與所述可編程邏輯器件20相連之按鍵30、指示燈40以及連接器50。於一實施方式中,所述可編程邏輯器件為CPLD(Complex Programmable Logic Device,複雜可編程邏輯器件)或FPGA(Field Programmable Gate Array,現場可編程閘陣列)所述JTAG燒錄介面10與所述電腦200相連,所述電腦200記憶體有可藉由所述JTAG燒錄介面10燒錄至所述可編程邏輯器件20之程式。所述按鍵30與所述可編程邏輯器件20相連,用於選擇激勵信號之種類,當用戶按壓所述按鍵30一次時,可切換一次激勵信號;所述按鍵亦可設置多個,分別對應不同之激勵信號,用戶可藉由按壓相應之按鍵選擇相應之激勵信號。所述指示燈40用於指示所述可編程邏輯器件20之工作狀態,當所述可編程邏輯器件20開始工作時,所述指示燈40發亮。所述連接器50連接於所述可編程邏輯器件20及所述待測主機板300之間,可將可編程邏輯器件20輸出之激勵信號輸出至所述待測主機板300,還可將待測主機板300產生之信號傳送至所述可編程邏輯器件20。
測試時,所述可編程邏輯器件20生成激勵信號藉由所述連接器50輸出至所述待測主機板300,所述待測主機板300接收到該激勵信號後產生相應之響應信號,待測主機板300之回應信號藉由所述連接器50傳送至所述可編程邏輯器件20,所述可編程邏輯器件20將該響應信號與預設之參數做比較,從而得出測試結果資料,再將測試結果資料傳送至所述電腦200,所述電腦200顯示測試結果。
請參閱圖2,一種利用上述測試系統測試待測主機板300之方法,包括以下步驟。
S01:所述電腦200、可編程邏輯器件20及待測主機板300通電開始工作。
S02:所述電腦200內之待燒錄程式藉由JTAG燒錄介面10燒錄到所述可編程邏輯器件20。
S03:所述指示燈40發光,指示所述可編程邏輯器件20處於工作狀態。
S04:所述可編程邏輯器件20判斷是否有按鍵被按壓,如果沒有按鍵被按壓,則進入步驟S05;如果有按鍵被按壓,則進入步驟S06。
S05:所述可編程邏輯器件20輸出預設之激勵信號。
S06:所述可編程邏輯器件20輸出藉由按壓按鍵選擇之激勵信號;例如,當所述按鍵30被按壓,則切換激勵信號之類型。
S07:所述可編程邏輯器件20輸出之激勵信號藉由連接器50輸出至所述待測主機板300。
S08:所述待測主機板300收到激勵信號後產生相應之響應信號。
S09:所述可編程邏輯器件20接收並分析待測主機板300產生之響應信號,於此步驟中,所述可編程邏輯器件20判斷待測主機板300產生之響應信號是否與預設之回應信號相符,如果相符,則表示此項測試藉由並輸出相應之測試資料至所述電腦200;如果不符,則表示此項測試不藉由並輸出相應之測試資料至所述電腦200。
S10:所述可編程邏輯器件20將測試結果資料輸出至所述電腦200。
S11:所述電腦200顯示測試結果。
綜上所述,本發明確已符合發明專利之要件,遂依法提出專利申請。惟,以上所述者僅為本發明之較佳實施方式,自不能以此限制本案之申請專利範圍。舉凡熟悉本案技藝之人士爰依本發明之精神所作之等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
100‧‧‧測試電路板
10‧‧‧JTAG燒錄介面
20‧‧‧可編程邏輯器件
30‧‧‧按鍵
40‧‧‧指示燈
50‧‧‧連接器
200‧‧‧電腦
300‧‧‧待測主機板

Claims (10)

  1. 一種主機板測試系統,包括一與待測主機板相連之測試電路板及一與所述測試電路板相連之電腦,所述測試電路板包括一與所述電腦相連之可編程邏輯器件,所述可編程邏輯器件輸出激勵信號至所述待測主機板,所述待測主機板收到激勵信號後產生相應之響應信號,所述可編程邏輯器件分析待測主機板產生之響應信號是否與預設之回應信號相符,並將測試結果資料輸出至所述電腦顯示。
  2. 如申請專利範圍第1項所述之主機板測試系統,其中所述測試電路板還包一連接於所述可編程邏輯器件及所述電腦之間之燒錄介面,所述電腦記憶體有能藉由所述燒錄介面燒錄至所述可編程邏輯器件之測試程式。
  3. 如申請專利範圍第1項所述之主機板測試系統,其中所述測試電路板還包括至少一與所述可編程邏輯器件相連之按鍵,所述按鍵用於選擇激勵信號之種類。
  4. 如申請專利範圍第1項所述之主機板測試系統,其中所述測試電路板還包括一與所述可編程邏輯器件相連之指示燈,用於指示所述可編程邏輯器件之工作狀態。
  5. 如申請專利範圍第1項所述之主機板測試系統,其中所述可編程邏輯器件為CPLD或FPGA。
  6. 一種主機板測試方法,包括以下步驟:
    提供一能產生激勵信號之可編程邏輯器件;
    可編程邏輯器件將激勵信號輸出至一待測主機板;
    待測主機板接收到激勵信號後產生相應之響應信號;
    可編程邏輯器件分析所述待測主機板產生之響應信號是否與預設之響應信號相符並產生相應之測試結果資料;
    可編程邏輯器件將測試結果資料輸出至一電腦;及
    所述電腦顯示測試結果。
  7. 如申請專利範圍第6項所述之主機板測試方法,其中所述主機板測試方法還包括於可編程邏輯器件輸出激勵信號之前將所述電腦內之測試程式燒錄到所述可編程邏輯器件內之步驟。
  8. 如申請專利範圍第6項所述之主機板測試方法,其中所述主機板測試方法還包括於可編程邏輯器件輸出激勵信號之前判斷連接至所述可編程邏輯器件之按鍵是否被按壓之步驟;如果沒有按鍵被按壓,則所述可編程邏輯器件輸出初始預設之激勵信號至所述待測主機板;如果有按鍵被按壓,則所述可編程邏輯器件根據按鍵被按壓之情況選擇相應之激勵信號類型。
  9. 如申請專利範圍第6項所述之主機板測試方法,其中所述主機板測試方法還包括於所述可編程邏輯器件工作時點亮一工作指示燈之步驟。
  10. 如申請專利範圍第6項所述之主機板測試方法,其中如果所述待測主機板產生之響應信號與預設之響應信號相符,所述可編程邏輯器件輸出表示測試藉由之資料至所述電腦;如果所述待測主機板產生之響應信號與預設之響應信號不相符,所述可編程邏輯器件輸出表示測試未藉由之資料至所述電腦。
TW102116968A 2013-04-30 2013-05-14 主機板測試系統及方法 TW201506611A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310155513.5A CN104133168A (zh) 2013-04-30 2013-04-30 主板测试系统及方法

Publications (1)

Publication Number Publication Date
TW201506611A true TW201506611A (zh) 2015-02-16

Family

ID=51790373

Family Applications (1)

Application Number Title Priority Date Filing Date
TW102116968A TW201506611A (zh) 2013-04-30 2013-05-14 主機板測試系統及方法

Country Status (3)

Country Link
US (1) US20140325299A1 (zh)
CN (1) CN104133168A (zh)
TW (1) TW201506611A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110196388A (zh) * 2019-06-20 2019-09-03 天津市滨海新区信息技术创新中心 集成芯片及其测试方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106841973B (zh) * 2015-12-04 2023-12-15 深圳市盛德金科技有限公司 逻辑测试装置及方法
CN105824675A (zh) * 2016-03-24 2016-08-03 深圳市科美集成电路有限公司 电路板烧录治具、系统及方法
CN106201804A (zh) * 2016-07-28 2016-12-07 浪潮电子信息产业股份有限公司 一种测试计算机主板的装置、方法及系统
CN108983077B (zh) * 2018-05-30 2021-03-19 中国铁道科学研究院集团有限公司 一种基于jtag链路的电路板测试系统及测试方法
CN109490760A (zh) * 2018-12-25 2019-03-19 京信通信系统(中国)有限公司 一种芯片测试装置、系统和方法
CN113312226B (zh) * 2021-06-22 2022-07-01 鹏城实验室 测试逻辑设计异常特性的验证平台、装置及存储介质
CN115267517A (zh) * 2022-08-10 2022-11-01 深圳市精泰达科技有限公司 一种基于1149协议测试的通用测试电路、方法和板卡
CN115372803B (zh) * 2022-10-25 2023-09-15 深圳华北工控股份有限公司 主板测试系统、方法、装置和存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6393591B1 (en) * 1999-02-12 2002-05-21 Xilinx, Inc. Method for remotely testing microelectronic device over the internet
US6754763B2 (en) * 2001-07-30 2004-06-22 Axis Systems, Inc. Multi-board connection system for use in electronic design automation
US7017081B2 (en) * 2002-09-27 2006-03-21 Lucent Technologies Inc. Methods and systems for remotely controlling a test access port of a target device
US7555690B1 (en) * 2004-12-23 2009-06-30 Xilinx, Inc. Device for and method of coupling test signals to a device under test
DE102005041614B4 (de) * 2005-09-01 2014-11-06 Infineon Technologies Ag Halbleiter-Bauelement-Testsystem mit Test-Schnittstellen-Einrichtung
US8127187B2 (en) * 2009-09-30 2012-02-28 Integrated Device Technology, Inc. Method and apparatus of ATE IC scan test using FPGA-based system
US8214702B2 (en) * 2009-11-09 2012-07-03 Hewlett-Packard Development Company, L.P. Distributed joint test access group test bus controller architecture
US9164858B2 (en) * 2013-03-29 2015-10-20 Testonica Lab Ou System and method for optimized board test and configuration

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110196388A (zh) * 2019-06-20 2019-09-03 天津市滨海新区信息技术创新中心 集成芯片及其测试方法

Also Published As

Publication number Publication date
US20140325299A1 (en) 2014-10-30
CN104133168A (zh) 2014-11-05

Similar Documents

Publication Publication Date Title
TW201506611A (zh) 主機板測試系統及方法
CN105338110A (zh) 远程调试方法和平台、服务器
CN108983077B (zh) 一种基于jtag链路的电路板测试系统及测试方法
CN106291334A (zh) 一种通用fpga测试系统
TW201222239A (en) Testing method for a unit under test
JP2017084082A (ja) シミュレーション装置、試験シナリオファイル作成方法、及び試験シナリオファイルを用いた試験方法
TW201305810A (zh) 主機板報警系統測試電路
CN103984613A (zh) 一种自动测试cpu浮点运算性能测试方法
JP6275009B2 (ja) 試験装置及び試験プログラム
CN110988662B (zh) 一种基于fpga原型验证开发板的信号调试系统及方法
CN102479120A (zh) 开关机测试系统及方法
CN110968004A (zh) 一种基于FPGA原型验证开发板的Cable测试系统及方法
JP2013068609A (ja) テストカード
JP6765374B2 (ja) 情報処理装置及び情報処理方法
TWI796561B (zh) 具有即時中斷驗證功能的記憶體驗證系統及方法
TWI266070B (en) Chip-level design under test verification environment and method thereof
TWI533121B (zh) 通用序列匯流排測試治具
CN106844121B (zh) 一种飞腾处理器的性能检测装置及方法
TWI292481B (en) Tester for usb ports
CN204102120U (zh) 一种cpu测试装置
TW201409036A (zh) 示波器
CN107679266A (zh) 闪存电路的仿真方法及仿真装置
US9183331B1 (en) Formalizing IP driver interface
TWI547700B (zh) 晶片之輸入/輸出介面識別方法
TWI559015B (zh) 量測治具