201234335 六、發明說明: 【發明所屬之技術領域】 本發明是有關於一種顯示裝置’且特別是有關於一種 用於驅動顯示面板的顯示控制驅動器,以及此顯示控制驅 動器的測試方法。 【先前技術】 圖1A為說明傳統顯示控制驅動器組成的方塊示意 圖。清參照圖1A ’此傳統顯不控制驅動器(Display Controller Driver) 100連接至外部的處理器11〇與顯示面 板140。顯示控制驅動器100包括系統界面電路(system Interface Circuit) 120、記憶體控制電路(Memory Control Circuit) 122、影像資料記憶體(Image Data Memory) 124、 時序控制電路(Timing Control Circuit) 126、移位暫存器 (Shift Register) 128、資料線驅動電路(Data Line Driving
Circuit) 130、灰階電壓產生電路(GrayScde v〇丨tage
Generating Circuit) 132 與閘極線驅動電路(Gate Line
Driving Circuit) 134。系統界面電路i2〇耦接到外部的處理 器no,而資料線驅動電路13〇與閘極線驅動電路134則 是耦接到顯示面板140。 當顯示控制驅動器1〇〇操作在正常操作模式(N〇rmal Operation Mode)時,處理器11〇將顯示資料經系統介面電 路120傳送給記憶體控制電路122。記憶體控制電路122 將顯示資料暫存於影像資料記憶體124。處理器π〇將控 4 201234335 制尨5虎經由系統介面電路120傳送级拄皮 二n*严上 疋、、、。呀序控制電路126。 而時序控制電路126則是按時序對記愔 故^ T。己隱體控制電路122、 移位暫存器128、資料線驅動電路ηη m t二 130、閘極線驅動電路 134與灰階電壓產生電路Π2發出斜庙 —, 印對應的控制信號。控制 _如下’時序控制電路126經由記憶體控制電路122將 影像資料從影像資料記憶體m讀出,並且由 路m將影像㈣舰到移靖存器m。移位暫存器12冤8 依據時序控㈣路n6賴魏衝,將影像資料進朗鎖 並傳送到資料線驅動電路m。而時序控制電路126亦按 一預定時序發出控制信號控制資料線驅動電路n〇與閉極 線驅動電路134,用以將影像資料傳送到顯示面板14〇的 晝素中’據以顯示對應的影像。 顯示控制驅動器100正常操作流程時序圖(Timing Diagram)則如圖1B所示。當第—列(叫的顯示資料由影 像為料δ己憶體124項出且輸入至移位暫存器eg後,時序 控制電路126發出資料線驅動電路的拴鎖致能信號將第一 列顯示資料儲存至資料線驅動電路13〇,而後時序控制電 路126再發出資料線驅動電路的輸出致能信號將第一列顯 示負料從資料線驅動電路13〇輸出至顯示面板進行顯 示。在資料線驅動電路13〇輸出第一列顯示資料的同時, 第二列顯示資料將由影像資料記憶體124讀出並傳送至移 位暫存器128。在下一個顯示線週期,資料線驅動電路13〇 將輸出第二列顯示資料❶所有的顯示資料依照上述的時序 經資料線驅動電路13〇輸出至顯示面板14〇。 201234335 當顯示控制驅動器卿 試操繼⑽ 二广 (例如測試平台)要先透過系統介面電路 12〇與記憶體控制電路 面電路 入影像124 i=t^(I:stPatteni)事先寫 制峭。^ 以便對杉像負料記憶體124進行 會測試影像資料(即測辦七9不叮、/^的處理益11〇 資料記憶體m:====確的儲存於影像 試樣式的傳送路押包括、:照圖lc ’整個測 入路栌括寫入路徑112與讀出路徑114。寫 入路仫112包括從處理器11〇經由 冩 =制電路122到影像資料記憶體m。 統界面電路m到經由記憶體控制電路122、系 ⑴儲存至影像資柄體:職樣式將經由寫入路徑 出,經由讀二=影像㈣記體124讀 後進行判斷。 & &理器㈣(例如測試平台) 為說明整個測試的流程請 部的處理器110經由寫:路徑二= 器ι_由讀出=二1’如步驟S220,外部的處理 從影像資料記系統界面電路12〇)將測試樣式 處理器no會=上^出。接著’如步驟⑽’外部的 式進行判斷是否與預期的樣出的剛試樣 致則未通過測試,則如步 ”』的樣式一 4S250,結束此測試流程。如與 6 201234335 接著如步鄉S24°判斷是 、、°术此測忒流私。右步驟S240 個、職樣式,_到步驟S21G針對下-個測试樣式進行測試。 下 義圖H疋處理11 11 〇對一解析度為QVGA (即240x320) SI制驅動器100做寫入測試樣式和讀出測試樣式的 碎痒^圖’上半部為寫入時序示意圖’而下半部為讀出 圖:圖2八中咖、数x、D/cx和眶是處理 :认老 '員不控制驅動器100發出的控制訊號。D則是連 法;处理器110與顯示控制驅動器1〇〇之間的雙向資料匯 =排控制也號CSX是晶片選擇訊號,控制訊號WRX是 寫入致能訊號’控制訊號D/CX用來指出目前雙向資料匯 jD的讯说是「指令」或是「資料」,而控制訊號RDX 是讀出致能訊號。當寫人賴樣式時,由處㈣110對顯 示控制驅動器100發出指令(圖2A中標示為「COMMAND」) 和測試樣式(圖2A中標示為「DATA」)。當讀出測試樣 式時’則是顯示控制驅動器1〇〇對處理器u〇送出之前寫 入的測試樣式。 下述的寫入週期(Write Cycle)是指寫入一個指令或資 料所需的時間,而讀取週期(Read Cycle)則是讀出一筆資料 的時間。圖2A中標示為「DUMMY」者則是表示此筆資 料是多餘的’並非真正的資料。對一傳統qVGA解析度的 顯不控制驅動器100,寫入週期是65奈秒(ns ’ 201234335 樣 算 jn ^的職是彻奈秒。如果叫個測試 :]執订—次測試模式操作所須的時間可由下列 大約是 79 毫秒(ms,miIIi_nd): [65 (320x240+l)+65+(320x240+l)x450]x2=79105160 ns 的顯圖處理器11〇對一解析度為™Α (即48_) 時序示意圖,上丰邱為宜入0主广-立 貝出斗式樣式的 試檨切山:參的相關說明。當寫入測 =樣=’由處理器則對顯示控制驅動器 (一=中標示為「c_and」)和測試樣式(圖』= 不為「data」)。當讀出測試 ^ 器100對處理哭、、’山义 ⑴疋-貝不控制驅動 wvrA οσ 10达出之則寫入的測試樣式。對傳統 解析度的顯示控制驅動器100,寫入週期是33太 :執=期是400奈秒。如果以兩個測試二 約是359==式操作所須的時間可由下列算式得知大 [33χ(864χ480+1)+65+(864χ480+1)χ400]χ2.359148452η8 .驅動= : = =驅動器架構中’當對顯示控制 進仃劇讀時’因界轉輪的通訊協定與共 8 201234335 限制將無法降低 用同一傳輸通道(即雙向資料匯流排D)的 測試時間。 【發明内容】 本發明提供-種顯示控制驅動器與其測 短測試時間。 从縮 本發明實施例提出一種顯示控制驅動器,包 料記憶體、時序控制電路以及資料線驅動電路^ ^ Ϊ憶體用以儲存資料。時序控制電路從該影像資料 ,得所”料。資料線驅動電_接至時序控制電路$ 所述貝料’並經由軸示控制媽器的至少_ 出端輸出對應所述資料的灰階電壓信號。於測試操 :於,i電路更將來自於影像資料記憶體的所資: 傳輸至該顯示控制驅動器的至少-測試輸出埠。枓 本::月實施例提出—種顯示控制驅動器的測試方法。 =’該顯示控__包括時序控 ==動=試方法包括:儲= 該資料線驅動電路,其中二控T電路將所述資料傳輸至 制驅動器的至少一資钭^^料線驅動電路經由該顯示控 電紗號.以輸出端輸出對應所述資料的灰階 驅動哭的胃;斗5己憶體的所述資料傳輸至該顯示控制 ‘靼動态的至少一测試輪出埠。 201234335 在本發明之-實施例中,上述之時序控制電路更包括 ^少-輸出端以_至所述至少—測試輸出埠4該測試 呆作模式下,鱗序控制電路經由所述至少-輸出端將來 自於該影像㈣記憶體騎述資料傳輸至所述至少-測試 輪出埴。 在本發明之-實施财,上述之顯示㈣鶴器更包 &系、4界Φ電路。彡統界面電路於該顯示控制驅動器與外 ,處理器之間提供—通訊介面。其中,該處理器透過 。糸統界©電路將所述㈣儲存至該 括^本發明之—實施财,上述之顯示㈣軸器更包 =於韻統界面電路與該影像㈣記憶體之間的記憶 J電路其中,該處理器透過系統界面電路與記情體 ^電路將所述資料齡至縣資料記憶體,Μ時^控 憶體控制電路取得將來自於影像資料記憶體 的所迹資料。 所述—實施例中,上述之系統界面電路耗接至 ^測忒輪出埠。於測試操作模式下,時序栌制雷 傳先界面電路將來自於影像資料記憶體的所‘資料 呼袍至所述至少一測試輸出埠。 正當ίίΓ明之—實補巾’當顯示控制驅動11操作在一 對外^^時,所述至少一測試輸出埠為關閉狀態,不 卞外輸出任何信!虎。 時,12 i當顯示控制驅動器操作在測試操作模式 马對於資料(測試樣式)的寫入路徑與讀出路徑是不 201234335 同的傳輸路徑,因此本發明實施例所述顯示控制驅動器可 大幅縮短測試時間。 為讓本發明之上述特徵和優點能更明顯易懂,下文特 舉實施例,並配合所附圖式作詳細說明如下。 【實施方式】 請參照圖3A’為本發明實施例所提出顯示控制驅動器 架構的方塊示意圖。此顯示控制驅動器(Display c〇ntr〇ller
Driver) 300 包括糸統界面電路(SyStein interface Circuit) 320、記憶體控制電路(Memory Control Circuit) 322、影像 負料记憶體(Image Data Memory) 324、時序控制電路 (Timing Control Circuit) 326、移位暫存器(Shift Register) 328、資料線驅動電路(Data Line Driving Circuit) 330、灰階 電壓產生電路(Grayscale Voltage Generating Circuit) 332 與 閘極線驅動電路(Gate Line Driving Circuit) 334。系統界面 電路320麵接到外部的處理器。資料線驅動電路 與閘極線驅動電路334可以被耦接到顯示面板34〇或是外 部測試平台的制儀ϋ。在正常操作模式巾,顯示控制驅 動器300 it接到-處理器31〇肖—顯示面板鳩,此處理 器310與顯示面板34〇可為顯示裝置、手持式電子裝置(例 如手機或個人數位助理PDA等)或其他電子裝置中的内部 處理裝置與顯示裝置。資料線驅動電路33〇將時序控制電 路326所提供的顯示資料轉換為對應的灰階電壓信號,並 且經由顯示控制驅動器300的多個資料線輸出端將所述灰 201234335 階電,信號輪出給顯示面板MO。在測試操作模 處理器310亦可為外部測試平台的處理器。 替2實施例中,顯示控制驅動11 _更包括至少…、則 i二ί -5二時序控制電路326更包括對應的輸出端以 326可以經由測試輸出淳爾出資料至顯示= 動器300的外部。此測試輸出蟑35〇可以是在既貝 端中選擇-或部分的輸出端作為此測試 、= 此測試輸料烟可包括具有多 350广350„,例如圖3Α中標示的資料輸出位元 ,分別對應到輸出端35。广35(^ 八中η為整數。刖述位元數量^ λ η 使測試輸出埠350具有不同的輸出端數量。、、而疋’ 。Ϊ顯咖3〇0操作在正常操作模式__ 部喻1請_ f料_ "面電路320傳送給記憶體控制電路32 將顯示㈣暫存於 == 制電路326則是按時序對記憶體控制=、:= 器328、資料線驅動電路33〇 ^仏移位暫存 電壓產生電路332發出控制^極線驅動電路334與灰階 例如,時序控制電路326發出 =:=經由_控制二= 工 、’辦序控制電路326將影像資料傳 12 201234335 送到移位暫翻328。做暫如 326的鎖存脈衝,將影像資。依據時序控制電路 動電路330。而時序控制電路到資料線驅 動電路330與閘極線驅動電路 控制資料線驅 到顯示面板340的書料,棱 ㈣像資料傳送 操作模式時,關閉測=4:示=,像。在正常 300的測試輪屮迫γη炎Μ旱50,此時顯示控制驅動器 當對顯示控制驅動 操作模式
Pattern^ ^ , J ^衫像資料或測試樣式(Test 3B A二太口 地儲存於影像資料記憶體324内。圖 3⑼例說明圖3Α所示顯示控制驅動器 3〇〇於測輪傾式下的職樣式傳送路絲意圖。於上 作料中,請參照圖3Β,測試樣式的傳送路徑包 與讀出路徑说。職樣式的寫入路徑312 包括從處翻310經由系統界面電路320、記憶體控制電 路322到影像資料記憶體324。352 則是從影像資料記憶體似經由記憶體控制電路您 序控制電路326到測試輸出蟑35〇。外部測試平台的量測 儀!§(例如纽H 31G或是其他電路)㈣彳試輸料MO讀 出測試樣式後進行績是科·試。在㈣職操作過 程中,因利用不同的傳輪通道犯與说,故可以不需要 考慮傳輸界面的通訊協定使測試時間得以降低。 13 201234335
广…^」,「Display on」和「Turn 動器300啟動, 作模式,例如下 on test mode | 〇 ιΛ ^ -j » * V**** ν,χχ inoac J ° 者’如步驟S430,、經由讀出路徑352 (經由時序控制電 326)將測試樣式的一列(R〇w)資料從影 讀出’同時透過時序控制電路326與測試輸出槔隐35體〇 將測试樣式輸出至顯示控制驅動器外。接著,如步驟 S440 ’外部測試平台的量測儀器(例如處理器3丨〇或是其他 電路)判峡由時序控制電路326從影像資料記憶體似中 所讀出的測試樣式是否與預期的樣式一致。若未與預期的 樣式一致則未通過測試,則如步驟S47〇,結束此測試流 程。如果步驟S440判斷測試輸出埠35〇所輸出的測試樣 式與預期的樣式一致則通過測試,則接著如步驟S45〇判 斷是否為最後測試樣式的最後一列,若是,則如步驟 S470,結束此測試流程。若步驟S45〇判斷不是最後測試 樣式的最後一列’則進行步驟料6〇,處理器31〇經由寫入 路徑312寫入另一個測試樣式的下一列資料到影像資料記 憶體324,並且接著回到步驟S430以便進行下一列的測試。 對圖3B所示顯示控制驅動器3〇〇於測試操作模式下 做寫入測試樣式和讀出測試樣式的訊號時序示意圖則如圖 201234335 4B所示。時序控制電路326透過記憶體控制電路322將一 列的測試樣式由影像資料記憶體3 24中讀出後輸入至移位 暫存器328’同時將此列的測試樣式透過時序控制電路326 與測試輸出埠350輸出至顯示控制驅動器3〇〇外部做樣式 比對。當每—列的測試樣式傳送至移位暫存器328後,下 一個測試樣式(Next Test Pattern)的一列資料也同時透過寫 入路徑312儲存到影像資料記憶體324。如圖4B所示,目 1測試樣式(以下稱為第一測試樣式)中的第一列資料(如 標號410)由時序控制電路326輸入至移位暫存器328時, 測試輸出4 350亦將第-測試樣式中的第一列資料q〇輸 出至外部測試平台的量測儀器(例如處理器310或是其他 電路)做樣式比對。而後,下一個測試樣式(以下稱為第二 測試樣式)中的第一列資料(如標號42〇)透過寫入路徑3 = 儲存到影像資料記憶體324内。在此同時,時序控制電路 S依序將第-測試樣式中的第二列資料(如標號412)輸入 =暫存器328 ’以及透過測試輸出埠35()將第一測試樣 ;的第二列資料412輸出至外部測試平台的量測儀器 (列如處理器310或是其他電路)做樣式比對。 匕類推’下一個測試樣式(第二測試樣式)的第二列 ^料(如標號似)透過寫入路徑312贿到 體324内,同時時序控制電路獅將第一測試樣式中^ 移位暫存器328,以及透過測試輸出蜂35〇 K樣式巾的第三㈣料輸出至外部測試平台 測儀_如絲H _或是其他)做樣如對。依照 15 201234335 上述的時序,將測試樣式所有列的資料都完成寫入與讀出 比對。 综上所述,當顯示控制驅動器300操作在測試操作模 式夺對於測試資料(測試樣式)的傳輸,是採用不同的傳 ,路徑312與352。因此,可以不需要考慮顯示控制驅動 器300之傳輸界面的通訊協定與傳輸通道的限制條件,這 樣可大幅減少測試的時間。 /月多照圖5A’為說明本發明另一實施例所提出顯示控 制驅動器於職操倾式τ的測試樣式傳送路徑示意圖。 此顯不控制驅動器5〇〇連接到處理器51〇與顯示面板 540。而顯示控制驅動器5〇〇包括系統介面電路52〇、記憶 體控制電⑬522、影像資料記憶體524、時序控制電路526、 移位暫存益528、資料線驅動電路53〇、灰階電壓產生電路 532與閘極線驅動電路ΜΑ。 圖5Α所示實施例可以參照圖3Α與圖3β的相關說 2不同於® 3Α與圖3Β所示實施例之處,在於此實施例 中顯示控制驅動器的測試輸出蟑550麵接至系統界面 電路520。時序控制電路S26可以經由系統界面電路52〇 與測試輸出埠550輸出資料。此測試輸料55()可以是在 1 有的輸出端令選擇一或部分的輸出端作為此測試輸出埠 ,或疋額外新增的輪出蟑作為此測試輪出璋55〇,都屬 貫施例之範嘴。在—實施例中,此測試輸出崞例可包 μΙΙΪ夕位兀的輸出端5501〜55〇n,例如圖5A中標示的資 ;、’砌位元Data 〇utput[0]〜Data Output[n],分別對應到輸 201234335 出端55(^55%,其中n為整數。前述位元數量n可視 上的=而則試輸出埠350具有不同的輪出端‘ 虽顯讀制驅動器操作在正常操作模心夺, 示資料經系統介面電路520傳送給記憶 體控^電路522。記憶體控制電路522將顯示資料 524。而時序控制電路526則是按時序對 e己憶體控制電路522、移位暫存写次卜丨丄 7 530、閘極線驅動電路534與灰階電屢產生^路 驅動器5。〇在正常操作模式的操作過^ 了以參照圖3A的相關說明,故不 式時關閉測試輸出蟑跡使測試輸出埠550為關模 不對外輸出任何信號。 +川關閉狀態, 當對顯示控制驅動器進 測試操作模式,控:動 測試操作模式中,外邻::4A的相關說明。在 料記憶體524進行理器510將對影像資 可以正確地错存於影像貧料或測試樣式是否 參照圖5A,測試樣式的b傳送:則试模式,請 路徑552。測試樣今 匕括寫入路徑512與讀出 由系統界面電路^寫入路徑512包括從處理器510經 憶體524。測試様+、记憶體控制電路522到影像資料記 以樣式的讀出路徑552則是從影像資料記憶 17 201234335 體524經由記憶體控制電路522、時序控制電路526、系統 ,面電路520到測試輪出土阜55〇。外部測試平台的量測儀 器(例如處理H 510或是其他電路)從測試輸出# 55〇讀出 測试樣式後進行判斷是否通過測試。在整個測試操作過程 中,因利用不同的傳輸通道512與552,故可以不需要考 慮傳輸界面的通訊協定使測試時間得以降低。 對圖5A所示顯示控制驅動器5〇〇於測試操作模式下 做寫入賴樣式和讀出測試樣式的訊號時序示意圖則如圖 5B所不。時序控制電路似透過記憶體控制電路522將一 2測試樣式由影像資料記憶體524中讀出後輸入至移位 上28,同時時序控制電路汹將此列的測試樣式透 J :面電路520與測試輸出埠55〇輸出至顯示控制驅 线〇外部做樣式比對。時序控制電路526㈣個傳送 、則二ϋ將—人傳送2筆測試資料給移位暫存器528,同時 喊Ϊ^55()以分時多卫的方式將此2筆測財料輸出。 二母-列_離式傳送至移位暫存器似後,下— 像=樣式的一列資料也同時透韻 前測試樣式(以下稱為第一二,^ 標號丄 马帛式樣式)中的第一列資料(如 Γΐ 控制電路522從影像資料記憶體汹 移位暫路526將第一列資料560輸入至 560傳^系H以及由時序控制電路细將第一列資料 列資電路520。在時序控制電路526將第-歹_ 輸入至移位暫存器528 第 18 201234335 2以刀時多工的方式透過測試輪出埠550將第一測試樣式 中,,資料56G輸出至外部測試平台的量測儀器(例 免理器51〇或是其他電路)做樣式比對。而後,下—個測 忒樣式(以下稱為第二測試樣式)中的第一列資料(如標號 570)透過寫入路徑512儲存到影像資料記憶體524内。在 此^時’時序控制電路526依序將第一測試樣式中的第二 列貝料(如標號5切輸入移位暫存器η8,以及透過測試輸 出埠550將第—測試樣式中的第二列資料562輸出至外部 ,試平台的量測儀_如處理器別或是其他電路)做樣 式.tb餅。 以此類推,下一個測試樣式(第二測試樣式)的第二列 =(如標號572)透過寫入路徑犯儲存到影像資料記憶 體524内,同時時序控制電路细將第一測試樣式中的第 H枓輸入移位暫存器528,以及透過系統介面電路52q 二貝550將第一職樣式中的第三列資料輪出至 :;Π 測儀器(例如處理器510或是其他電路) 對。依照上述的時序,將測試樣式所有列的資料 都元成寫入與讀出比對。 ,、顯示面板的晝面更新率廳㈣Sec〇nd, η Z以上’即顯不控制驅動11必縣秒驅動顯示 亦㈣序控制電路將對影像資料記憶體 2==秒60次以上的讀取。若將顯示控制驅動器 面更新率為職的條件下,則—個畫面的時間 記憶體内所有的資料進行—次讀取操作。運用 19 201234335 所提出的顯示控制驅動器300或5〇〇操作在測試模式時, 執行一次測試模式操作所須的時間可由以下分析得知。 以QVGA (即240x320)解析度的條件下為例,假設寫 入週期(Write Cycle)是65奈秒(ns,nanosec〇nd),而且以執 行一次測試模式操作使用兩個測試樣式(Test pattern)為 例,則執行一次測試模式操作所須的時間是: 2xl6.6ms + 65x(320x240+l)ns = 38.2ms; 若以WVGA (即480x864)解析度的條件下為例,假設 寫入週期(Write Cycle)是33奈秒(ns),而且以執行—次測 試模式操作使用兩侧試樣式為例,職行―:欠測 ^ 操作所須的時間是: 、^ 2x16.6ms+ 33χ(864χ480+1) ns = 46.87ms 〇 _綜上所述,Qv G A解析度的傳統顯示控制驅動器在相 同的條件下進行測試模式需79ms,而WVGA解析度的傳 統顯=控制驅動器則需359ms。因此可以得知,上=實施 =所提出的顯示控制驅動器雇或獅可大幅縮短測試時 隹'本發明已以實施例揭露如上,然其並非用以限定 任何所屬技術領域中具有通常知識者,在不脫離 表曰之精神和範圍内,當可作些許之更動與潤飾,故本 ^明之保護範®當視後附之巾請專祕IS所界定者為準。 20 201234335 【圖式簡單說明】 圖1A為說明傳統顯示控制鶴器喊的方塊示意圖。 圖1B為綱圖1A所示顯示控制鶴器於正常操作模 式下的信號時序示意圖。 ' 圖1C為說明圖1A所示顯示控制鶴·測試操作模 式下的測§式樣式傳送路徑示意圖。 圖1D為說明圖1C所示測試操作模式的流程示意圖。 圖2A是說明圖1C所示處理器對解析度為qvga (240x320)的顯示控制驅動器進行寫人測試樣式和讀出測 試樣式的時序示意圖。 圖2B是說明圖1C所示處理器對解析度為wvga (480x864)的顯示控制轉n進行寫人測試 試樣式的時序示意圖。 貝出刿 圖3A為依照本發明實施例說明一種顯示 的方塊示意圖。 勑盗 。。圖3B為依照本發明實施例說明圖3八所示顯示控制驅 動器於測鱗作模式下的賴樣式傳送路徑示意圖。 圖4 A為依照本發明實施例說明對圖3 b所示顯示 驅動器做S人測試樣式和讀㈣試樣式的流程示意圖二 為舰本發明實關制圖3B所賴示控制驅 動益於K操賴式下的信麟序示意圖。 於測為依照本發明另—實施例朗顯示控制驅動器 、、°式彳呆作模式下的測試樣式傳送路徑示意圖。 制驅依縣發明另—實施舰明® 5域示顯示控 帝J駆動益於測試操作模式下的信號時序示意圖。 21 201234335 【主要元件符號說明】 100、300、500 :顯示控制驅動器 110、310、510 :處理器 112 :寫入路徑 114 :讀出路徑 120、320、520 :系統界面電路 122、322、522 :記憶體控制電路 124、324、524 :影像資料記憶體 126、326、526 :時序控制電路 128、328、528 :移位暫存器 130、330、530 :資料線驅動電路 132、332、532 :灰階電壓產生電路 134、334、534 :閘極線驅動電路 140、340、540 :顯示面板 312、512 :測試樣式的寫入路徑 350、550 :測試輸出埠 350!、350n、55(^、550n :輸出端 352、552 :測試樣式的讀出路徑 410〜422、560〜572 :標號 COMMAND :指令 CSX、WRX、D/CX、RDX :控制訊號 D:雙向資料匯流排 DATA :測試樣式
Data Output[0]、Data Output[n]:資料輸出位元 S210〜S250、S410〜S470 :步驟 22