TW201219535A - Electrically conductive adhesive for temporary bonding - Google Patents

Electrically conductive adhesive for temporary bonding Download PDF

Info

Publication number
TW201219535A
TW201219535A TW100130145A TW100130145A TW201219535A TW 201219535 A TW201219535 A TW 201219535A TW 100130145 A TW100130145 A TW 100130145A TW 100130145 A TW100130145 A TW 100130145A TW 201219535 A TW201219535 A TW 201219535A
Authority
TW
Taiwan
Prior art keywords
conductive adhesive
microelectronic
conductive
adhesive material
active surface
Prior art date
Application number
TW100130145A
Other languages
English (en)
Inventor
Kevin J Lee
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of TW201219535A publication Critical patent/TW201219535A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76898Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Adhesives Or Adhesive Processes (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

201219535 六、發明說明: 【發明戶斤屬之技術領域3 發明領域 本發明係有關黏著劑,更特別係有關用於暫時黏合的 導電黏著劑。 L先前技術3 發明背景 本說明書之數個實施例大體上係有關製造微電子裝置 之領域,並更特別係有關製造用於微電子裝置的通矽孔 (through-silicon via)。 t發明内容3 發明概要 依據本發明之一實施例,係特地提出一種用於製造通矽 孔之方法,其包含下列步驟:提供一個微電子晶圓,其具 有一個主動表面和相對的一個背表面;以及以一種傳導性 黏著材料將該微電子晶圓主動表面黏著至一個暫時載體。 依據本發明之另一實施例,係特地提出一種中間結構, 其包含:一個微電子晶圓,其具有一個主動表面;一個暫 時載體;以及一種傳導性黏著材料,其將該微電子裝置主 動表面黏著至該暫時載體。 圖式簡單說明 本發表内容之標的係於本說明書之結尾部份特別指出 並清楚請求。從後文中之說明和後附申請專利範圍,並配 合隨附圖式,可更充分顯明地看出本發表内容之前述的和 3 201219535 其他特徵·>應瞭解,隨附圖式僅描繪依據本發表内容的數 個實施例,且因此不應被認為是在限制本發表内容之範 圍。後文將經由利用隨附圖式來額外具體且詳細地描述本 發表内容,以便使本發表内容之優點更容易被確立,於此 等隨附圖式中: 第1〜9圖例示用於形成一個微電子裝置的一個處理程 序之側邊别面圖。 第10圖例示展示出由電弧作用(arcing)所造成的在一 個微電子裝置中之缺陷或損害的一個掃描電子顯微照片。 【實;方式3 較佳實施例之詳細說明 於後文之詳細說明中,係參考藉由例示方式示出數個 特定實施例的隨附圖式,其中,本案申請專利範圍中所請 求之標的係可在此等實施例中實行。文中係以足以使熟於 此技者實行所請求之標的的詳細程度來說明這些實施例。 應瞭解’文中之多種實施例雖然互有不同,但並不必然是 彼此排斥的。例如,於本文中配合一個實施例所說明的一 個特定的特徵、結構或特性係可在其他實施例中實施,而 不悖離所請求之標的之精神和範疇。此外,應暸解,在所 揭露的各個實施例中之個別元件的位置或配置係可在不悖 離所請求之標的的精神和範疇的情況下被修改。因此,後 文中之詳細說明不應被看作是限制形式,並且所請求之標 的之範疇僅由被適當解讀的後附申請專利範圍以及後附申 請專利範圍所赋現的全方位等效體來界定。於隨附圖式 4 201219535 中’相似的標號在這幾個圖晝中係指相同或類似的元件或 功能’並且於當中所描繪的元件並不必然係與彼此成比例 繪製,相反地’個別元件可能是被放大或縮小’以求於本 說明書之内文中所說明的元件能夠更容易被瞭解。 本說明書中的數個實施例係有關製造微電子裝置之領 域’其中’一種導電黏著劑被用作一個暫時微電子晶圓黏 合黏著劑’以避免於在製造通矽孔期間在微電子裝置上的 電荷建起對微電子裝置造成損害。 第1〜9圖例示用於形成微電子裝置的一個處理程序的 —個貫施例之傾斜剖面圖。如於第1圖中所示,可提供微電 子晶圓102,其中微電子晶圓1〇2包括一個主動表面1〇4、實 質上平行於微電子晶圓主動表面1〇4的相對的一個背表面 106。如熟於此技者會瞭解的,微電子晶圓主動表面1〇4可 具有形成於其中和其上的多個微電子裝置112。此等微電子 裝置112可為任何合適的積體電路裝置,包括但不受限於微 處理器(單或多核心)、記憶體裝置、晶片組、圖形裝置、 特定應用積體電路,或其他諸如此類者。 如於第2圖中所示,各個微電子裝置112各可包括一個 主動表面114 (對應於微電子晶圓主動表面1〇4)和實質上 平行於微電子裝置主動表面114的相對的一個背表面116 (對應於微電子晶圓背表面106)。微電子裝置112可具有鄰 近微電子裝置主動表面114的一個主動部份124、以及從微 電子裝置主動部份124延伸至微電子裝置背表面116的一個 基體部份126。如熟於此技者會瞭解的,微電子裝置主動部 201219535 份124包含此微電子裝置112之至少一部分的積體電路。 如於第3圖中所示,可在微電子裝置主動表面U4上形 成一個互連層130。此互連層130可包含多個介電層,且有 數個傳導軌跡形成在具有延伸穿過各個介電層之傳導通孔 以連接不同層上之傳導軌跡、傳導陸墊(land)和/或電氣 部件的各個介電層上。請參考第3圖,互連層13〇可包含形 成於具有至少一個第一層傳導通孔134之微電子裝置主動 表面114上的一第一介電層132,其中此至少—個第一層傳 導通孔134延伸通過第一介電層132並接觸相鄰於微電子裝 置主動表面114的積體電路(未示於圖中)。可在第一介電 層132上形成至少一個第一層傳導軌跡136,以接觸至少一 個第一層傳導通孔134。可在第一介電層132和第—層傳導 軌跡136之上形成一第二介電層138。至少一個第二層傳導 通孔142可延伸穿過第二介電層138,以將至少一個第一層 傳導軌跡136連接至至少一個接觸陸墊144。 應瞭解,雖然圖中僅示出一個傳導軌跡層和兩個介電 層,但互連層U0可係為任何合適數量的介電層和傳導軌跡 層。此(等)介電層,像是第一介電層132和第二介電層138 等’可係藉由任何於此技藝中所習知的技術形成且可為 任何合適的介電材料,包括但不七H氧切、氮化石夕 及其他諸如此類者。此等第—層傳導通孔134、第一屏傳導 軌跡心、第二層傳導通孔142和接觸陸細可係藉由任何 於此技藝中所習知的技術製造,包括但不受限於鍍覆和微 影術’且可係由任何合適的傳導性材料㈣,包括但不受 201219535 限於銅、鋁、銀、金或其合金。 如於第4〜9圖中所示,可將至少一個傳導通孔做成從 微電子裝置背表面106延伸穿過微電子裝置基體部份124至 微電子裝置主動部份124之型態,以接觸在微電子裝置主動 部份124内之積體電路(未示於圖中)。這樣的一種傳導通 孔組態被稱為通矽孔。為了形成通矽孔,可將一種黏著材 料150沈積在暫時載體152上,如於第4圖中所示。微電子晶 圓主動表面104被置放在黏著材料150上,以將微電子晶圓 102附接至暫時載體152,如於第5和6圖中所示。一旦微電 子晶圓102被附接至暫時載體152,微電子晶圓ι〇2便可藉由 從微電子晶圓背表面106移除一部份的微電子晶圓1〇2來薄 化微電子晶圓102,以使微電子晶圓背表面1〇6更靠近微電 子晶圓主動表面104,如於第7圖中所示。在一個實施例中, 微電子晶圓之最終厚度154係介於40 um和100 um之間。 如於第8圖中所示,係可在微電子裝置基體部份126中 形成至少一個開口 162,且於微電子裝置基體部份126中, 開口 162從微電子裝置背表面丨〇6延伸穿過至微電子裝置主 動部份124。 如於第9圖中所示,可在開口 162中填充一種傳導性材 料(請見第8圖)’以形成至少一個通石夕孔164。如熟於此技 者會瞭解的,此等通矽孔164可被用來形成與微電子裝置主 動部份124中之積體電路(未示於圖中)聯通的電聯通路 線。通矽孔164可係藉由任何於此技藝中所習知的技術製 造,包括但不受限於鑽鑿(雷射和離子)、微影術、蝕刻、 201219535 鍵覆、沈積和化學平面化,且可係由任何合適的傳導性材 料製成,包括但不受限於銅、铭、銀、金或其合金。 雖然係將此等通矽孔164示為單一材料,但如熟於此技 者會瞭解的,其亦可包括有黏著層、障壁層和其他諸如此 類者。 可運用來形成通矽孔164的許多處理步驟(鑽鑿、微影 術(包括電漿和/或濕蝕刻以及光阻剝離)、薄膜沈積、鍍 覆、化學機械研磨、及其他諸如此類者)可能會導致在微 電子晶圓102内的電荷建起,尤其是在高真空處理程序,像 是濺鍍沈積和電漿蝕刻等,期間内。若所建起的電荷夠高, 則其可對地面零點(ground)(像是暫時載體152)形成電 弧。此電弧作用可對在微電子裝置主動部份124中之積體電 路(未示於圖中)、對通矽孔164、和/或對互連層130造成 顯著的損害。第10圖為一個掃描電子顯微照片,其例示出 形成於接觸陸墊144 (請見第9圖)上的銅凸塊174以及形成 於互連層130 (請見第9圖)上的介電層176,其中,可看見 由電弧作用導致的在互連層130 (請見第9圖)中之凸塊或 氣泡172 (即,缺陷/損害)。 在本發明的一個實施例中,黏著材料150可為實質上導 電的。傳導性黏著材料150可形成從微電子晶圓102透過傳 導性黏著材料150至暫時載體152 (可能有接地)的一個傳 導路徑。因此,任何電荷建起都會被放電至地面零點。傳 導性黏著材料150可包括但不受限於摻雜質子酸(protonic acid)(像是鹽酸水溶液(aqueous hydrochloric acid)等) 201219535 的聚苯胺(polyaniline);摻雜聚苯乙烯磺酸(p〇lystyrene sulfonic acid ) 的聚 3,4- 乙烯二氧噻吩 (poly~3,4-ethylenedioxythiophene);捧雜十二烧基苯績酸 (dodecyl benzene sulfonic acid)的聚苯胺;摻雜樟腦磺酸 (camphor sulfonic acid)的聚苯胺;以及摻雜二壬基萘磺 酸(dinonylnaphthalene sulfonic acid)的聚苯胺等。 在本發明的一個實施例中,傳導性黏著材料150可為有 傳導性填充物被散佈至其中的一種實質上非傳導性的材 料,包括但不受限於環氧樹脂(epoxy)、聚合物、或石夕氧 樹脂(silicon resin )。此實質上非傳導性的材料可係購自地 址為美國 2401 Brewer Drive,Rolla,MO 65401 的布魯爾科 技公司(Brewer Science, Inc.)(像是 WaferBOND® HT-10.10)、地址為德國Elsterstrasse 23,82223 Eichenau的 Thin Materials AG公司(像是有機矽彈性體(silicone elastomer))、地址為曰本150 Nakamaruko,Nakahara-ku, Kawasaki, Kanagawa 211-0012的東京應化工業株式會社 (Tokyo Ohka Kogyo Co.,Ltd.)(像是TZNR-A系列黏著 劑)、地址為美國 250 Cheesequake Road, PaTlin, NJ 08859的 HD Microsystems公司(像是HD-3007聚亞酿胺)'地址為美 國3M Center, St. Paul,MN 55144-1000的明尼蘇達礦業製造 (3M)股份有限公司(像是LC-3200、LC-4200和LC-5200 壓克力黏著劑)、以及地址為美國90 East Halsey Road, Parsippany,NU 07054 的 General Chemical 公司(像是 GenTak®系列黏著劑)。此傳導性填充物可包括但不受限於 201219535 銀、金、銅、鎳、鋁和碳(即,石墨)之粉末或顆粒。此 傳導性填充物可係透過商業活動購得。此傳導性填充物在 直徑上可係介於大約10 nm和30 um之間。傳導性填充物體 積對非傳導性材料體積之比例可係介於大約15 %和9 0 %之 間。 在一個實施例中,將銀填充物加到環氧樹脂黏著劑可 將此黏著劑之容積電阻率從大約lxl〇-i2 〇hm_cm (無填充 物)增加到大約lx主動表面1〇4 〇hm-cm (高填充物含量)。 在本說明書的另一個實施例中,如先前所論述的,傳 導性黏著材料150可為實質上非傳導性的黏著材料,而將小 型傳導球形微粒散佈在其中。此等傳導球形微粒可為聚合 物或玻璃之微球體,且上面可塗覆有鎳、銀、銅、金或其 合金。 如於此技藝中所習知的,一旦完成通矽孔164之製造, 互連層130便可從暫時載體152上解黏合(de_b〇nd)。可經 由多種技術來70成解黏合,包括但不受限於加熱、溶解、 解黏合劑及其他堵如此類者(5 亦應瞭解’本說明内容之主題並不必然係限制於例示 於第1〜聞中之特定應用。本朗内容之主題亦可應用在 其他微電子裝置製造應財’如熟於此技者會瞭解的。此 外,亦係可將本說明内容之主題使用在微電子裝置製造領 域以外的任何合適的應用中。 本詳細說明已透過利用例圖、方塊圖、流程圖和/或範 例,而論述此等裝置和/或處理程序的多種實施例。在前文 10 201219535 中之此等例圖、方塊圖、流程圖和/或範例含有一或多個功 能和/或操作的情況下,熟於此技者會可瞭解,在各個例 圖、方塊圖、流程圖和/或範例内的各個功能和/或操作係可 藉由種類繁多的硬體、軟體、韌體或實際上的當中之任何 組合,而被獨立和/或集體實施。 上文中所論述之主題有時候闡述包含在或連接至其他 不同部件的不同部件。應瞭解,此等闡述僅係示範性的, 並且係有許多替代結構可被實施來達到相同功能。以概念 上來講,用來達到相同功能的對於部件的任何配置方法係 被有效「聯繫」,來達成所欲功能。因此,撇開結構或中間 部件不談,結合本文中之任何兩個部件來達到特定功能均 可被視為彼此「聯繫」來達到所欲功能。同樣的,如此聯 繫的任何兩個部件可亦被視為被彼此「可操作性連接」或 「可操作性搞接」以達到所欲功能,並且能夠被如此聯繫 的任何兩個部件可被視為彼此「可操作性耦接」以達到所 欲功能。可操作性耦接的詳細範例包括但不限制於可實體 配接和/或實體互動部件及/或可無線互動和/或無線互動部 件及/或邏輯性互動和/或可邏輯性互動部件。 熟於此技者會可瞭解,於本文中所使用的詞語,特別 是在後附申請專利範圍中的,一般係意欲作為「開放性」 詞語。大體而言,「包括」或「包括有」等詞語分別應被解 釋為「包括但不限制於」或「包括有但不限制於」。另外, 「具有」一詞應被解釋成「至少具有」。 當對於情境及/或應用而言為適當時,於詳細說明中之 11 201219535 或被 複數及/或單Μ語的制可被從複數至單 從單數至複數解譯。 熟於此技者會可更進一步地瞭解,若有在心 元件之數量作㈤,則要對此請求項如此限制Γ^Γ =地記載於此請求項中,而在沒有此種記載㈣t後 疋/又有這樣的意圖的。另外,若有明白記載對於所’ 請求項記述的-轉定數量,則熟於此技者會可識現之 種記載典型上應被解釋成意指「至少」所記栽之數量’此 於本說明書中對於「-實施例」、「_個實施例」、。「— 些實施例」、「另一個實施例」或「其他實施例」等4誶— 使用可意指配合一或多個實施例所描述的一 之 1U将定的特 徵、結構或特性可被包括在至少一些實施例中, 但並不必 然是在所有實施例中。於詳細說明中之對於「_ 、 貰如*例」、 「一個實施例」、「另一個實施例」或「其他實施例」等1 語之使用並不必然全係指相同的實施例。 ° 雖然已於本文中利用多種方法和系統來說明並示出某 些示範性技術,但熟於此技者應會瞭解,係可不恃離於本 文中所請求之標的或其精神而做出多種其他變異體,並且 可由等效體取代。此外’亦可在不悖離於本文中所述之中 心概念的情況下,而對所請求之標的做出許多修改來適應 特定情況。因此,係意欲使所請求之標的不受限於所揭露 之特定範例,並欲使所請求之標的4亦包括所有落於後附 申請專利範圍之範疇内的所有實作及其等效體。
I:圖式簡單說明J 12 201219535 第1〜9圖例示用於形成一個微電子裝置的一個處理程 序之側邊剖面圖。 第10圖例示展示出由電弧作用所造成的在一個微電子 裝置中之缺陷或損害的一個掃描電子顯微照片。 【主要元件符號說明】 102...微電子晶圓 142…第二層傳導通孔 104、114…主動表面 144...接觸陸墊 106、116...背表面 150...黏著材料 112...微電子裝置 152...暫時載體 124...主動部份 154...厚度 126...基體部份 162...開口 130...互連層 164...通矽孔 132...第一介電層 172...凸塊或氣泡 134…第一層傳導通孔 174...銅凸塊 136...第一層傳導軌跡 176...介電層 138...第二介電層 13

Claims (1)

  1. 201219535 七、申請專利範圍: 1. 一種用於製造通矽孔之方法,其包含下列步驟: 提供一個微電子晶圓,其具有一個主動表面和相對 的一個背表面;以及 以一種傳導性黏著材料將該微電子晶圓主動表面 黏著至一個暫時載體。 2. 如申請專利範圍第1項之方法,其中以一種傳導性黏著 材料將該微電子晶圓主動表面黏著至一個暫時載體之 步驟包含:以包含有被散佈在一種實質上非傳導性黏著 材料中之傳導性填充物的一種傳導性黏著材料,將該微 電子晶圓主動表面黏著至一個暫時載體。 3. 如申請專利範圍第2項之方法,其中以一種傳導性黏著 材料將該微電子晶圓主動表面黏著至一個暫時載體之 步驟包含:以包含有被散佈在一種實質上非傳導性黏著 材料中之傳導性填充物的一種傳導性黏著材料,將該微 電子晶圓主動表面黏著至一個暫時載體,其中該傳導性 填充物包含銀、金、銅、鎳、紹、或碳之粉末或顆粒的 粉末或顆粒。 4. 如申請專利範圍第2項之方法,其中以一種傳導性黏著 材料將該微電子晶圓主動表面黏著至一個暫時載體之 步驟包含:以包含有被散佈在一種實質上非傳導性黏著 材料中之傳導性填充物的一種傳導性黏著劑,將該微電 子晶圓主動表面黏著至一個暫時載體,其中該傳導性填 充物包含塗覆有銀、鎳、銅、金、或其合金的微球體。 14 201219535 5·如申叫專利知圍第4項之方法其中將該微電子晶圓主 動表面黏著至-個料魏之步驟包含:以包含有被散 佈在-種實質上非傳導性黏著材料中之傳導性填充物 的一種傳導性黏著劑,將該微電子晶圓主動表面點著至 個暫時載體’其中該傳導性填充物包含塗覆有銀、 鎳銅、金、或其合金的聚合物微球體。 〜々沄,其中將該微電子晶圓」 動表面黏著至-個暫時载體之步驟包含:以包含有如 佈在種實質上非傳導性黏著材料中之傳導性填充4 的一_導性㈣劑’將該微電子晶圓絲表面黏^ 7. 8. ^暫夺龍’其巾該料性填充物包含塗覆有銀 錄銅金'或其合金的破璃微球體。 如申請專利範圍第2項之方 u ,, 方去,其中以一種傳導性黏^ 材料將該微電子晶圓主 — ^圓主動表面黏著至一個暫時載體j 步驟包含.以包含有被散 ysfe 敢佈在一種實質上非傳導性黏$ 材枓中之傳導性填充物的— a ^ 種傳導性黏著材料,將該ί 電子日日圓主動表面黏著至— db播播, 個暫時載體,其中該實質_ 非傳導性黏著材料包含環 ^ 衣軋樹脂、聚合物、或矽氧樹脂 圓 如申请專利範圍第丨項之方 至少-個微電子裝置,該二中該微電福 於該微電子晶圓主動表面:電子裝置W 蔽你吁揪带7 個主動表面和相t 應於β亥微電子晶圓背表面 ,., 個老表面;並且其1 >、-個微電子裝置包括鄰 一加亥微電子裝置主動名 個主動σ卩份和從該微 冤子裝置主動部份延伸! 15 201219535 電子裝置背表面的—個基體部份。 \如申請專利範圍第8項之方法,其更進—步地包含下列 步驟: 形成從該至少—個微電子褒置背表面延伸至該微 電子裝置主動部份的至少—個開口。 瓜如申請專利範圍第δ項之方法,其更進—步地包含下列 步驟: 一寻导性材料設置在該至少一徊開口鬥, U·如申請專利範圍第8項之方法,其中將―種傳導性材料 設置在該至少一個開口内之步驟包含: 將銅、紐、銀、金、或其合金設置在該至少一個 開口内。 以如申請專利範圍第1〇項之方法,其更進—步地包含下列 步驟: 將該微電子晶g自騎喊體移除。 13.—種中間結構,其包含: 一個微電子晶圓,其具有_個主動表面; 一個暫時載體;以及 一種傳導性黏著㈣,其將雜電子裝置主動表面 黏著至該暫時載體。 Η.如申請專利範圍第13項之中間結構,其中該傳導性黏著 材料包含被散佈在一種實質上非傳導性點著材料中的 傳導性填充物。 15.如申請專利範圍第14項之中間結構,其中該傳導性填充 16 201219535 物包含銀、金、銅、鎳、鋁、或碳之粉末或顆粒的粉末 或顆粒。 16. 如申請專利範圍第14項之中間結構,其中該傳導性填充 物包含塗覆有銀、鎳、銅、金、或其合金的微球體。 17. 如申請專利範圍第16項之中間結構,其中該等微球體包 含聚合物微球體。 18. .如申請專利範圍第16項之中間結構,其中該等微球體包 含玻璃微球體。 19. 如申請專利範圍第14項之中間結構,其中該實質上非傳 導性黏著材料包含更進一步地包括環氧樹脂、聚合物、 或石夕氧樹脂。 17
TW100130145A 2010-09-16 2011-08-23 Electrically conductive adhesive for temporary bonding TW201219535A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/883,552 US20120068342A1 (en) 2010-09-16 2010-09-16 Electrically conductive adhesive for temporary bonding

Publications (1)

Publication Number Publication Date
TW201219535A true TW201219535A (en) 2012-05-16

Family

ID=45817019

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100130145A TW201219535A (en) 2010-09-16 2011-08-23 Electrically conductive adhesive for temporary bonding

Country Status (3)

Country Link
US (1) US20120068342A1 (zh)
TW (1) TW201219535A (zh)
WO (1) WO2012037509A2 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9900976B1 (en) 2016-12-12 2018-02-20 Intel Corporation Integrated circuit package including floating package stiffener
TWI659521B (zh) * 2015-03-09 2019-05-11 美商英特爾公司 用以減輕射頻干擾(rfi)及訊號完整性(si)風險的封裝體上浮接金屬/加強件接地技術

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9157014B2 (en) 2012-11-29 2015-10-13 Micron Technology, Inc. Adhesives including a filler material and related methods
MY184096A (en) 2014-08-07 2021-03-17 Intel Corp Method and apparatus for forming backside die planar devices and saw filter
US20160059535A1 (en) * 2014-08-29 2016-03-03 Materion Corporation Conductive bond foils
WO2017209724A1 (en) * 2016-05-31 2017-12-07 Intel Corporation Microelectronic device stacks having interior window wirebonding
US10978399B2 (en) * 2017-03-31 2021-04-13 Intel Corporation Die interconnect substrate, an electrical device, and a method for forming a die interconnect substrate

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5068714A (en) * 1989-04-05 1991-11-26 Robert Bosch Gmbh Method of electrically and mechanically connecting a semiconductor to a substrate using an electrically conductive tacky adhesive and the device so made
US5476566A (en) * 1992-09-02 1995-12-19 Motorola, Inc. Method for thinning a semiconductor wafer
US5611884A (en) * 1995-12-11 1997-03-18 Dow Corning Corporation Flip chip silicone pressure sensitive conductive adhesive
US5783465A (en) * 1997-04-03 1998-07-21 Lucent Technologies Inc. Compliant bump technology
TW546795B (en) * 2002-06-04 2003-08-11 Siliconware Precision Industries Co Ltd Multichip module and manufacturing method thereof
SG10201505279RA (en) * 2008-07-18 2015-10-29 Utac Headquarters Pte Ltd Packaging structural member
US8183087B2 (en) * 2008-09-09 2012-05-22 Stats Chippac, Ltd. Semiconductor device and method of forming a fan-out structure with integrated passive device and discrete component
US20100072627A1 (en) * 2008-09-25 2010-03-25 Avago Technologies Wireless Ip (Singapore) Pte. Ltd. Wafer including intercepting through-vias and method of making intercepting through-vias in a wafer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI659521B (zh) * 2015-03-09 2019-05-11 美商英特爾公司 用以減輕射頻干擾(rfi)及訊號完整性(si)風險的封裝體上浮接金屬/加強件接地技術
US9900976B1 (en) 2016-12-12 2018-02-20 Intel Corporation Integrated circuit package including floating package stiffener

Also Published As

Publication number Publication date
WO2012037509A2 (en) 2012-03-22
US20120068342A1 (en) 2012-03-22
WO2012037509A3 (en) 2012-06-07

Similar Documents

Publication Publication Date Title
TW201219535A (en) Electrically conductive adhesive for temporary bonding
TWI538130B (zh) 具有預先堆疊的微電子裝置之無凸塊增層式封裝體
KR101009103B1 (ko) 양면 전극 패키지 및 그 제조방법
TWI527848B (zh) 非隨機異方性導電膠膜及其製程
TW201205742A (en) Microelectronic elements with post-assembly planarization
US8173260B1 (en) Nano-structure enhancements for anisotropic conductive adhesive and thermal interposers
US20060043608A1 (en) Low stress conductive polymer bump
TW200919632A (en) Through-silicon vias and methods for forming the same
TW201724449A (zh) 半導體裝置及其製造方法
JP6818707B2 (ja) 金属膜、構造体、複合材料、構造体の製造方法、および複合材料の製造方法
JP2009076431A (ja) 異方性導電膜およびその製造方法
TWI239620B (en) Method for forming ball pads of ball grid array package substrate
JP2007232627A (ja) 微細回路検査用異方導電性フィルム
US7026239B2 (en) Method for making an anisotropic conductive polymer film on a semiconductor wafer
Lu et al. Electrically conductive adhesives (ECAs)
JP4352294B2 (ja) 半導体装置の製造方法
CN103354224B (zh) 半导体器件扇出倒装芯片封装结构
KR101746062B1 (ko) 도전성 쿠션볼을 이용한 도전성 점착테이프와 이의 제조방법
JP4219822B2 (ja) 配線材料、配線基板及びその製造方法並びに表示パネル
JP5210236B2 (ja) 導電性微粒子、異方性導電材料、及び、接続構造体
JP4107769B2 (ja) 異方導電性接着剤用導電性付与粒子及びこれを用いた異方導電性接着剤
US7510962B2 (en) Method for producing an anisotropic conductive film on a substrate
JP2006001284A (ja) 異方導電性接着フィルムの製造方法
JP2004131780A (ja) 金属微粒子および該微粒子を使用した接着剤、フィルム、電気回路基板
JP2010212725A (ja) 半導体装置