TW201205231A - Clock pulse signal generation method - Google Patents

Clock pulse signal generation method Download PDF

Info

Publication number
TW201205231A
TW201205231A TW99124574A TW99124574A TW201205231A TW 201205231 A TW201205231 A TW 201205231A TW 99124574 A TW99124574 A TW 99124574A TW 99124574 A TW99124574 A TW 99124574A TW 201205231 A TW201205231 A TW 201205231A
Authority
TW
Taiwan
Prior art keywords
initial
clock signal
level
signal
period
Prior art date
Application number
TW99124574A
Other languages
English (en)
Other versions
TWI471715B (zh
Inventor
Hsiao-Chung Cheng
Kai-Yuan Siao
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW99124574A priority Critical patent/TWI471715B/zh
Publication of TW201205231A publication Critical patent/TW201205231A/zh
Application granted granted Critical
Publication of TWI471715B publication Critical patent/TWI471715B/zh

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

201205231 六、發明說明: 【發明所屬之技術領域】 本發明是有關於顯示技術 訊號產生方法,以提供符合要碑且特別是有關於一種時脈 驅動電路產生閘極驅動訊口號之用的時脈訊號供顯示器中的閘極 【先前技術】 具有高晝質動主動式矩陣液晶顯示器因 用於行動電話、筆記型電腦圍而被廣泛應 電子產品,並已__代傳&以及電視等消費性 而成為顯示n的主流。麵陰極射線管(CRT)顯示器 產品更加薄型化以及其成本更加具競爭力,先 J β ^用直接形成於顯示陣列基板上的陣列上閘
赤刹田atr、0n_AiTay,G0A)軸電路來產生閘極驅動訊號及/ 二旦半源極驅動(Half source Driver,HSD)架構來節省資料 '里其中陣列上閘極驅動電路通常包括級聯耦接的多個移 位暫存器’各個移位暫存器分別依據兩相或者多相(亦即兩相 =上)時脈訊號中之一者來依序輸出多個閘極驅動訊號,同時 母移位暫存器的輸出還可作為下一級移位暫存器的啟始脈 衝讯號(Start Pulse Signal)。 凊參閱圖1,其繪示出先前技術中的一種採用半源極驅動 架構的顯示器之局部結構示意圖。如圖1所示’顯示器1〇包 括陣列上閘極驅動電路12、多個晝素13、二匯流排線(Bus Iine)14、多條閘極線例如gl1〜gl4以及多條資料線例如 SL1〜SL2。其中,各個晝素13皆包括畫素電晶體132以及透 過畫素電晶體132電性耦接至閘極線GL1〜GL4中之一者與資 ει 3 201205231 料線SL1〜SL2中之一者的晝素電極134;陣列上閘極驅動電路 12包括級聯耦接的多個移位暫存器例如SR1〜SR4並在被外部 啟始脈衝訊號STH致能後開始產生閘極驅動訊號,而各個移 位暫存器SR1〜SR4係、分別依據從匯流排線14接收的兩相時脈 sfU虎CK1H、CK2H巾之-者來產生閘極驅動訊號並依序提供 ,間極線GL1〜GL4。在此,兩相時脈訊號cKm、CK2H通常 疋由顯不器10中的包含時序控制器與電位移轉器等功能電路 之印刷電路板(圖中未繪示)來提供至匯流排線14。 。請一併參閱圖1及圖2 ,圖2繪示出相關於圖}所示顯示 器的多個訊號之時序圖,以下將以顯示器1〇的多個畫素13中 的Pa與PB為例進行說明先前技術中存在的技術缺陷。在圖2 中,GP2為提供至閘極線GL2上的閘極驅動訊號,xstb為資 ,線SU、SL2上的顯示資料之極性反轉致能訊號;由於顯示 器10令的各個移位暫存器SR1〜SR4係透過電性耦接至匯流排 線14來接收兩相時脈訊號CKm、CK2H,因此任一時脈訊號 例如CK2H在匯流排線上傳遞時會因為寄生電容效應而有上 升緣(Rising edge)失真的情形出現,使得閘極驅動訊號Gp2的 • 波=會產生相應的失真,進而會造成與閘極線GL2電性相接 的a素PA之有效充電時間T1會比理想充電時間丁2來得少, 亦:Ρ晝素,電率khargingratw比預期的少,畫素ρΑ會失去自 己4有的壳度;在此,極性反轉致能訊號XSTB的每一次上升 緣白會觸發:貝料線SL1、SL2上的顯示資料進行一次極性反 轉。此外’從圖2中還可以發現,由於閘極驅動訊號GP2的 ^降緣可能會出現拖,絲,使得畫素PA在極性反轉致能訊 说XSTB的下一次上升緣到來時仍未完全關閉,導致晝素PA 會破寫人本料人畫素Pb醜示㈣,因特f彡響晝素PA的
ISI 4 201205231 該有亮度及/或顏色。 因此,如何避免因時脈訊號受寄生電容效應影響 形失真所造糾晝素充電率不足及域_㈣訊號 = 現的拖曳現象,是目前亟待解決的重要問題一 ㈣顯示品質。 卩改善顯不 【發明内容】 本發明的目的是提供-種時脈訊號產生方法,以改 技術中晝素充電率不足及/或閘極驅動訊號下降緣出現二拖良 現象。
因此,本發明-實施例提出的一種時脈訊號產生方法,執 打於-顯Μ。於本實_中’時脈喊產生方法包括步驟. 提供至少-個初始時脈訊號,其於解週期内的責任週期 初始高準位;以及對初始時脈訊號執行電位移轉操作,以j吏 初始時脈訊號的初始高準位於責任週_的第—時間段 二時間段分別移轉至第-高準位與第二高準位,而得至少二新 的時脈訊號供顯示器之閘極驅動電路產生閘極驅動訊號使 用,其中’第—時間段纽第二時間段,且第―高準位大於 二高準位。 、 在本發_ —實_巾,於對初始時脈訊餘行電位移轉 梯作之期間:提供-致能訊號;於致能訊號為高準位期間,使 初=時脈减的初始高準位移轉至第—騎位;以及於致能訊 號為低準位期間,使初始時脈訊號的初始高準位移轉至第二高 準位。 β β在本發明的另—實施射,於對初料脈訊號執行電位移 轉操^之觸:以初始時脈訊號的上升緣觸發初始時脈訊號的 初始局準位開始移轉至第—高準位並觸發充電操作,·當藉由充 201205231 電操=而知的充電電壓大於參考電堡時觸發初㈤時脈訊號的 初始间準位開始移轉至第二高準位;以及卩初料脈訊號 的下降緣觸發初始時脈訊號的初始高準位結束移轉至第二高 準位。 主,本發明的一實施例中,初始時脈訊號於頻率週期内的非 t任週期^有初輕準位;以輯初糾脈減執行電位移轉 ,作更使得初始時脈訊號的初始低準位於非責任週期内的第 三時間f與第四時間段分別移轉至第-低準位與第二低準 位’而知上述之新的時脈訊號;其中第三時間段先於第四時間 零段,且第-低準位小於第二低準位。 〇在本發明的一實施例中,於對初始時脈訊號執行電位移轉 操作之,間:提供第一致能訊號與第二致能訊號;於第一致能 ,號為尚準位期間使初始時脈訊號的初始高準位移轉至第一 高,位’且於第一致能訊號為低準位期間使初始時脈訊號的初 始高準位移轉至第二高準位;以及於第二致能訊號為低準位期 間使初始時脈訊號的初始低準位移轉至第一低準位,且於第二 致旎訊號為高準位期間使初始時脈訊號的初始低準位移 • 第二低準位。 本發明再一實施例提出的一種時脈訊號產生方法,用以提 供至少一個時脈訊號供顯示器之閘極驅動電路產生閘極驅動 脈衝訊號使用,而時脈訊號於頻率週期内的一時間週期具有多 階準位。本實施例中,時脈訊號產生方法包括步驟:提供至= —個初始時脈訊號,其於頻率週期内的時間週期具有初始準 位;以及使初始時脈訊號的初始準位於時間週期内的第一時 段與第二時間段分別移轉至第一準位與第二準位;其中,時間 週期為頻率週期内的責任週期與非責任週期中之一者,第一時 201205231 間段不同於第二時間段,且第一準位不同於第二準位。 在本發明的一實施例中,使初始時脈訊號的初始準位於時 間週期内的第—時間段與第二時間段分別移轉至第-準位與 第二準位之步驟包括:提供—致能訊號;於致能訊號的責任週 期。’使初=時脈訊號的初始準位移轉至第一準位;以及於致能 讯唬的非責任週期,使初始時脈訊號的初始準位移轉至第二準 位。
.在本發明的一實施例中,使初始時脈訊號的初始準位於時 間週期内的第-時間段與第二時間段分別移轉至第一準位與 第準位之步驟包括·以初始時脈訊號的上升緣與下降緣中之 一者觸發减時脈訊制初始準位開始㈣至第—準位 發充電操作;當如充電操作的充電電壓大於參考電壓時 觸發初始時脈訊制初始準位開始㈣至以及 ^時脈訊號的上升緣與τ降緣中之另—者觸發初始時脈訊號 的初始準位結束移轉至第二準位。 本發明又—實關提出的—種時脈訊號產生方法,包括步 Ξ目ί供至少—個初料脈訊號,其於頻率義時間週 二,初始準位以及使初始時脈訊號的初始準位於時間週期 主夕個時間段分別移轉至多個不同的準位,而得至少一個新 =脈訊號供顯示器的閘極驅動電路產生閘極驅動脈衝訊號 3 ’此時__鮮職_責任週期與非責任週期中之 t本發明的-實施例中,每—新的時脈訊號之各個準位依 二時間段於時間週㈣的先後順序而遞增或遞減。 驟· 明另—實施例提出的—種時脈訊號產生方法,包括步 •妾收至>二個不同準位的卫作信號;以及逐—輸出此些工 201205231 作信號以使輸出這些工作信制結果組成為 中,所輸出的這些工作信號中之至少一者組 _ =準 ::且所輸出的這些工作信號中之剩餘者組成時脈訊 山在t發明的一實施例中,當組成時脈訊號的高準位時所輪 出的工作仏號超過—個的時候,先輸 ^ 後輸出的工作信號的準位。 代就的準位局於 出的實施财,纽成時脈訊號的鱗位時所輸 出的工作^虎超過—個的時候,先 後輸出的工作信號的準位。 制。就的準位低於 本發明實施靖由對閘極驅動訊號 =號=行計’以藉此調變出能滿足== 緣出現的拖戈現象,進而可改善顯示器的顯示品質動减下降 I讓本發明之上述和其他目的、特徵和優點能更明 【實施較佳實施例,並配合所_式,作詳細說明如下。 號產^其繪示出相關於本發明實施例的—種時脈訊 方法適二訊ΐ之時序圖。本實施例中的時脈訊號產生 限。下面H構的主動式矩陣顯示器,但本發明並不以此為 驟進行詳 月圖3對本實施例的時脈訊號產生方法的各個步 數。It ,供至少一個初始時脈訊號CK1〜CKn,η為正答 形,初始時緣cki〜cKn中的任意一者的波 W號CK1〜CKn於其每—頻率週期(未標示)_ 201205231 責任週期DT具有初始高準位VGH,且於此頻率週期内的非 貝任週期(未標示)具有初始低準位VGL。在此,初始時脈部號· CK1〜CKn的每一頻率週期由一個責任週期DT與一個非責任 週期組成,初始時脈訊號CK1〜CKn可類似於先前技術而由顯 示器的時序控制器來提供。
之後,對初始時脈訊號CK1〜CKn分別執行電位移轉操作 而得至少一個新的時脈訊號CKm〜CKnH供顯示器的閘極驅 動電路產生閘極驅動訊號之用。圖3中示出新的時脈訊號 CK1H〜CKnH中的任意一者的波形,新的時脈訊號 CK1H〜CKnH的頻率週期、責任週期以及非責任週期的時間長 度皆與初始時脈訊號CK1〜CKn的頻率週期、責任週期以 及^責任週期的時間長度相同,於新的時脈訊號㈤^腦 的每一頻率週期内的責任週期DT之時間段Ta與几内的準位 分別為高準位VGH2與VGH1,時· Ta練_段几且高 5〜r^H2 ί於南準位VGH1。換而言之,初始時脈訊號 錢$ :進^貝任週期1^的時間段Ta#Tb内係分別被電位 和古進Γ立VGH2與VGH1 ’進而在責任週期讲内得到二 蔣π非主彳料初始時脈訊號CK1〜CKn的初始鮮位VGL 將於非貝,週期内電位移轉至低準位VGU。 产可’产任週期dt内的時間段Ta與几之時間長 义請一者外部電阻-電容(RC)電路所控制。 制写來押制^與圖4B ’其中圖4A繪示出利用時序控 用的任:=内:r段 個訊號之時序圖會不出相關於圖从所示電路架構的多 /、體地’於圖4A中’時序控制器241除了提供初始時脈 201205231 訊號CK1〜CKn之外,還另提供致能訊號TC〇N〇D至電源積
體電路243。電源積體電路243包括接收致能訊號TC〇N 〇D 的控制接腳OD、提供多個高準位例如VGH卜VGH2以及至 少-個低準位例如VGL1的多個電壓接腳、輸出新的時脈訊號 CK1H〜CKnH的輸出接腳、以及電性耦接至外部Rc電路的 OD1接腳,並且電源積體電路243内部還包括電位移轉器以接 收時序控制器241提供的初始時脈訊號CK1〜CKn並對初始時 脈訊號CK1〜CKn進行電位移㈣作而得新的時脈訊號 CK1H〜CKnH。
承上述,於圖4B中,於致能訊號TC〇N 〇D為高準位期 間(對應致能訊號TC〇N 0D的責任週期),初始時脈訊號例如 CKn的初始高準位VGH被電位移轉至高準位VGm,而於致 =訊號TCON OD為低準位期間(對應致能訊號TC〇N 〇D的非 責任週期)’初辦脈tfl號CKn的初始高雜VGH被電位移 轉至高準位VGH1 ;高準位VGH2的持續時間Ta係由致能訊 號TCONOD的高準位持續時間所決定,高準位VGm的持續 時間Tb與高準位VGH2的持續時間Ta之和等於初始時脈訊 號CKn的責任週期;之後,#初始時脈職⑽為初始低準 位VGL #月間,初始低準位VGL㈣電位移轉至低準位乂阳。 請-併參閱圖5A與圖5B,其中圖5A繪示出利用 RC電路來控制責任週期DT内的時間段仏與Tb之時間長产 所採用的電路架構,圖5B繪示出相關於圖5A所 的多個訊狀時序目。 ㈣朱構 具體地’於圖5A +,電源積體電路2G具有提供多 準位例如VGH1、VGH2以及至少—個低準位例如慨多 個電壓接腳、輸出新的時脈訊號CKlH〜CKnH的輪出接腳、 rsi 10 201205231 電性耦接至外部充電電阻Reset與電容Cset的OD1接腳、以 及致能接腳DTS,並且電源積體電路243内部還包括比較器 COMP、參考電壓Vref、放電開關SDTS、放電電阻RDTS、電位 移轉21、邏輯控制23以及時脈訊號輸出開關S1〜Sn。其中, 致能接腳DTS電性耦接至充電電阻Rcset與電容Cset之間的 節點,電位移轉器21與邏輯控制23適於接收初始時脈訊號 CK1〜CKn,且邏輯控制23依據比較器COMP的輸出準位與初 始時脈訊號CK1〜CKn的準位來決定新的時脈訊號 CK1H〜CKnH的準位。在此,初始時脈訊號CK1〜CKn可類似 鲁 於先前技術而由顯示器的時序控制器來提供。 承上述,於圖5B中,當初始時脈訊號例如CKn的上升緣 到來時’其觸發初始時脈訊號CKn的初始高準位VGH開始移 轉至高準位VGH2並觸發電源積體電路2〇的OD1接腳輸出一 充電訊號經過充電電阻Reset對電容Cset進行充電操作;於充 電操作期間,致能接腳DTS上的充電電壓準位Vcset逐漸增 大,比較器COMP的非反相輸入端+的電壓準位小於比較器 COMP的反相輸入端-的參考電壓Vref,因此比較器c〇Mp的 φ 輸出準位為低準位,經由邏輯控制23進行邏輯運算後使時脈 訊號輸出關關Sn開啟,電位移轉器21依據高準位vgH2來 設定新的時脈訊號CKnH的準位,亦即新的時脈訊號CKnH此 時為咼準位VGH2。之後,當致能接腳DTS上的充電電壓準 位VCset增大至咼於參考電壓Vref的瞬間,比較器c〇MP的輸 出準位為尚準位,放電開關SDTS開啟,電容cset經由放電電 阻RDTS放電而使致能接腳DTS上的充電電壓準位vCset小於參 考電壓Vref ’電位移轉器21依據高準位VGH1來設定新的時 脈訊號CKnH的準位’亦即新的時脈訊號CKnH此時為高準位 201205231 VGH卜之後,當初始時脈訊號CKn的下降緣到來時,電位移 轉器21開始依據低準位VGL1來設定新的時脈訊號ck册的 準位,亦即新的時脈訊號CKnH此時為低準位VGL1。在此, 新的時脈訊號CKnH的高準位VGH2的持續時間Ta由Rc電 路的充電時間長度來決定,而新的時脈訊號CKnH的高準位 VGH2的持續時間Ta與高準位VGm的持續時間几之和等於 初始時脈訊號CKn的責任週期。 ' 本發明上述實施例是藉由對初始時脈訊號CK丨〜CKn進行 特定的電位移轉操作而得具有多階,例如二階高準位的新的時 • 脈訊號CK1H〜CKnH,以藉此解決先前技術中畫素充電率不足 的技術缺陷;但本發明並不以此為限,還可進一步使各個新的 時脈況號CK1H〜CKnH具有多階,例如二階低準位來改善先 刚技術中依據時脈訊號產生的閘極驅動訊號之下降緣拖曳現 象,具體可參閱圖6。 圖6繪示出相關本發明另一實施例的一種時脈訊號產生 方法的多個訊號之時序圖。如圖6所示,其係利用兩個致能訊 號TCON OD_H與TCON OD_L來分別設定新的時脈訊號例如 鲁 CKnH的高準位VGH2與低準位VGL2的持續時間長度。具體 地,致能訊號TCON OD一Η與TCON 〇D—L可類似於圖4A'而 由顯示器的時序控制器提供至電源積體電路的二相應的控制 接腳。 於致能訊號TCON 〇D_H為高準位期間(對應致能訊號 TCON OD_H的責任週期)’新的時脈訊號CKnH為高準位 VGH2,且於致能訊號TCONOD_H為低準位期間(對應致能訊 號TCON OD_H的非責任週期)’新的時脈訊號CKnH為高準 位 VGH1。 12 201205231 於致能訊號TCON OD_L為低準位期間(對應致能訊號 TCON ODJL的責任週期),新的時脈訊號CKnH為低準位 VGL2 ;且於致能訊號TCONOD_L為高準位期間(對應致能訊 號TCON OD_L的非責任週期),新的時脈訊號CKnH為低準 位 VGU。 本實施例中’新的時脈訊號CKnH的高準位VGH2之持 續時間Ta係由致能訊號TCON 〇D_H的高準位持續時間所決 定,尚準位VGH1的持續時間Tb與高準位VGH2的持續時間 Ta之和等於新的時脈訊號CKn的責任週期DT ;新的時脈訊 # 號CKnH的低準位VGL2之持續時間Tc係由致能訊號TCON OD一L的低準位持續時間所決定,低準位vgli的持續時間 與低準位VGL2的持續時間Tc之和等於新的時脈訊號CKnH 的非貝任週期NDT。在此’ Tc先於Td,且低準位VGL2小於 VGL1 ;亦即,先用較低的低準位VGL2來快速的拉降新的時 脈§凡號CKnH ’之後再用平常使用的低準位vgli,藉此可有 效抑制依據新的時脈訊號CKnH而產生的閘極驅動訊號之下 降緣出現的拖曳現象。 • 再者,於本實施例中,其係利用致能訊號TCON OD—Η與 TCON 〇D__L來分別設定新的時脈訊號例如CKnH的高準位 VGH2與低準位VGL2的時間長度Ta與Tc,但本發明並不以 =為限;也可採用類似於圖5A而採用二充電時間來分別設定 另外,需要說明的是,於本發明其他實施例中,也可僅僅 使各個新的時脈訊號CKlH〜CKnjj的高準位期間具有單一高 =位而低準位期間具有二階低準位’以藉此抑制依據各個新的 時脈訊號CK1H〜CKnH而產生的閘極驅動訊號之下降緣出現
I'SI 201205231 的拖曳現象。 簡而s之’本發明實施例提出的時脈訊號產生方法係透過 接收至少三個不同準位的工作電壓(例如VGH2、v細 VGL1 ’或者VGH2、VGm、VGU及vGu,又或者是v細、 Γϋ及VGL1),以及逐—輪作電壓以使輸出這些工 的結果組成為-新的時脈訊號,其中所輸出的這些工作 卜翌之JL)-者組成新的時脈訊號的高準位,且所輸出 =作電壓巾之嶋者組成新的時脈訊制低準位;因此可 ==_脈職產生的閘極鶴訊號之準位快速拉升至 =唯、賴啟電位,或將閘極驅動訊號之準位快速拉 ,關畫素,進而可對應改善杨技術中晝素充ί 先則技術t依據時脈訊號產生的閘極於 降緣出現的拖i現象。 勒如虎之下 咕*要綱的是’本發明上述實施例是以利㈣極驅動1 為為例來說明本發明之時脈_ 也可將上述二 低準位來開啟晝素之情形。 祕動訊遗的 太路發明已以較佳實施觸露如上,然其並_以限定 ΪΓ可作任^習此技藝者,在不脫離本發明之精神和= 内田了作些許之更動與潤飾圍 附之申請專利範騎界定者轉因此本u之保魏圍當視後 【圖式簡單說明】 圖1繪示出先前技術巾的— 不器之局部結構示意圖。 構的顯 圖2繪示出相關於圖1所示顯示器的多個訊號之時序圖。
[SI 201205231 法的於本發明實闕的—種時脈訊號產生方 間段控制責任— 序圖圖4續示出相關於圖4A所示電路架構的多個訊號之時 圖5A繪示出利用外部Rc電路 時間段之時間長度所_的電路_ 週期内的各個
序圖圖53繪示出相關於圖认所示電路架構的多個訊號之時 圖6繪示出相關本發明另 方法的多個訊號之時序圖。 【主要元件符號說明】 10 :顯示器 -實施例的—種時脈訊號產生
12 ·陣列上閘極驅動電路 SR1〜SR4 :移位暫存器 13、PA、PB:晝素 132 :畫素電晶體 134 :晝素電極 14 :匯流排線 GL1〜GL4 :閘極線 SL1〜SL2 :資料線 Ή、T2 :充電時間 GP2 :閘極驅動訊號 XSTB :極性反轉致能訊號 CK1〜CKn :初始時脈訊號 i'S) 15 201205231 VGH :初始高準位 VGL :初始低準位 CKl~CKnH :新的時脈訊號 VGH卜VGH2 :高準位 VGU、VGL2 :低準位 241 :時序控制器 243 :電源積體電路 OD :控制接腳 TCON OD、TCON OD_H、TCON OD_L :致能訊號 • DT :責任週期 NDT :非責任週期 Ta、Tb、Tc、Td :時間段 接腳:OD1 DTS :控制接腳 Reset :充電電阻 Cset :電容 Sdts :放電開關 ^ Rdts :放電電阻
Vref :參考電壓 Vcset :充電電壓準位 COMP :比較器 20 :電源積體電路 21 :電位移轉器 S1〜Sn :時脈訊號輸出開關

Claims (1)

  1. 201205231 七、申請專利範圍: 執行於一顯示器,該時脈訊號 1. 一種時脈訊號產生方法 產生方法包括步驟: 、月如J供i 7 ·初始時脈訊號’該初始時脈訊號於-頻率 週期内的:貴任週期具有—初始高準位;以及 時始時脈訊號執行—電位移轉操作,以使得該初始
    始南準位於該責任週期内的一第一時間段與 至/i、一新二刀別T轉至—第一高準位與一第二高準位,而得 驅動誠❹脈訊號供該1 技11之1極軸電路產生閘極 其中,該第一 大於該第二高準位 時間段先於該第二時間段,且該第一高準位 縛專娜㈣1項所叙時脈職產生方法,其中 於對細始時脈訊魏行該電位移轉操作之期間: 提供一致能訊號; 高準初始時脈訊號的該初始 於為低準位期間,使該初始時脈訊號的該初始 向準位移轉至該第二高準位。 3.如Μ補顧第丨摘叙咖峨產生方法,其中 於對該初始時脈訊號執行該電位移轉操作之期間: 初始時脈訊號的上升賴發該初始時脈訊號的該初 始兩準位開始移轉至該第一高準位並觸發一充電操作; 當藉由該充電操作而得的一充電電壓大於一參考電壓時 觸發該初始時脈訊號的該初始高準位開始移轉至該 位;以及 f SI 17 201205231 始高㈣秘魏訊號的該初 範圍第1項所述之時脈訊·生方法,其中: 初始=時:Γ於該頻率週期内的-非責任週期具有- 辦脈訊㈣電位轉操作更使得該初始時 :第=:_立於該非責任週期内的-第三時間段與 4=2 移轉至一第—低準位與-第二低準位,而得 ΐ-間段先於該第四時間段,且該 於對專利範圍第4項所述之時脈訊號產生方法,其中 、=初始時脈訊號執行該電位移轉操作之期間: ^供一第-致能訊號與-第二致能訊號; 初始二準準:_初始時脈訊號的該 位湘、亥第以彳^•於該第—致能訊號為低準 位/·贿時脈訊號的該初始高準位㈣至該第二高準 ,Μ 及 初第二致能訊號為低準位期間使該初始時脈訊號的該 位移轉至該第—低準位,且於該第二致能訊號為高準 位。0 μ初始時脈訊號的該初始低準位移轉至該第二低準 -顧I 5!種時脈崎產生方提供至少—個時脈訊號供 ㈣^之開極驅動電路產生·驅動麟訊號使用,該時脈 ^^_週_的—時間職具有多階準位;料脈訊號 座生方法包括步驟: 、至夕個初始時脈訊號,該初始時脈訊號於該頻率週 [SI 18 201205231 期内的該時間週期具有一初始準位;以及 使該初始時脈訊號的該初始準位於該時間週期内的一第 一時間段與一第二時間段分別移轉至一第一準位與一第二準 位; /、 其中亥時間週期為該頻率週期内的一責任週期與一非責 任週期中之一者,該第一時間段不同於該第二時間段,且該第 一準位不同於該第二準位。
    7.如申請專利範圍第6項所述的時脈訊號產生方法,其中 使该初始時脈訊號的該初始準位於該時間週期内的該第一時 間段與該第二時間段分別移轉至該第一準位與該第二準位之 步驟包括: 提供一致能訊號; 於該致能訊號的一責任週期,使該初始時脈訊號的該初始 準位移轉至該第一準位;以及 於該致能§fl號的一非責任週期,使該初始時脈訊號的該初 始準位移轉至該第二準位。 8.如申請專利範圍第6項所述的時脈訊號產生方法,其中 使該初始時脈訊號的該初始準位於該時間週期内的該第一時 間段與該第二時間段分別移轉至該第一準位與該第二準位之 步驟包括: 以該初始時脈訊號的一上升緣與一下降緣中之一者觸發 該初始時脈訊號的該初始準位開始移轉至該第一準位 -充電操作; 、’發 發該初始時脈訊號的該初始準位開始移轉至該第二準位. 當藉由該充電操作而得的一充電電壓大於一參考電壓 角"Λτ* k/ι —i—· ΚDC! » · ^ 以 及 201205231 以該初始時脈訊號的該上升緣與該下降緣中之另一者觸 發該初始時脈訊號的該初始準位結束移轉至該第二準位。 9.一種時脈訊號產生方法,包括步驟: 提供至少一個初始時脈訊號,該初始時脈訊號於一頻率週 期内的一時間週期具有一初始準位;以及 使該初始時脈訊號的該初始準位於該時間週期内的多個 時間段分別移轉至多個不同的準位,而得至少—個新的時脈訊 號供一顯示器的一閘極驅動電路產生閘極驅動脈衝訊號^
    用’該時間獅制鮮週_計責任軸與—非責任週期 中之一者。 斤10.如申凊專利範圍第9項所述之時脈訊號產生方法,其 中每一該絲的時脈訊號之触準位朗些_段於該時^ 週期内的先後順序而遞增或遞減。 θ 11·一種時脈訊號產生方法,包括步驟·· 接收至少二個不同準位的工作信號;以及 逐輸出該些工作信號以使輸出這些1作信號的結 成為一時脈訊號; 、、>Α 所輪出的該些工作信號中之至少—者組成該 的該些工作信號中之剩餘者組成該時脈 中木Γΐ申請專利範圍第11項所述的時脈訊號產生方法,复 脈訊號的高準位時所輸出的工作信號超過1 先輸出_讀錢鱗位高於錄㈣社作信=
    20 201205231 的時候,先輸出的該工作信號的準位低於後輸出的該工作信號 的準位。 八、圖式.
    ESI 21
TW99124574A 2010-07-26 2010-07-26 時脈訊號產生方法 TWI471715B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW99124574A TWI471715B (zh) 2010-07-26 2010-07-26 時脈訊號產生方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW99124574A TWI471715B (zh) 2010-07-26 2010-07-26 時脈訊號產生方法

Publications (2)

Publication Number Publication Date
TW201205231A true TW201205231A (en) 2012-02-01
TWI471715B TWI471715B (zh) 2015-02-01

Family

ID=46761564

Family Applications (1)

Application Number Title Priority Date Filing Date
TW99124574A TWI471715B (zh) 2010-07-26 2010-07-26 時脈訊號產生方法

Country Status (1)

Country Link
TW (1) TWI471715B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI480654B (zh) * 2012-10-05 2015-04-11 Au Optronics Corp 液晶顯示面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW453045B (en) * 2000-10-09 2001-09-01 Winbond Electronics Corp Multi-level pulse width modulation device and its control structure
TW517243B (en) * 2001-07-11 2003-01-11 Winbond Electronics Corp High-speed low-voltage current mode identifying circuit for multi-level flash memories
TWI236220B (en) * 2003-09-30 2005-07-11 Ali Corp Automatic correction device and method of clock duty cycle
US8473013B2 (en) * 2008-04-23 2013-06-25 Qualcomm Incorporated Multi-level duty cycling
TWI359610B (en) * 2008-05-07 2012-03-01 Novatek Microelectronics Corp Data synchronization method and related apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI480654B (zh) * 2012-10-05 2015-04-11 Au Optronics Corp 液晶顯示面板

Also Published As

Publication number Publication date
TWI471715B (zh) 2015-02-01

Similar Documents

Publication Publication Date Title
US10593284B2 (en) Shift register unit and method for driving same, shift register circuit and display apparatus
TWI400686B (zh) 液晶顯示器之移位暫存器
EP2498260B1 (en) Shift register and the scanning signal line driving circuit provided there with, and display device
JP4713246B2 (ja) 液晶表示素子
TWI460699B (zh) 影像顯示系統與雙向移位暫存器電路
WO2017054399A1 (zh) 一种移位寄存器, 其驱动方法, 栅极驱动电路及显示装置
WO2017067300A1 (zh) 一种栅极驱动电路及其驱动方法、显示面板
WO2018040768A1 (zh) 移位寄存器单元、栅极扫描电路
TWI419106B (zh) 電位移轉器、液晶顯示裝置及電荷分享方法
EP3709287B1 (en) Gate drive circuit and drive method therefor, and display device
CN101916540B (zh) 时钟脉冲信号产生方法
TW201203861A (en) Bi-directional shift register
CN102651187B (zh) 移位寄存器单元电路、移位寄存器、阵列基板及液晶显示器
JP6077681B2 (ja) シフトレジスタ、ゲート駆動回路、アレイ基板及び表示装置
EP3291215B1 (en) Scanning driving circuit and driving method therefor, array substrate and display apparatus
WO2015000271A1 (zh) 移位寄存器单元及驱动方法、移位寄存器电路及显示装置
WO2014015633A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
TW200811808A (en) System and driving method for displaying images
WO2015014026A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
JP2007241230A (ja) スキューを自動的に調整できる表示システム及び関連駆動方法
TWI473069B (zh) 閘極驅動裝置
WO2019196893A1 (zh) 触控电极驱动电路、触控电极驱动器及触控显示装置
TWI338879B (en) Shift register
WO2019076116A1 (zh) 栅极驱动电路、移位寄存器及其驱动控制方法
TW201220284A (en) LCD driving circuit and related driving method

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees