TWI471715B - 時脈訊號產生方法 - Google Patents
時脈訊號產生方法 Download PDFInfo
- Publication number
- TWI471715B TWI471715B TW99124574A TW99124574A TWI471715B TW I471715 B TWI471715 B TW I471715B TW 99124574 A TW99124574 A TW 99124574A TW 99124574 A TW99124574 A TW 99124574A TW I471715 B TWI471715 B TW I471715B
- Authority
- TW
- Taiwan
- Prior art keywords
- clock signal
- initial
- level
- signal
- time period
- Prior art date
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明是有關於顯示技術領域,且特別是有關於一種時脈訊號產生方法,以提供符合要求的時脈訊號供顯示器中的閘極驅動電路產生閘極驅動訊號之用。
按,主動式矩陣平板顯示器例如主動式矩陣液晶顯示器因具有高畫質、體積小、重量輕及應用範圍廣等優點而被廣泛應用於行動電話、筆記型電腦、桌上型顯示器以及電視等消費性電子產品,並已經逐漸取代傳統的陰極射線管(CRT)顯示器而成為顯示器的主流。
為使顯示器產品更加薄型化以及其成本更加具競爭力,先前技術中有提出採用直接形成於顯示陣列基板上的陣列上閘極(Gate-On-Array,GOA)驅動電路來產生閘極驅動訊號及/或利用半源極驅動(Half Source Driver,HSD)架構來節省資料線數量,其中陣列上閘極驅動電路通常包括級聯耦接的多個移位暫存器,各個移位暫存器分別依據兩相或者多相(亦即兩相以上)時脈訊號中之一者來依序輸出多個閘極驅動訊號,同時每一移位暫存器的輸出還可作為下一級移位暫存器的啟始脈衝訊號(Start Pulse Signal)。
請參閱圖1,其繪示出先前技術中的一種採用半源極驅動架構的顯示器之局部結構示意圖。如圖1所示,顯示器10包括陣列上閘極驅動電路12、多個畫素13、二匯流排線(Bus line)14、多條閘極線例如GL1~GL4以及多條資料線例如SL1~SL2。其中,各個畫素13皆包括畫素電晶體132以及透過畫素電晶體132電性耦接至閘極線GL1~GL4中之一者與資料線SL1~SL2中之一者的畫素電極134;陣列上閘極驅動電路12包括級聯耦接的多個移位暫存器例如SR1~SR4並在被外部啟始脈衝訊號STH致能後開始產生閘極驅動訊號,而各個移位暫存器SR1~SR4係分別依據從匯流排線14接收的兩相時脈訊號CK1H、CK2H中之一者來產生閘極驅動訊號並依序提供至閘極線GL1~GL4。在此,兩相時脈訊號CK1H、CK2H通常是由顯示器10中的包含時序控制器與電位移轉器等功能電路之印刷電路板(圖中未繪示)來提供至匯流排線14。
請一併參閱圖1及圖2,圖2繪示出相關於圖1所示顯示器的多個訊號之時序圖,以下將以顯示器10的多個畫素13中的PA
與PB
為例進行說明先前技術中存在的技術缺陷。在圖2中,GP2為提供至閘極線GL2上的閘極驅動訊號,XSTB為資料線SL1、SL2上的顯示資料之極性反轉致能訊號;由於顯示器10中的各個移位暫存器SR1~SR4係透過電性耦接至匯流排線14來接收兩相時脈訊號CK1H、CK2H,因此任一時脈訊號例如CK2H在匯流排線上傳遞時會因為寄生電容效應而有上升緣(Rising edge)失真的情形出現,使得閘極驅動訊號GP2的波形會產生相應的失真,進而會造成與閘極線GL2電性相接的畫素PA
之有效充電時間T1會比理想充電時間T2來得少,亦即畫素充電率(charging ratio)比預期的少,畫素PA
會失去自己該有的亮度;在此,極性反轉致能訊號XSTB的每一次上升緣皆會觸發資料線SL1、SL2上的顯示資料進行一次極性反轉。此外,從圖2中還可以發現,由於閘極驅動訊號GP2的下降緣可能會出現拖曳現象,使得畫素PA
在極性反轉致能訊號XSTB的下一次上升緣到來時仍未完全關閉,導致畫素PA
會被寫入本該寫入畫素PB
的顯示資料,因而會影響畫素PA
的該有亮度及/或顏色。
因此,如何避免因時脈訊號受寄生電容效應影響而出現波形失真所造成的畫素充電率不足及/或閘極驅動訊號下降緣出現的拖曳現象,是目前亟待解決的重要問題之一,以改善顯示器的顯示品質。
本發明的目的是提供一種時脈訊號產生方法,以改善先前技術中畫素充電率不足及/或閘極驅動訊號下降緣出現的拖曳現象。
因此,本發明一實施例提出的一種時脈訊號產生方法,執行於一顯示器。於本實施例中,時脈訊號產生方法包括步驟:提供至少一個初始時脈訊號,其於頻率週期內的責任週期具有初始高準位;以及對初始時脈訊號執行電位移轉操作,以使得初始時脈訊號的初始高準位於責任週期內的第一時間段與第二時間段分別移轉至第一高準位與第二高準位,而得至少一新的時脈訊號供顯示器之閘極驅動電路產生閘極驅動訊號使用;其中,第一時間段先於第二時間段,且第一高準位大於第二高準位。
在本發明的一實施例中,於對初始時脈訊號執行電位移轉操作之期間:提供一致能訊號;於致能訊號為高準位期間,使初始時脈訊號的初始高準位移轉至第一高準位;以及於致能訊號為低準位期間,使初始時脈訊號的初始高準位移轉至第二高準位。
在本發明的另一實施例中,於對初始時脈訊號執行電位移轉操作之期間:以初始時脈訊號的上升緣觸發初始時脈訊號的初始高準位開始移轉至第一高準位並觸發充電操作;當藉由充電操作而得的充電電壓大於參考電壓時觸發初始時脈訊號的初始高準位開始移轉至第二高準位;以及 以初始時脈訊號的下降緣觸發初始時脈訊號的初始高準位結束移轉至第二高準位。
在本發明的一實施例中,初始時脈訊號於頻率週期內的非責任週期具有初始低準位;以及對初始時脈訊號執行電位移轉操作更使得初始時脈訊號的初始低準位於非責任週期內的第三時間段與第四時間段分別移轉至第一低準位與第二低準位,而得上述之新的時脈訊號;其中第三時間段先於第四時間段,且第一低準位小於第二低準位。
在本發明的一實施例中,於對初始時脈訊號執行電位移轉操作之期間:提供第一致能訊號與第二致能訊號;於第一致能訊號為高準位期間使初始時脈訊號的初始高準位移轉至第一高準位,且於第一致能訊號為低準位期間使初始時脈訊號的初始高準位移轉至第二高準位;以及於第二致能訊號為低準位期間使初始時脈訊號的初始低準位移轉至第一低準位,且於第二致能訊號為高準位期間使初始時脈訊號的初始低準位移轉至第二低準位。
本發明再一實施例提出的一種時脈訊號產生方法,用以提供至少一個時脈訊號供顯示器之閘極驅動電路產生閘極驅動脈衝訊號使用,而時脈訊號於頻率週期內的一時間週期具有多階準位。本實施例中,時脈訊號產生方法包括步驟:提供至少一個初始時脈訊號,其於頻率週期內的時間週期具有初始準位;以及使初始時脈訊號的初始準位於時間週期內的第一時間段與第二時間段分別移轉至第一準位與第二準位;其中,時間週期為頻率週期內的責任週期與非責任週期中之一者,第一時間段不同於第二時間段,且第一準位不同於第二準位。
在本發明的一實施例中,使初始時脈訊號的初始準位於時間週期內的第一時間段與第二時間段分別移轉至第一準位與第二準位之步驟包括:提供一致能訊號;於致能訊號的責任週期,使初始時脈訊號的初始準位移轉至第一準位;以及於致能訊號的非責任週期,使初始時脈訊號的初始準位移轉至第二準位。
在本發明的一實施例中,使初始時脈訊號的初始準位於時間週期內的第一時間段與第二時間段分別移轉至第一準位與第二準位之步驟包括:以初始時脈訊號的上升緣與下降緣中之一者觸發初始時脈訊號的初始準位開始移轉至第一準位並觸發充電操作;當藉由充電操作而得的充電電壓大於參考電壓時觸發初始時脈訊號的初始準位開始移轉至第二準位;以及以初始時脈訊號的上升緣與下降緣中之另一者觸發初始時脈訊號的初始準位結束移轉至第二準位。
本發明又一實施例提出的一種時脈訊號產生方法,包括步驟:提供至少一個初始時脈訊號,其於頻率週期內的一時間週期具有初始準位;以及使初始時脈訊號的初始準位於時間週期內的多個時間段分別移轉至多個不同的準位,而得至少一個新的時脈訊號供顯示器的閘極驅動電路產生閘極驅動脈衝訊號之用,此時間週期係頻率週期內的責任週期與非責任週期中之一者。
在本發明的一實施例中,每一新的時脈訊號之各個準位依此些時間段於時間週期內的先後順序而遞增或遞減。
本發明另一實施例提出的一種時脈訊號產生方法,包括步驟:接收至少三個不同準位的工作信號;以及逐一輸出此些工作信號以使輸出這些工作信號的結果組成為一時脈訊號;其中,所輸出的這些工作信號中之至少一者組成時脈訊號的高準位,且所輸出的這些工作信號中之剩餘者組成時脈訊號的低準位。
在本發明的一實施例中,當組成時脈訊號的高準位時所輸出的工作信號超過一個的時候,先輸出的工作信號的準位高於後輸出的工作信號的準位。
在本發明的一實施例中,當組成時脈訊號的低準位時所輸出的工作信號超過一個的時候,先輸出的工作信號的準位低於後輸出的工作信號的準位。
本發明實施例藉由對閘極驅動訊號之產生所依據的前端時脈訊號的波形進行設計,以藉此調變出能滿足所需的閘極驅動訊號,使畫素充電率得以增加及/或抑制閘極驅動訊號下降緣出現的拖曳現象,進而可改善顯示器的顯示品質。
為讓本發明之上述和其他目的、特徵和優點能更明顯易懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。
請參閱圖3,其繪示出相關於本發明實施例的一種時脈訊號產生方法的多個訊號之時序圖。本實施例中的時脈訊號產生方法適於執行於顯示器,例如採用陣列上閘極驅動電路及/或半源極驅動架構的主動式矩陣顯示器,但本發明並不以此為限。下面將結合圖3對本實施例的時脈訊號產生方法的各個步驟進行詳細說明。
首先,提供至少一個初始時脈訊號CK1~CKn,n為正整數。圖3中示出初始時脈訊號CK1~CKn中的任意一者的波形,初始時脈訊號CK1~CKn於其每一頻率週期(未標示)內的責任週期DT具有初始高準位VGH,且於此頻率週期內的非責任週期(未標示)具有初始低準位VGL。在此,初始時脈訊號CK1~CKn的每一頻率週期由一個責任週期DT與一個非責任週期組成,初始時脈訊號CK1~CKn可類似於先前技術而由顯示器的時序控制器來提供。
之後,對初始時脈訊號CK1~CKn分別執行電位移轉操作而得至少一個新的時脈訊號CK1H~CKnH供顯示器的閘極驅動電路產生閘極驅動訊號之用。圖3中示出新的時脈訊號CK1H~CKnH中的任意一者的波形,新的時脈訊號CK1H~CKnH的頻率週期、責任週期以及非責任週期的時間長度皆與初始時脈訊號CK1~CKn的頻率週期、責任週期DT以及非責任週期的時間長度相同,於新的時脈訊號CK1H~CKnH的每一頻率週期內的責任週期DT之時間段Ta與Tb內的準位分別為高準位VGH2與VGH1,時間段Ta先於時間段Tb且高準位VGH2大於高準位VGH1。換而言之,初始時脈訊號CK1~CKn於責任週期DT的時間段Ta與Tb內係分別被電位移轉至高準位VGH2與VGH1,進而在責任週期DT內得到二階高準位。另外,初始時脈訊號CK1~CKn的初始低準位VGL將於非責任週期內電位移轉至低準位VGL1。
本實施例中,責任週期DT內的時間段Ta與Tb之時間長度可由時序控制器或者外部電阻-電容(RC)電路所控制。
請一併參閱圖4A與圖4B,其中圖4A繪示出利用時序控制器來控制責任週期DT內的時間段Ta與Tb之時間長度所採用的電路架構,圖4B繪示出相關於圖4A所示電路架構的多個訊號之時序圖。
具體地,於圖4A中,時序控制器241除了提供初始時脈訊號CK1~CKn之外,還另提供致能訊號TCON OD至電源積體電路243。電源積體電路243包括接收致能訊號TCON OD的控制接腳OD、提供多個高準位例如VGH1、VGH2以及至少一個低準位例如VGL1的多個電壓接腳、輸出新的時脈訊號CK1H~CKnH的輸出接腳、以及電性耦接至外部RC電路的OD1接腳,並且電源積體電路243內部還包括電位移轉器以接收時序控制器241提供的初始時脈訊號CK1~CKn並對初始時脈訊號CK1~CKn進行電位移轉操作而得新的時脈訊號CK1H~CKnH。
承上述,於圖4B中,於致能訊號TCON OD為高準位期間(對應致能訊號TCON OD的責任週期),初始時脈訊號例如CKn的初始高準位VGH被電位移轉至高準位VGH2,而於致能訊號TCON OD為低準位期間(對應致能訊號TCON OD的非責任週期),初始時脈訊號CKn的初始高準位VGH被電位移轉至高準位VGH1;高準位VGH2的持續時間Ta係由致能訊號TCON OD的高準位持續時間所決定,高準位VGH1的持續時間Tb與高準位VGH2的持續時間Ta之和等於初始時脈訊號CKn的責任週期;之後,當初始時脈訊號CKn為初始低準位VGL期間,初始低準位VGL將被電位移轉至低準位VGL1。
請一併參閱圖5A與圖5B,其中圖5A繪示出利用外部RC電路來控制責任週期DT內的時間段Ta與Tb之時間長度所採用的電路架構,圖5B繪示出相關於圖5A所示電路架構的多個訊號之時序圖。
具體地,於圖5A中,電源積體電路20具有提供多個高準位例如VGH1、VGH2以及至少一個低準位例如VGL1的多個電壓接腳、輸出新的時脈訊號CK1H~CKnH的輸出接腳、電性耦接至外部充電電阻Rcset與電容Cset的OD1接腳、以及致能接腳DTS,並且電源積體電路243內部還包括比較器COMP、參考電壓Vref、放電開關SDTS
、放電電阻RDTS
、電位移轉器21、邏輯控制23以及時脈訊號輸出開關S1~Sn。其中,致能接腳DTS電性耦接至充電電阻Rcset與電容Cset之間的節點,電位移轉器21與邏輯控制23適於接收初始時脈訊號CK1~CKn,且邏輯控制23依據比較器COMP的輸出準位與初始時脈訊號CK1~CKn的準位來決定新的時脈訊號CK1H~CKnH的準位。在此,初始時脈訊號CK1~CKn可類似於先前技術而由顯示器的時序控制器來提供。
承上述,於圖5B中,當初始時脈訊號例如CKn的上升緣到來時,其觸發初始時脈訊號CKn的初始高準位VGH開始移轉至高準位VGH2並觸發電源積體電路20的OD1接腳輸出一充電訊號經過充電電阻Rcset對電容Cset進行充電操作;於充電操作期間,致能接腳DTS上的充電電壓準位VCset
逐漸增大,比較器COMP的非反相輸入端+的電壓準位小於比較器COMP的反相輸入端-的參考電壓Vref,因此比較器COMP的輸出準位為低準位,經由邏輯控制23進行邏輯運算後使時脈訊號輸出關關Sn開啟,電位移轉器21依據高準位VGH2來設定新的時脈訊號CKnH的準位,亦即新的時脈訊號CKnH此時為高準位VGH2。之後,當致能接腳DTS上的充電電壓準位VCset
增大至高於參考電壓Vref的瞬間,比較器COMP的輸出準位為高準位,放電開關SDTS
開啟,電容Cset經由放電電阻RDTS
放電而使致能接腳DTS上的充電電壓準位VCset
小於參考電壓Vref,電位移轉器21依據高準位VGH1來設定新的時脈訊號CKnH的準位,亦即新的時脈訊號CKnH此時為高準位VGH1。之後,當初始時脈訊號CKn的下降緣到來時,電位移轉器21開始依據低準位VGL1來設定新的時脈訊號CKnH的準位,亦即新的時脈訊號CKnH此時為低準位VGL1。在此,新的時脈訊號CKnH的高準位VGH2的持續時間Ta由RC電路的充電時間長度來決定,而新的時脈訊號CKnH的高準位VGH2的持續時間Ta與高準位VGH1的持續時間Tb之和等於初始時脈訊號CKn的責任週期。
本發明上述實施例是藉由對初始時脈訊號CK1~CKn進行特定的電位移轉操作而得具有多階,例如二階高準位的新的時脈訊號CK1H~CKnH,以藉此解決先前技術中畫素充電率不足的技術缺陷;但本發明並不以此為限,還可進一步使各個新的時脈訊號CK1H~CKnH具有多階,例如二階低準位來改善先前技術中依據時脈訊號產生的閘極驅動訊號之下降緣拖曳現象,具體可參閱圖6。
圖6繪示出相關本發明另一實施例的一種時脈訊號產生方法的多個訊號之時序圖。如圖6所示,其係利用兩個致能訊號TCON OD_H與TCON OD_L來分別設定新的時脈訊號例如CKnH的高準位VGH2與低準位VGL2的持續時間長度。具體地,致能訊號TCON OD_H與TCON OD_L可類似於圖4A而由顯示器的時序控制器提供至電源積體電路的二相應的控制接腳。
於致能訊號TCON OD_H為高準位期間(對應致能訊號TCON OD_H的責任週期),新的時脈訊號CKnH為高準位VGH2;且於致能訊號TCON OD_H為低準位期間(對應致能訊號TCON OD_H的非責任週期),新的時脈訊號CKnH為高準位VGH1。
於致能訊號TCON OD_L為低準位期間(對應致能訊號TCON OD_L的責任週期),新的時脈訊號CKnH為低準位VGL2;且於致能訊號TCON OD_L為高準位期間(對應致能訊號TCON OD_L的非責任週期),新的時脈訊號CKnH為低準位VGL1。
本實施例中,新的時脈訊號CKnH的高準位VGH2之持續時間Ta係由致能訊號TCON OD_H的高準位持續時間所決定,高準位VGH1的持續時間Tb與高準位VGH2的持續時間Ta之和等於新的時脈訊號CKn的責任週期DT;新的時脈訊號CKnH的低準位VGL2之持續時間Tc係由致能訊號TCON OD_L的低準位持續時間所決定,低準位VGL1的持續時間Td與低準位VGL2的持續時間Tc之和等於新的時脈訊號CKnH的非責任週期NDT。在此,Tc先於Td,且低準位VGL2小於VGL1;亦即,先用較低的低準位VGL2來快速的拉降新的時脈訊號CKnH,之後再用平常使用的低準位VGL1,藉此可有效抑制依據新的時脈訊號CKnH而產生的閘極驅動訊號之下降緣出現的拖曳現象。
再者,於本實施例中,其係利用致能訊號TCON OD_H與TCON OD_L來分別設定新的時脈訊號例如CKnH的高準位VGH2與低準位VGL2的時間長度Ta與Tc,但本發明並不以此為限;也可採用類似於圖5A而採用二充電時間來分別設定之。
另外,需要說明的是,於本發明其他實施例中,也可僅僅使各個新的時脈訊號CK1H~CKnH的高準位期間具有單一高準位而低準位期間具有二階低準位,以藉此抑制依據各個新的時脈訊號CK1H~CKnH而產生的閘極驅動訊號之下降緣出現的拖曳現象。
簡而言之,本發明實施例提出的時脈訊號產生方法係透過接收至少三個不同準位的工作電壓(例如VGH2、VGH1及VGL1,或者VGH2、VGH1、VGL2及VGL1,又或者是VGH1、VGL2及VGL1),以及逐一輸出此些工作電壓以使輸出這些工作電壓的結果組成為一新的時脈訊號,其中所輸出的這些工作電壓中之至少一者組成新的時脈訊號的高準位,且所輸出的這些工作電壓中之剩餘者組成新的時脈訊號的低準位;因此可間接地將依據時脈訊號產生的閘極驅動訊號之準位快速拉升至畫素的有效開啟電位,或將閘極驅動訊號之準位快速拉降至更低準位以有效關閉畫素,進而可對應改善先前技術中畫素充電率不足或先前技術中依據時脈訊號產生的閘極驅動訊號之下降緣出現的拖曳現象。
另需要說明的是,本發明上述實施例是以利用閘極驅動訊號的高準位來開啟畫素之情形為例來說明本發明之時脈訊號產生方法,但本發明並不以此為限,根據本發明的發明構想,也可將上述之時脈訊號產生方法轉用到利用閘極驅動訊號的低準位來開啟畫素之情形。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10...顯示器
12...陣列上閘極驅動電路
SR1~SR4...移位暫存器
13、PA
、PB
...畫素
132...畫素電晶體
134...畫素電極
14...匯流排線
GL1~GL4...閘極線
SL1~SL2...資料線
T1、T2...充電時間
GP2...閘極驅動訊號
XSTB...極性反轉致能訊號
CK1~CKn...初始時脈訊號
VGH...初始高準位
VGL...初始低準位
CK1~CKnH...新的時脈訊號
VGH1、VGH2...高準位
VGL1、VGL2...低準位
241...時序控制器
243...電源積體電路
OD...控制接腳
TCON OD、TCON OD_H、TCON OD_L...致能訊號
DT...責任週期
NDT...非責任週期
Ta、Tb、Tc、Td...時間段
OD1...接腳
DTS...控制接腳
Rcset...充電電阻
Cset...電容
SDTS
...放電開關
RDTS
...放電電阻
Vref...參考電壓
Vcset...充電電壓準位
COMP...比較器
20...電源積體電路
21...電位移轉器
S1~Sn...時脈訊號輸出開關
圖1繪示出先前技術中的一種採用半源極驅動架構的顯示器之局部結構示意圖。
圖2繪示出相關於圖1所示顯示器的多個訊號之時序圖。
圖3繪示出相關於本發明實施例的一種時脈訊號產生方法的多個訊號之時序圖。
圖4A繪示出利用時序控制器來控制責任週期內的各個時間段之時間長度所採用的電路架構。
圖4B繪示出相關於圖4A所示電路架構的多個訊號之時序圖。
圖5A繪示出利用外部RC電路來控制責任週期內的各個時間段之時間長度所採用的電路架構。
圖5B繪示出相關於圖5A所示電路架構的多個訊號之時序圖。
圖6繪示出相關本發明另一實施例的一種時脈訊號產生方法的多個訊號之時序圖。
CK1/.../CKn...初始時脈訊號
VGL...初始低準位
CK1H/.../CKnH...新的時脈訊號
XSTB...極性反轉致能訊號
VGH1、VGH2...高準位
VGL1...低準位
DT...責任週期
Ta、Tb...時間段
Claims (9)
- 一種時脈訊號產生方法,執行於一顯示器,該時脈訊號產生方法包括步驟:提供至少一個初始時脈訊號,該初始時脈訊號於一頻率週期內的一責任週期具有一初始高準位;以及對該初始時脈訊號執行一電位移轉操作,以使得該初始時脈訊號的該初始高準位於該責任週期內的一第一時間段與一第二時間段分別移轉至一第一高準位與一第二高準位,而得至少一新的時脈訊號供該顯示器之一閘極驅動電路產生閘極驅動訊號使用;其中,該第一時間段先於該第二時間段,且該第一高準位大於該第二高準位。
- 如申請專利範圍第1項所述之時脈訊號產生方法,其中於對該初始時脈訊號執行該電位移轉操作之期間:提供一致能訊號;於該致能訊號為高準位期間,使該初始時脈訊號的該初始高準位移轉至該第一高準位;以及於該致能訊號為低準位期間,使該初始時脈訊號的該初始高準位移轉至該第二高準位。
- 如申請專利範圍第1項所述之時脈訊號產生方法,其中於對該初始時脈訊號執行該電位移轉操作之期間:以該初始時脈訊號的上升緣觸發該初始時脈訊號的該初始高準位開始移轉至該第一高準位並觸發一充電操作;當藉由該充電操作而得的一充電電壓大於一參考電壓時觸發該初始時脈訊號的該初始高準位開始移轉至該第二高準位;以及 以該初始時脈訊號的下降緣觸發該初始時脈訊號的該初始高準位結束移轉至該第二高準位。
- 如申請專利範圍第1項所述之時脈訊號產生方法,其中:該初始時脈訊號於該頻率週期內的一非責任週期具有一初始低準位;以及對該初始時脈訊號執行該電位移轉操作更使得該初始時脈訊號的該初始低準位於該非責任週期內的一第三時間段與一第四時間段分別移轉至一第一低準位與一第二低準位,而得該新的時脈訊號;其中該第三時間段先於該第四時間段,且該第一低準位小於該第二低準位。
- 如申請專利範圍第4項所述之時脈訊號產生方法,其中於對該初始時脈訊號執行該電位移轉操作之期間:提供一第一致能訊號與一第二致能訊號;於該第一致能訊號為高準位期間使該初始時脈訊號的該初始高準位移轉至該第一高準位,且於該第一致能訊號為低準位期間使該初始時脈訊號的該初始高準位移轉至該第二高準位;以及於該第二致能訊號為低準位期間使該初始時脈訊號的該初始低準位移轉至該第一低準位,且於該第二致能訊號為高準位期間使該初始時脈訊號的該初始低準位移轉至該第二低準位。
- 一種時脈訊號產生方法,用以提供至少一個時脈訊號供一顯示器之閘極驅動電路產生閘極驅動脈衝訊號使用,該時脈訊號於一頻率週期內的一時間週期具有多階準位;該時脈訊號產生方法包括步驟:提供至少一個初始時脈訊號,該初始時脈訊號於該頻率週 期內的該時間週期具有一初始準位;提供一致能訊號;於該致能訊號的一致能訊號責任週期,使該初始時脈訊號的該初始準位移轉至一第一準位;以及於該致能訊號的一非致能訊號責任週期,使該初始時脈訊號的該初始準位移轉至一第二準位;其中,該時間週期為該頻率週期內的一責任週期與一非責任週期中之一者,該第一時間段不同於該第二時間段,且該第一準位不同於該第二準位。
- 如申請專利範圍第6項所述的時脈訊號產生方法,其中使該初始時脈訊號的該初始準位於該時間週期內的該第一時間段與該第二時間段分別移轉至該第一準位與該第二準位之步驟包括:以該初始時脈訊號的一上升緣與一下降緣中之一者觸發該初始時脈訊號的該初始準位開始移轉至該第一準位並觸發一充電操作;當藉由該充電操作而得的一充電電壓大於一參考電壓時觸發該初始時脈訊號的該初始準位開始移轉至該第二準位;以及以該初始時脈訊號的該上升緣與該下降緣中之另一者觸發該初始時脈訊號的該初始準位結束移轉至該第二準位。
- 一種時脈訊號產生方法,包括步驟:提供至少一個初始時脈訊號,該初始時脈訊號於一頻率週期內的一時間週期具有一初始準位;以及使該初始時脈訊號的該初始準位於該時間週期內的多個 時間段分別移轉至多個不同的準位,而得至少一個新的時脈訊號供一顯示器的一閘極驅動電路產生閘極驅動脈衝訊號之用,該時間週期係該頻率週期內的一責任週期與一非責任週期中之一者。
- 如申請專利範圍第8項所述之時脈訊號產生方法,其中每一該些新的時脈訊號之該些準位依該些時間段於該時間週期內的先後順序而遞增或遞減。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99124574A TWI471715B (zh) | 2010-07-26 | 2010-07-26 | 時脈訊號產生方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW99124574A TWI471715B (zh) | 2010-07-26 | 2010-07-26 | 時脈訊號產生方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201205231A TW201205231A (en) | 2012-02-01 |
TWI471715B true TWI471715B (zh) | 2015-02-01 |
Family
ID=46761564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW99124574A TWI471715B (zh) | 2010-07-26 | 2010-07-26 | 時脈訊號產生方法 |
Country Status (1)
Country | Link |
---|---|
TW (1) | TWI471715B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI480654B (zh) * | 2012-10-05 | 2015-04-11 | Au Optronics Corp | 液晶顯示面板 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW453045B (en) * | 2000-10-09 | 2001-09-01 | Winbond Electronics Corp | Multi-level pulse width modulation device and its control structure |
TW517243B (en) * | 2001-07-11 | 2003-01-11 | Winbond Electronics Corp | High-speed low-voltage current mode identifying circuit for multi-level flash memories |
TW200513031A (en) * | 2003-09-30 | 2005-04-01 | Ali Corp | Automatic correction device of clock duty cycle and method thereof |
US20090270030A1 (en) * | 2008-04-23 | 2009-10-29 | Qualcomm Incorporated | Multi-level duty cycling |
TW200948045A (en) * | 2008-05-07 | 2009-11-16 | Novatek Microelectronics Corp | Data synchronization method and related apparatus for a display device |
-
2010
- 2010-07-26 TW TW99124574A patent/TWI471715B/zh not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW453045B (en) * | 2000-10-09 | 2001-09-01 | Winbond Electronics Corp | Multi-level pulse width modulation device and its control structure |
TW517243B (en) * | 2001-07-11 | 2003-01-11 | Winbond Electronics Corp | High-speed low-voltage current mode identifying circuit for multi-level flash memories |
TW200513031A (en) * | 2003-09-30 | 2005-04-01 | Ali Corp | Automatic correction device of clock duty cycle and method thereof |
US20090270030A1 (en) * | 2008-04-23 | 2009-10-29 | Qualcomm Incorporated | Multi-level duty cycling |
TW200948045A (en) * | 2008-05-07 | 2009-11-16 | Novatek Microelectronics Corp | Data synchronization method and related apparatus for a display device |
Also Published As
Publication number | Publication date |
---|---|
TW201205231A (en) | 2012-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI439050B (zh) | 移位暫存器及觸控裝置 | |
US10593284B2 (en) | Shift register unit and method for driving same, shift register circuit and display apparatus | |
CN101916540B (zh) | 时钟脉冲信号产生方法 | |
TWI400686B (zh) | 液晶顯示器之移位暫存器 | |
US9501989B2 (en) | Gate driver for narrow bezel LCD | |
US10217428B2 (en) | Output control unit for shift register, shift register and driving method thereof, and gate driving device | |
TWI407443B (zh) | 移位暫存器 | |
TWI393110B (zh) | 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法 | |
TWI394134B (zh) | 預下拉前級突波之移位暫存器 | |
TWI404036B (zh) | 液晶顯示器 | |
TWI415099B (zh) | 液晶顯示器驅動電路及相關驅動方法 | |
TW201643849A (zh) | 感測顯示裝置及其移位暫存器 | |
TWI613640B (zh) | 觸控顯示裝置 | |
TW201701293A (zh) | 影像顯示系統與閘極驅動電路 | |
US9318218B2 (en) | Shift register and driving circuit for liquid crystal display | |
CN202838909U (zh) | 移位寄存器、栅极驱动电路和显示装置 | |
WO2019223686A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动器、显示面板和显示装置 | |
JP2009258733A (ja) | 液晶ディスプレーの駆動方法及び駆動装置 | |
JP6783943B2 (ja) | Goa回路 | |
US20190073978A1 (en) | Goa circuit for preventing clock signals from missing | |
CN107154235A (zh) | 扫描移位电路、触控移位电路、驱动方法及相关装置 | |
KR102104329B1 (ko) | 게이트 구동 모듈, 이를 포함하는 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
JP2014157638A (ja) | シフトレジスタおよびそれを備えた表示装置 | |
TWI446717B (zh) | 移位暫存器電路及移位暫存器 | |
CN111105753B (zh) | 栅极驱动电路和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |