TW201126671A - Flip-chip package maintaining alignment during soldering - Google Patents

Flip-chip package maintaining alignment during soldering Download PDF

Info

Publication number
TW201126671A
TW201126671A TW099102170A TW99102170A TW201126671A TW 201126671 A TW201126671 A TW 201126671A TW 099102170 A TW099102170 A TW 099102170A TW 99102170 A TW99102170 A TW 99102170A TW 201126671 A TW201126671 A TW 201126671A
Authority
TW
Taiwan
Prior art keywords
base
bumps
wafer
embossed
flip chip
Prior art date
Application number
TW099102170A
Other languages
English (en)
Other versions
TWI480992B (zh
Inventor
Hung-Hsin Hsu
Chih-Ming Ko
Original Assignee
Powertech Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Powertech Technology Inc filed Critical Powertech Technology Inc
Priority to TW099102170A priority Critical patent/TWI480992B/zh
Publication of TW201126671A publication Critical patent/TW201126671A/zh
Application granted granted Critical
Publication of TWI480992B publication Critical patent/TWI480992B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)

Description

201126671 六、發明說明: 【發明所屬之技術領域】 本發明係有關於半導體裝置,特別係有關於一種維持 焊接定位之覆晶封裝構造。 【先前技術】 在半導體產業中,以往的封褒方式中是將晶片設置於 基板上’再利用打線技術(wire_b〇nd)連接晶片與基板, 並完成兩者之間的電性連接關係。而覆晶封裝技術 (Flip-Chip)是一種先進的晶片封裝技術,有別於過去晶 片封裝的方式’是在晶片主動面上設置凸塊,例如銲料 凸塊或銲球’之後再將晶片翻轉過來使其主動面朝向基 板,利用凸塊本身電性連接晶片與基板,藉此縮短了晶 片與基板之間的傳輸距離,達到更優於打線連接的電性 性能而逐漸普及。 之後,IBM公司首先發展出一種創新的覆晶封裝技 術,晶片上凸塊係採用金屬柱取代以往的銲球,另以焊 接劑連接晶片上的金屬柱與基板上的接墊,在迴焊時不 會有以往銲球成球的形狀改變,故金屬柱的間距可容許 縮小的更為密集(凸塊間距可達到小於5〇微米,例如3〇 微米)’達到更高密度或是省略RDL(重配置線路層)的凸 塊配置,這種技術便稱之為「金屬柱焊接的晶片連接」, 也就是所謂的 MPS-C2 (Metal Post Solder-Chip
Connection)技術。此一 Mps_C2相關技術已可見於美國 專利 US 6,229,220 B1 號「Bump structure,bump forming 201126671 method and package connecting body」。 如第1圖所示,一種習知MPS-C2架構的覆晶封襄構 造100主要包含一晶片110與一基板120。該晶片u〇 之主動面111上係設有複數個例如金屬柱之凸塊112, 用以覆晶接合至該基板120。該基板120係具有複數個 接墊121,並且分別對應於該些凸塊112。詳細而言,該 些凸塊112係藉由複數個焊接劑130黏合於該些接塾121 _ 上’並達成該晶片110與該基板120之電性連接關係。 更進一步地,該覆晶封裝構造iOO係可形成有一封膠體 140’用以包覆該些凸塊112、該些接墊121與該些焊接 劑 1 3 0。 一般來說,傳統的覆晶封裝以及MPS-C2技術都屬於 凸塊微間距(fine pitch)的晶片結合,凸塊會具有較為密 集的配置。因此,在覆晶接合製程中,會利用機台辨識 系統尋找基標進行對位校準,這樣一來會需要用到對位 籲 非常精準的機台(可容許位移公差在25微米以内),方可 順利接合該晶片11 0與該基板1 2 0,然高精準度覆晶接 合機台本身的成本相當昂貴。此外,即使精準接合,在 接合該晶片110與該基板120之後至迴焊步驟之傳輸過 程’機台轉換的震動以及焊接劑或助焊劑的溢流也會造 成凸塊112焊接到錯誤之接墊121之情形,將導致電性 連接失敗’特別運用在MPS-C2產品會有更明顯的產量 下降。 【發明内容】 4 201126671 '了解決上述之問題,本發明之主要目的係在於一種 、·’二焊接定位之覆晶封裝構造,使基標有對位時自動晶 片定位之作用並維持$ , f至沿知步驟’即使有機械對位誤差 由曰曰片接口至迴焊之傳輸過程中仍能使晶片之凸塊 確對準基板之接墊以達到精準焊接,特別運用於 MPS_C2(金屬柱焊接的晶片连接)產品有較佳產量。
本發明之次一目的係在於提供一種維持焊接定位之 覆曰曰封裝構造’能在對位與迴料在晶4之凸塊與基板 之接墊之間維持-間隙’以避免焊接劑被擠壓而溢出, 並可提供晶片與基板之間較佳的水平纟,特別運用於 MPS-C2(金屬柱焊接的晶片連接)產品有較佳可靠度。 本發明之再一目的係在於提供一種維持焊接定位之 覆曰曰封裝構造’能達到在低溫或常溫下進行晶片與基板 之間的對位再予以迴焊達到焊#固定之功效。 本發明的目的及解決其技術問題是採用以下技術方 案來實現的。本發明揭種維持焊接定位之覆晶封裝 構以’主要包含一晶片以及一基板。該晶片於其主動面 上係設有複數個凸塊與至少—浮突狀基標1基板係具 有複數個接塾與至少—基標I,該基標座係具有一凹陷 基標圖案,係對應於該浮突狀基標,當該晶片對位設置 於該基板上該浮突狀基標係鑲埋於該凹陷基標圖案 内’俾使該些凸塊對準於該些接墊。 本發明的目的及解決其技術問題還可採用以下技術 措施進一步實現。 201126671 、前述之覆晶封裴構造中,該凹陷基標圖案内係可設 有複數^第—導滑斜壁,以利該浮突狀基標之導滑定位。 /述之覆晶封裝構造中,該凹陷基標圖案係可為半 而該浮突狀基標係可具有對應之複數個二 滑斜壁’以使該浮突狀基標具有―半錐形截面,以2 填滿該凹陷基標圖案。
在前述之覆晶封裂構造中,該浮突狀基標係可 晶片之主動面之—角隅。 於該 在别述之覆晶封裝構造中,該浮突狀基標與該基標座 之嵌埋結合厚度係可不小於該些凸塊之高度。 在前述之覆晶封裝構造中’可另包含有複數個焊接 劑,係焊接該些凸塊至該些接墊。 ,在前述之覆晶封裴構造中,該些凸塊係可為不迴焊變 形之金屬柱’以構成為MPS_C2封裝型態。 在前述之覆晶封裝構造中,該浮突狀 對稱地 :對於該些凸塊位於該晶片之主動面周邊。 在月』述之覆晶封裝構造中’該浮突狀基標之頂面形狀 係可?於四方形、條形、三角形與L形之其中之… 在則述之覆晶封裝構造中,該浮突狀基標係可與該些 凸塊具有相同之高度與材質。 由以上技術方案可以看出,本發明之維持焊接定位之 覆晶:裝構造’有以下優點與功效: ;藉由浮突狀基標與基標座之特定組合關係作為其 技術手奴,由於基標座係具有凹陷基標圖案, 201126671 係對應於浮突狀基標,當晶片對位設置於基板上 浮突狀基標係鑲埋於凹陷基標圖案内,俾使凸塊對 準於接墊》因此,使基標有對位時自動晶片定位= 作用並維持至迴焊步驟,即使有機械對位誤差以= 由晶片接合至迴焊之傳輸過程中仍能使晶片之凸= 正確對準基板之接墊以達到精準焊接,特別運用於 MPS-C2(金屬柱焊接的晶片連接)產品有較佳產量。' 籲二、可藉由浮突狀基標與基標座之特定組合關係作為其 中一技術手&,由力浮突&基標與基標座之鼓埋結 口厚度係不小於凸塊之高度’故能在對位與迴焊時 在晶片之凸塊與基板之接墊之間維肖一間隙以避 免焊接劑被擠壓而溢出’並可提供晶片與基板之間 較佳的水平度,特別運用於Mps c2(金屬柱焊接的 晶片連接)產品有較佳可靠声。 三、可藉由浮突狀基標與基標座之特定組合關係作為其 • 中一技術手段’能達到在低溫或常溫下進行晶片與 基板之間的對位再予以迴焊達到焊接固定之功效。 【實施方式】 以下將配σ所附圖不詳細說明本發明之實施例,然應 注意的是’該些圖示均為簡化之示意圖僅以示意方法 來說明本發明之基本架構或實施方法故僅顯示與本案 有關之元件與組合關係’圖中所顯示之元件並非以實際 實施之數目、形狀、尺寸做等比例繪製,某些尺寸比例 與其他相關尺寸比例或已誇張或是簡化處理,以提供更 201126671 〉月楚的描述。實降奢& 貫際實施之數目、形狀及尺寸比例為一種 選置!·生之叹计,詳細之元件佈局可能更為複雜。 依據本發明之第一具體實施例,-種維持焊接定位之
覆晶封裝構造舉例說明於第2圖之截面示意圖、第3A 至3C圖在覆晶接合過程中元件截面示意圖以及第a與 繪示其曰曰片與基板之局部上視示意圖。該維持焊接 定位之覆晶封裝構造2〇〇係主要包含一晶片21〇以及一 基板2 2 0。 請參閱第2圖所示,該晶片21〇之主動面211上係設 有複數個凸塊212與至少一浮突狀基標213。詳細而言, 該主動面211係可另形成有複數個銲墊(圖中未繪出), 用以連接該些凸塊212,在銲墊與凸塊之間另可設置凸 塊下金屬層(圖中未繪出),以避免凸塊内成份的金屬擴 散。在本實施例中’該晶片210係可為一集成電路 (integrated circuit,1C)的載體,由一晶圓(wafer)分割而 • 成。該浮突狀基標213之作用係供機台辨識系統辨認以 作為對位參考點。在本發明中利用該浮突狀基標2丨3之 浮犬狀結構配合基板上設置基標座更具有對位時晶片固 疋之作用。較佳地’該浮突狀基標2 1 3係可複數個對稱 地相對於該些凸塊212位於該晶片210之主動面211周 邊,以不影響該些凸塊212的配置位置,並且且有在迴 焊時發揮間隔維持之作用。 該基板220係具有複數個接墊221與至少一基標座 222,該基標座222係具有一凹陷基標圖案223 ,係對應 201126671 於該浮突狀基標213, + ·^·β u 。 J备該晶片210對位設置於該基板
該浮犬狀基標213係鑲埋於該凹陷基標圖案223 内俾使該些凸塊212對準於該些接塾22卜具體而言, 該基板220係可為一印刷電路板(printed circuit board, PCB) ’作為整體封裝結構之主要承載與電性連接之媒介 物具體而e,纟於設置了多個浮突狀基標於該主 動面211上’同樣地,1^基板220之基標座222亦設有 多個圖案對應之凹陷基標圖案223,故能在該晶片21〇 與該基S 220之間建立一種對位時晶片固定之關係。 此外,該覆晶封裝構造2〇〇可另包含有複數個焊接劑 230,係焊接該些凸塊212至該些接墊221。在一較佳實 施例中,該些焊接劑230係可選用一般所使用符合規定 之無鉛銲料或低溫銲料,在覆晶接合之前係可預先沾著 於該晶片210之該些凸塊212之頂面(即遠離該晶片21〇 並平行於該主動面211之凸塊表面)。在一較佳實施例 中,該些凸塊212係可為不迴焊變形之金屬柱,例如金 柱、銅柱或高溫錫鉛柱,以構成為Mps_C2(金屬柱焊接 的晶片連接)封裝型態。換言之,該些凸塊2丨2之熔點應 較高於使該些焊接劑230熔化之迴焊溫度,故不會在迴 焊製程中導致該些凸塊212產生變形或成球之情況。 特別是,該浮突狀基標213係可與該些凸塊212具有 相同之高度與材質,故可同時電鍍形成以簡化製程。在 本實施例中,該些凸塊212、該浮突狀基標213與該基 標座222之材質係皆可選自於銅(Cu),其中該浮突狀基 201126671 標213可為一銅柱(Cu post),而該基標座222亦可為一 銅穴(Cucave)凹座。 較佳地’如第3A圖所示’該凹陷基標圖案223内係 可設有複數個第一導滑斜壁224,以利該浮突狀基標213 之導滑定位’而該浮突狀基標213僅需要能定位的效果 即可’不需要對應之形狀。具體而言,該些第一導滑斜 壁224之傾斜角度係可介於45度至9〇度之間,在覆晶 接合時更有利於該浮突狀基標213沿著該些第一導滑斜 壁224滑至預定位置,以使該晶片210順利精準定位至 該基板220之上方。因此,在覆晶接合製程中可以選用 對位精確度較差的機台,也能輕易地利用該浮突狀基標 213對準於該基標座222,達到該些凸塊212對準於該些 接塾221。如第3C圖所示’當該浮突狀基標213鑲埋至 該凹陷基標圖案223内,即該浮突狀基標213的頂面重 疊至該凹陷基標圖案223之底面,便能準確地將該晶片 210對位没置於該基板220上,故機台可容許公差得以 擴大。 更具體地,該維持焊接定位之覆晶封裝構造20〇係可 另包含一封膠體240,以包覆該些凸塊212、該些接塾 22 1與該基標座222。在一較佳實施例中’該封膠體24〇 係可為一底部填充膠(underfni),故能利用底部填充膠的 高流動性’用以避免該晶片210與該基板220之間形成 空隙 因此,本發明藉由浮突狀基標與基標座之特定組合關 10 201126671 係作為其中一技術手段,使得該浮突狀基標213具有對 位與晶片固定之雙重作用,即使有機械對位誤差以及由 §乂日日片2 1 〇接合之後至迴焊之間的傳輸過程中,仍然能 使該晶片210之該些凸塊212正確對準該基板22〇之對 應之接墊221以達到精準焊接’特別運用於Mps_C2(金 屬柱焊接的晶片連接)產品有較佳產量。這是因為本發明 之該基標座222係具有該凹陷基標圖案223,能夠供該 浮穴狀基標213之鑲埋,機台轉換的震動以及該些焊接 劑230(或助焊劑)的溢流都不會造成該晶片21〇在焊接 之前與迴焊中的位偏移。 此外’較佳地’該浮突狀基標213與該基標座222 之嵌埋結合厚度係可不小於該些凸塊212之高度,以在 該晶片210之該些凸塊212與該基板22〇之該些接墊221 之間維持一間隙,也就是說,該晶片21〇與該基板22〇 之間的覆晶間距是可由該浮突狀基標2丨3與該基標座 222所控制決定的,而達到該晶片21〇與該基板22〇之 間的水平。藉由在對位與迴焊時在該晶片2丨〇之該些凸 塊2 1 2與該基板220之該些接墊22 1之間維持一間隙, 以避免該些焊接劑230被擠壓而溢出,並可提供該晶片 210與該基板220之間較佳的水平度。 本發明還揭示該維持焊接定位之覆晶封裝構造2〇〇 的一種可行但非限定的製造方法舉例說明於第3A至3c 圖在製程中元件截面示意圖’用以清楚彰顯本發明之其 中一功效’其詳細步驟說明如下所示。 201126671 首先,請參閱第3A圖所示,執行一覆晶接合之對位 與熱壓合步驟,以使該晶片21〇對準於該基板22〇之上 方。當該浮突狀基標213對準於該凹陷基標圖案223, 該些凸塊212即對準於該些接墊221。在本步驟中,當 該晶片210對位完成並往下壓合至該基板22〇時可利 用該些第-導滑斜壁224提供之導滑作用,該浮突狀基 標213沿著該凹陷基標圖案223之第一導滑斜壁224達 到自動對位。本步驟中,該些焊接劑23〇將可沾附至該 些接墊221 ’達到初步焊接或尚未焊接即可。 晴參閱第3B圖所示,如為未焊接狀態,在覆晶接合 之對位之後至迴焊步驟之前的傳輸過程,可先藉由一上 夾具10夾持該晶片210,並且一下夾具2〇夾持該基板 220以上下丈。該晶片210與該基板220。由於該浮突 狀基標213已鑲埋於該凹陷基標圖案223内,該晶片21〇 不會有位偏移現象,以使該些凸塊2丨2可保持對準於該 些接墊221,並且該些焊接劑23〇可仍保持糊膏狀,尚 未燒結成金屬焊接界面。 凊參閱第3C圖所示,執行覆晶接合之迴焊步驟,該 些焊接劑230到達迴焊溫度會熔化,以焊接至該些接墊 221。由於該浮突狀基標213係鑲埋於該凹陷基標圖案 223内’故該晶片21〇沒有位偏移,該些焊接劑230便 不會被擠壓或溢流外擴,達到精準焊接之功效。在上述 迴焊步驟之後’降溫後該些焊接劑230呈固態,作為焊 接界面,能穩固地焊接接合該些凸塊2 12與該些接塾 12 201126671 22卜使得該晶片210與該基板2 υ之間達成電性連接關 係。因此,本發明更進一步能達 甘瓜/皿或常溫下進杆 該晶片2Π)與該基板22G之間的對位再予以迴焊達 接固定之功效。此外,本發明之維待焊接定位之覆曰曰封 裝構造200非限定於上述製造方 曰、 万去,亦可以既有的覆晶 結合之迴焊或是熱壓合技術予以實施。
較佳地,如第4…B圖所示,該浮突狀基標213 係可位於該晶片210之主動面211之—角隅故該浮突 狀基標2U係較該些凸塊212更遠離該晶片21〇之主動 面川的中心位置’以方便機台辨識系統快速尋 行對位校準。 此外,本發明並不局限浮突狀基標與凸塊之頂面另 狀。該浮突狀基標213之頂面形狀係可選自於四方形、 條形、三角形與L形之其中之—。在本發明中無論自 浮突狀基#213 m形狀為冑,甚i是上述頂面形出 之組合,皆能在覆晶接合製程在迴焊時以及迴焊之前的 傳輸過程提供機械定位使晶片不位移之功效,以使該晶 片210精準地接合於該基板22〇上。 請參閱第4A與4B圖所示,每一凸塊212之頂面係 可為矩形,而使該些凸塊212形成為方柱體。並且,每 一接墊221係可為條狀,以分別對應於每一凸塊2〗2。 在本實施例中,該浮突狀基標2 1 3之頂面形狀係為四方 屯,並且該凹陷基標圖案223之頂面形狀亦為可對應之 四方形。因此,本實施例之該浮突狀基標213係可具有 201126671 四個第一導滑斜壁214,而該凹陷基標圖案223内亦會 具有四個對應之第一導滑斜壁224。其中,所謂的「四 方形」係指正方形或矩形,能提供更便利之對位效果。 明參閱第5A與5B圖所示,在一變化實施例中改變 浮犬狀基標與凹陷基標圖案之形狀,該浮突狀基標 213a、213b之頂面形狀係可為條形,而位於該基板22〇 上之該基軚座222亦具有可對應條形之該凹陷基標圖案 223a、223b。其巾’所謂的「條形」係指具有兩對相互 平行的邊且鄰邊不相等之形狀。詳細而言,該浮突狀基 標213a與該浮突狀基標213b係可為不同的排列方向’ 其中該浮突狀基標213a之一長邊係垂直於另一角隅之 該浮突狀基標213b之一長邊。並且,如第5B圖所示, 該凹陷基標圖案223 a與該凹陷基標圖案223b係可分別 位於與該浮突狀基標213a與該浮突狀基標213b對應之 角隅。因此’在翻轉該晶片210進行對位,該浮突狀基 φ 標213a可嵌埋於該凹陷基標圖案223 a,該浮突狀基標 213b可嵌埋於該凹陷基標圖案223b,毋須考慮該晶片 210對位设置於該基板220上之方向性,亦能輕易地藉 由該浮突狀基標213與該基標座222達到精準的定位效 果。 請參閲第6A與6B圖所示,’每—凸塊212之頂面 係可為圓形’而形成為一圓柱體。而每一接塾221係同 樣為圓形’以供對應凸塊212之接合。在另一變化實施 例中’該洋穴狀基標之頂面形狀係可為三角形與L形。 14 201126671
具體而言,如第6A圖中,該浮突狀基標213(;之頂面形 狀為L形,並設置於該晶片21〇之主動面211之右上方 角隅’而該浮突狀基標213d之頂面形狀為三角形,並設 置於該晶片210之主動面211之左上方角隅。如第6B 圖中,呈L形之該凹陷基標圖案223c係位於圖中左方, 而呈三角形之該凹陷基標圖案223d係位於圖中右方。在 覆晶接合時翻轉該晶片2 1 0進行對位,該浮突狀基標 213c可嵌埋於該凹陷基標圖案223c,該浮突狀基標 可嵌埋於該凹陷基標圖案223d。 依據本發明之第二具體實施例,另一種維持焊接定位 之覆晶封裝構造舉例說明於第7圖之截面示意圖與第8 圖之元件截面示意圖。其中與第一實施例相同的主要元 件將以相同符號標示,不再詳予贅述。 本發明不局限於MPS-C2產品,亦可運用以銲球接合 之覆晶封裝構造。請參閱第7圖所示,該維持焊接定位 之覆晶封裝構造300係主要包含一晶片21〇與一基板 220。該晶21〇於其主動面2"上係設有複數個凸塊 212與至少一浮突狀基標21>該基板22〇係具有複數個 接墊221與至少一基標座222,該基標座222係具有一 凹陷基標圖案223,係對應於該浮突狀基標213,當該晶 片210對位設置於該基板22〇上,該浮突狀基標213係 鎮埋於該凹陷基標圖案223内。在本實施例中,該些凸 塊212係選自於銲料凸塊與銲球之其中之—並藉由該 些凸塊212本身焊接至該些接& 221,以達成肖晶片21〇
LSI 15 201126671 與該基板220之電性連接關係。 請參閱第8圖所示,在本實施例中,在覆晶接合過程 之對位步驟中’該些接墊221係可預先塗佈有複數個助 焊劑350,以利該些凸塊212沾觸至該些接墊221上的 助焊劑350»該些凸塊212在迴焊時會熔化成球,進而 焊接至該些接墊221。 在本較佳實施例中’該凹陷基標圖案223係可為半雜 _ 凹八’而該浮突狀基標213係可具有對應之複數個第二 導滑斜壁314’以使該浮突狀基標213具有一半錐形截 面,以完全填滿該凹陷基標圖案223(如第7圖所示)。故 該浮突狀基標213與該凹陷基標圖案223係可具有彼此 相互對應之形狀’並藉由該些第二導滑斜壁314與該些 第一導滑斜壁224之傾斜設計,更有利於該浮突狀基標 213滑入至該凹陷基標圖案223,故能在覆晶接合之熱壓 合步驟中(即迴焊之前)達到自動固定晶片使其不偏斜位 • 移之功效。並且,在該凹陷基標圖案223内不需要膠填 滿也不會產生過大空隙。 在迴焊之過程或之前的傳輸操作時,藉由該浮突狀基 標213與該基標座222之設置,當該浮突狀基標213鑲 埋於該凹陷基標圖案223内時,該浮突狀基標213與該 基標座222之間產生自動導滑至晶片定位之關係,便能 使得該些凸塊212準確地焊接於該些接墊221,不會有 晶片位移的現象,更可免除上述因銲球彼此碰觸或橋接 焊連而造成之短路問題。此外,該浮突狀基標213與該 16 201126671 基標座222之嵌埋組合結構亦能在對位與迴焊時在該晶 片2 1 0與該基板22〇之間維持一固定的覆晶間隙與水平 度,以避免該些凸塊212被擠壓或拉扯而變形,而具有 較佳產品可靠度。 以上所述,僅是本發明的較佳實施例而已,並非對本 發明作任何形式上的限制,雖然本發明已以較佳實施例 揭露如上,然而並非用以限定本發明,任何熟悉本項技 術者,在不脫離本發明之技術範圍内,所作的任何簡單 修改、等效性變化與修飾,均仍屬於本發明的技術範圍 内。 I圖式簡單說明】 第1圖:為習知的覆晶封裝構造之截面示意圖。 第圖·依據本發明之第一具體實施例的一種維持焊接 疋位之覆a日封裝構造之截面示意圖。 C圖依據本發明之第一具體實施例的在該覆 晶封裝構造之覆晶接合過程中元件截面示意 圖。 第4A與4B圖:依據本 3 ^ ^ 私担“ 月之第一具體實施例的該覆晶 第 &之晶片與基板之局部上視示意圖。 與5B圖:依據本發明之第-具體實施例之-變化. 例的該覆晶封裝構造之晶 變化 +音m 恭板之局部上視 刁、思圆 。 第6A與6B圖:依攄. 據本發明之第-具體實施例之 例的該覆晶封裝椹.& 變化 裝構造之晶片與基板之局部上視 17 S] 201126671 不意圖。 第7圖:依據本發明之第二具體實施例的另一種維持焊 接定位之覆晶封裝構造之截面示意圖。 第8圖:依據本發明之第二具體實施例的在該覆晶封裝 構造之覆晶接合過程中對位前之元件截面示意 圖。 【主要元件符號說明】 10 上夾具 20 下夾具 ® 100覆晶封裝構造 110 晶片 111主動面 112 凸塊 120基板 121接墊 130焊接劑 140封膠體 200維持焊接定位之覆晶封裝構造 2 1 0 晶片 211 主動面 212 凸塊 φ 2 1 3浮突狀基標 213a浮突狀基標213b浮突狀基標 2 1 3 c浮突狀基標2 1 3 d浮突狀基標 220基板 221接墊 222基標座 223凹陷基標圖案 223a凹陷基標圖案 223b凹陷基標圖案 223c凹陷基標圖案
LSI 18 201126671 223d凹陷基標圖案 ' 224第一導滑斜壁 230焊接劑 240封膠體 300維持焊接定位之覆晶封裝構造 3 1 4第二導滑斜壁 350助焊劑 [S]
19

Claims (1)

  1. 201126671 七、申請專利範圍: 1、 一種維持焊接定位之覆晶封裝構造,包含: b曰片,於其主動面上係設有複數個凸塊與至少一 浮突狀基標;以及 一基板,係具有複數個接墊與至少一基標座該基 標座係具有一凹陷基標圖案,係對應於該浮突狀 基標,當該晶片對位設置於該基板上,該浮突狀 基標係鑲埋於該凹陷基標圖案内,俾使該些凸塊 對準於該些接墊。 2、 依據申請專利範圍第丨項之維持焊接定位之覆晶封 裝構造,其中該凹陷基標圖案内係設有複數個第一 導滑斜壁’以利該浮突狀基標之導滑定位。 3、 依據申請專利範圍第2項之維持焊接定位之覆晶封 裝構造,其中該凹陷基標圖案係為半錐凹穴,而該 洋突狀基標係具有對應之複數個第二導滑斜壁以 使該淨突狀基標具有一半錐形截面,以完全填滿該 凹陷基標圖案。 4、 依據申請專利範圍第1項之維持焊接定位之覆晶封 裝構造’其中該浮突狀基標係位於該晶片之主動面 之一角隅。 5、 依據申請專利範圍第1項之維持焊接定位之覆晶封 裝構造,其中該浮突狀基標與該基標座之嵌埋結合 厚度係不小於該些凸塊之高度。 6、 依據申請專利範圍第1、2、3、4或5項之維持焊 { SI 20 201126671 接定位之覆晶封裝構造’另包含有複數個焊接劑, 係烊接該些凸塊至該些接墊。 7、 依據申請專利範圍第ό項之維持焊接定位之覆晶封 裝構造,其中該些凸塊係為不迴焊變形之金屬柱, 以構成為MPS-C2(金屬柱焊接的晶片連接)封裝蜇 態。 8、 依據申請專利範圍第1、2、3、4或5項之維持焊 φ 接疋位之覆晶封裝構造,其中該浮突狀基標係複數 個對稱地相對於該些凸塊位於該晶片之主動面周 邊。 9、 依據申請專利範圍第卜…、…項之維持焊 接疋位之覆晶封裝構造’其中該浮突狀基標之頂面 形狀係選自於四方形、條形、三角形與七形之其中 之一。 1〇、㈣申請專利範圍第1、2、3、4或5項之維持焊 • 接足位之覆曰曰封袭構造,其中該浮突狀基標係與該 些凸塊具有相同之高度與材質。
TW099102170A 2010-01-26 2010-01-26 維持焊接定位之覆晶封裝構造 TWI480992B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW099102170A TWI480992B (zh) 2010-01-26 2010-01-26 維持焊接定位之覆晶封裝構造

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099102170A TWI480992B (zh) 2010-01-26 2010-01-26 維持焊接定位之覆晶封裝構造

Publications (2)

Publication Number Publication Date
TW201126671A true TW201126671A (en) 2011-08-01
TWI480992B TWI480992B (zh) 2015-04-11

Family

ID=45024603

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099102170A TWI480992B (zh) 2010-01-26 2010-01-26 維持焊接定位之覆晶封裝構造

Country Status (1)

Country Link
TW (1) TWI480992B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10366965B2 (en) 2017-10-30 2019-07-30 Industrial Technology Research Institute Chip bonding apparatus, chip bonding method and a chip package structure

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10304716B1 (en) 2017-12-20 2019-05-28 Powertech Technology Inc. Package structure and manufacturing method thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7781867B2 (en) * 2007-12-28 2010-08-24 Fujitsu Limited Method and system for providing an aligned semiconductor assembly

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10366965B2 (en) 2017-10-30 2019-07-30 Industrial Technology Research Institute Chip bonding apparatus, chip bonding method and a chip package structure
TWI667728B (zh) * 2017-10-30 2019-08-01 Industrial Technology Research Institute 晶片接合裝置、晶片接合的方法以及晶片封裝結構

Also Published As

Publication number Publication date
TWI480992B (zh) 2015-04-11

Similar Documents

Publication Publication Date Title
US8115319B2 (en) Flip chip package maintaining alignment during soldering
US20140295620A1 (en) Method of manufacturing semiconductor device having plural semiconductor chips stacked one another
CN102142402B (zh) 维持焊接定位的覆晶封装构造
US20090045523A1 (en) Semiconductor package-on-package (POP) device avoiding crack at solder joints of micro contacts during package stacking
US20120049354A1 (en) Semiconductor device and method of forming the same
CN101188218A (zh) 具有不同高度的凸点的半导体芯片和包括其的半导体封装
JP5018155B2 (ja) 配線基板、電子部品の実装構造、及び半導体装置
TWI485829B (zh) Lead frame and wafer flip chip package using this lead frame
US20100225001A1 (en) Manufacturing method of semiconductor device, semiconductor device, and electronic device
JP2011142185A (ja) 半導体装置
US7642662B2 (en) Semiconductor device and method of manufacturing the same
JP2013021058A (ja) 半導体装置の製造方法
KR20020097036A (ko) 전자 부품의 실장 기판 및 실장 구조를 갖는 전자 장치
TWI480992B (zh) 維持焊接定位之覆晶封裝構造
TWI453881B (zh) 封裝結構及其製法
CN111524873B (zh) 嵌入式封装模块及其封装方法
CN113972183A (zh) 芯片、晶圆封装方法及封装结构
WO2015103968A1 (zh) 一种电子器件互连体
US20180254257A1 (en) Package structure and method of manufacturing package structure
CN113078147B (zh) 半导体封装方法、半导体组件以及包含其的电子设备
TW201306197A (zh) 以金屬柱銲接為晶片連接之半導體封裝構造
CN115020259B (zh) 一种半导体结构及其封装方法
JP2006237280A (ja) 半導体装置及びその製造方法
JP2022161167A (ja) 積層基板、半導体パッケージ及び半導体パッケージの製造方法
US20120205796A1 (en) Semiconductor package and method for manufacturing the same

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees