TW200908129A - Method for protecting semiconductor wafer and process for producing semiconductor device - Google Patents

Method for protecting semiconductor wafer and process for producing semiconductor device Download PDF

Info

Publication number
TW200908129A
TW200908129A TW097123152A TW97123152A TW200908129A TW 200908129 A TW200908129 A TW 200908129A TW 097123152 A TW097123152 A TW 097123152A TW 97123152 A TW97123152 A TW 97123152A TW 200908129 A TW200908129 A TW 200908129A
Authority
TW
Taiwan
Prior art keywords
wafer
semiconductor
gas
electrode material
reaction product
Prior art date
Application number
TW097123152A
Other languages
English (en)
Inventor
Mikio Takagi
Seiichi Takahashi
Original Assignee
Ulvac Inc
Ftl Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ulvac Inc, Ftl Co Ltd filed Critical Ulvac Inc
Publication of TW200908129A publication Critical patent/TW200908129A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/0206Cleaning during device manufacture during, before or after processing of insulating layers
    • H01L21/02063Cleaning during device manufacture during, before or after processing of insulating layers the processing being the formation of vias or contact holes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/32431Constructional details of the reactor
    • H01J37/3244Gas supply means
    • H01J37/32449Gas control, e.g. control of the gas flow
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67063Apparatus for fluid treatment for etching
    • H01L21/67069Apparatus for fluid treatment for etching for drying etching

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Analytical Chemistry (AREA)
  • Drying Of Semiconductors (AREA)

Description

200908129 九、發明說明: 【發明作屬之枝術領域】 發明領域 5 10 15 本發月係關於一種將存在於半導體晶圓 乾蝕刻後,使之X s化臈 , 更之不產生再氧化之保護方法。進而,本 係關於一種進行乾勉刻、進行防止再氧化之保護後,麵 ==質埋入接觸孔之Μ膜形成等下—步驟處理 之牛導體裝置之製造方法。 理.二=’於半導體裝置之製造步驟中’進行以下處 • +導體晶圓表面之絕緣跡藉由抗㈣之圖案 去除,接著_電獅質,崎w制孔之處理Γ於此 過程中,對於接觸孔底部露出之㈣行埋人下—電極物質 之處理。生成於半導體晶圓表面之自餘化膜,由於 接觸電阻增大,故提出有於進行下一成膜之前去除自然氧 化膜,且除去後之保護方法等各種方法。 發明背景 /專利文獻1··日本特開平5-217919號公報係以單片式進 行自然氧化膜之去除,以批次式進行電極物質之成膜之方 法,提出從晶隨將晶圓逐片取出,藉由氟化氫氣體將& 晶圓之自然氧化膜洗淨去除後,於同—反應室内藉由加熱 將反應生成物去除,將Si晶圓於惰性氣體環境之預備室中 暫時保存,之後於批次式成膜處理爐中進行處理。此2 連串之操作係由機械人進行。 20 200908129 專利文獻2 :日本特開2004-343094號公報係提出藉由 HF與ΝίΪ3之混合氣體於100~60(TC以乾蝕刻去除自然氧化 膜等。藉由H2〇2與NH4OH之混合溶液等形成之化學氧化 膜’因為電氣特性比自然氧化膜優,故作為之後之處理, 5藉由於與去除氧化膜相同之裝置連續地供給曱矽烷氣體及 曱鍺’成長摻雜有Ge作為雜質之Si膜。 非專利文獻1 :發明協會公開技法2005-501872號係一 種於縱型批次式裝置中,不使用電漿而藉由NH3與HF去除 自然氧化膜之方法,其係使NHS與HF之混合氣體與自然氧 10化膜反應而生成矽氟化銨之腔室與分解該矽氟化銨之腔室 並列,於此等兩腔室之下方氣密地連通設置共通之加載互 鎖室’於加載互鎖室内成為氮氣或真空環境。 專利文獻3:日本特開2003-124172號公報係提出一種 批次式晶圓處理方法,其係藉由NF3與氫氣等之混合電聚氣 15體去除自然氧化膜,藉由加熱自晶圓去除氟化矽等反應生 成物後,將晶圓移動至大氣壓之氮環境中之加載互鎖腔 至。經處理之晶圓以搭載於晶舟之狀態自加載互鎖腔室搬 出。 專利文獻4 :曰本特開平1〇_2〇9111號公報係描述去除 2〇自然氧化膜後,藉由氫氟酸洗淨、其他方法進行以防止再 乳化為目的之II終結化處理。於此專利文獻中提出,於氫 終結化處理後,以異丙醇進行蒸氣乾燥,之後藉由加熱處 理使異丙醇脫離,然後進行熱氧化。 專利文獻5 : PCT/JP2〇〇6/316074(本申請案人兩名之 200908129 y 2006年8月15日之國際申請案)係以單片式或批次式進行自 然氧化膜之蝕刻之方法,提出藉由經微波激發之乂及/或氐 氣體與NF3等氣體之混合氣體,於5〇。〇以下之溫度去除自然 氧化膜,接著進行氫終結化處理,然後藉由具有〇〜_3(rc之 5 溫度之惰性氣體冷卻晶圓。 然而’ 2002年當時之圖案規格係133mn,經以此水準 ' 之微細化程度進行處理之晶圓,即使於乾蝕刻後去除自然 氧化膜之狀態下於潔淨室中放置8小時,亦會再發生自然氧 化膜,即再氧化不會成為問題。然後,微細化程度逐漸進 10展,於2007年4月發表量產45nm之半導體、非專利文獻2 : 曰經新聞2007年4月1〇日版)。 [專利文獻1]日本特開平5-217919號公報 [專利文獻2]日本特開2004-343094號公報 [專利文獻3]日本特開2003-124172號公報 15 [專利文獻4]曰本特開平10-209111號公報 [專利文獻 5]PCT/JP2006/316074 % [專利文獻5]日本特開平7-121248號公報 ' [非專利文獻1]發明協會公開技法2005-501872號 - [非專利文獻2]日經新聞2007年4月10曰版 20 [非專利文獻3]初學者手冊32「初學之半導體奈米製程」 前田和夫著,工業調查會股份公司,2000年2月10日發行第 122頁 【發明内容3 發明揭示 200908129 發明欲解決之問題 將藉由加熱分解、去除乾餘刻反應生成物且經氮終結 化處理之晶圓於惰性氣體環境腔室中保管,藉由批次式 CVD埋入電極物質之方法中,隨著半導體之微細化進展, 5因半導體製造線之待機時間中之再氧化,於各晶圓會產生 接觸電阻之偏差。 又,於專利文獻1之方法中,以單片方式去除自然氧化 膜後,於同一反應室内進行藉由紅外線燈將乾蝕刻反應生 成物於70 C附近之溫度以1分鐘左右之時間去除之處理。然 10而’於相同反應室進行自然氧化膜之乾蝕刻與反應生成物 分解、去除時’乾蝕刻反應宜於5〇。(:以下,反應生成物之 分解、去除必須加熱至100°C前後,因此難以將反應室内溫 度保持於適合兩反應之溫度。 進而’如專利文獻2般於相同裝置進行乾蝕刻前步驟與 15 CVD後步驟時,雖然不會引起再氧化之問題,但無法組合 單片式前步驟與批次式後步驟,且有產生粒子之危險。 本發明之目的係提供一種凌駕上述先前技術,可適用 於微細化之半導體裝置之用於防止半導體矽晶圓再氧化之 保護方法。 2〇 又,本發明之目的係提供一種半導體裝置之製造方 法,其可將經乾蚀刻處理之晶圓至下一步驟之電極物質成 膜之前保持不產生再氧化,且可適當地進行乾蝕刻反應生 成物之去除。 用以欲解決問題之手段 200908129 ’曰曰圓之表面保護方法,盆 特徵在於··使存在於料财㈣^之氧化鮮含氣ς 侧氣狀應’生纽私絲後,於麵«之前藉由 加熱將前述反應生成物分解、去除。 5具體敛述之,將於表面殘存有使存在於半導體石夕晶圓 表面之氧化膜與含氟之姓刻氣體進行餘刻反應之反應生成 物之半導體W於靴以下之溫度、上大氣壓 以下之惰性氣體環境内保持8小時以内,或者於與潔淨室之 空氣同等之空氣或於該空氣中混合惰性氣體之混合氣體環 10境内保持2小時以内,以保護氧化膜乾钱刻後至電極物質成 膜之前的半導體矽晶圓之表面。 又,本發明係提供-種半導體裝置之製造方法,立係 將存在於半導體石夕晶圓表面之氧化膜乾触刻後,為連接半 導體石夕與電極物質而進行電極物質之成膜者,其特徵在 15於:於進行本發明之表面保護後,於成膜電極物質之前, 藉由加熱將前述反應生成物分解、去除。 於本發明中,氧化膜係Si基板之熱氧化膜、自然氧化 膜等,以下主要說明自然氧化膜之例。 於本發明中,作為蝕刻氣體,可使用氟化氫、hi^NH3 20之混合氣體、專利文獻5所記載之氫及氮中之至少一種之第 1氣體與不含成為粒子之原因之碳及引起氧化之氧之含氟 之第2氣體之混合氣體,具體而言,可使用經以2.45GHz之 微波激發或未激發之Η、N、NH3等氣體與NF3之混合氣體。 又’亦可使用經微波激發之NH3或未微波激發之HF與NF3 200908129 之混合氣體。微波激發氣體與NF3之混合氣體之反應,因為 於6〇C以上不進行,故反應宜於5(TC以下、特別是3(rc以 下之溫度進行。 本發明者們,藉由微波激發之Hr NH3氣體與1^3之混 5合氣體於厚度5〇〇nm之Si〇2膜上開寬度(H)不同之接觸孔, 藉由加熱分解、去除反應生成物之同時,進行氳終結化處 理於埋入與露出之Si連接之多晶梦之際,調查自形成接 觸孔至P-doped多晶矽成膜之潔淨室内保管時間與接觸電 阻不增大之保持時間⑴之關係’結果得到H=9〇nm、t=3小 10 時;H=80nm、t=90分鐘;H=70nm、t=50分鐘;H=6〇nm、 t=40分鐘之關係。 於上述厚度為5〇〇nm之Si〇2膜上,以乾钱刻開有寬产(η) 為90nm、80nm、70nm、60nm之接觸孔,即使將殘留有反 應生成物之晶圓放置於氮氣環境之加載互鎖腔室8小時,亦 15 不會發生接觸電阻增大。 進而,將同樣殘留有反應生成物之晶圓放置於潔淨室 内’結果於放置2小時内不發生接觸電阻增大。確認存在於 潔淨室空氣中之微量水份使反應生成物層之表面部成為多 孔之現象,認為藉此而產生接觸電阻之變化。 20 關於半導體裝置之微細化程度與露出於接觸孔内底部 之原子狀Si之再氧化之關係,如前段落所記載時如下所述 考量。再者,接觸孔之直徑依照圖案規則而定,於現在之 半導體裝置中係70〜90nm,但認為40nm之實現係二三年内。 (1)接觸孔大,即使露出面積大之Si結晶多少再氧化, 200908129 接觸電阻之減少亦少。 (2) 於藉由加熱分解、去除反應生成物之狀態下,即使 將半導體矽晶圓(以下稱為「晶圓」)保持於惰性氣體環境 中’保持時間達數小時以上時,微細的接觸孔亦無法充份 5防止再氧化。氫終結化處理亦同樣無法充份防止再氧化。 (3) 飿刻氣體與厚度一般為2nm左右之自然氧化膜之氧 化矽反應時,因為生成矽化氟、銨矽化氟等反應生成物, 故原子狀Si被反應生成物覆蓋。反應生成物由於附著於與 進行自然氧化膜蝕刻之處相同之處,故存在於必須防止再 10 氧化之接觸孔底部。 (4)一般的潔淨室由於並不特別圖謀低溼度化,故其相 對溼度有到40%左右之情形。於如此潔淨室内所包含之尺 分,係充份使乾蝕刻反應生成物變質之高濃度。因此 a 蝕刻反應生成物對大氣中之微量水分係敏銳,於潔^ a乾 15維持保護作用之時間最高為2小時左右。 至内
於惰性氣體中 間保護作用。 乾钱刻反應生成物係持續8小 時之長時 (5) 30分鐘以内時,即使於潔淨室内,原子狀s 受到招致接觸電阻之變動之氧化。 亦不會 20 利用上述現象,本申請專利範圍第丨項之發明係' 電極物質之前,利用自然氧化膜之乾蝕刻^ ?至成犋 耐再氧化保護膜。於此保護中,晶圓所鸱 、物作為 叫尸叮曝露之氣體 & 氬氣等惰性氣體環境。惰性氣體係工鼇[ ’、氣氣、 萊上之純氮氣、 等,與反應生成物反應之水分為低者。 ^ 歡氣 〜奴性氣趲壤境< 11 200908129 壓力比50Pa低時,比乾蝕刻之壓力低,有反應生成物分解 之虞。又,壓力為常壓以上時,必須特殊的保護容器,並 不經濟。於該惰性氣體中,乾姓刻反應生成物之保護效果 持續時間為8小時左右。一般的半導體製造線由於係8小時 5輪班制,故可交渡受到保護的晶圓至下一移動位置。 進而’晶圓所曝露之空間亦可為潔淨室之空氣等,或 者亦可藉由使惰性氣體流動於配置在潔淨室内之晶圓保管 箱等之方法保護晶圓。於潔淨室中,因為反應生成物保護 膜因空氣中之水分而變質,故該保護效果所持續時間為2小 10 時左右。 又’晶圓所曝露之空間之溫度超過100°c時,有反應生 成物分解之虞。 本發明法適用於圖案規則為50〜90ηιη之半導體裝置製 造時,可達成先前之氫終結化處理等所無法達成之保護效 15果。即使將本發明適用於比上述長之圖案規則之半導體裝 置’亦可達成與先前同程度以上之保護效果。 接著’詳細說明本發明之半導體裝置之製造方法。 於本發明中’自然氧化膜蝕刻反應生成物之分解、去 除’係於電極物質成膜裝置中,於該皮膜形成之前藉由加 20熱至130〜200°c而進行。作為之後之電極物質係成膜 P-doped多晶矽、a卜 Cu、Co、Ni、WSi2、CoSi2、TiSi2、
NlSl2等° Cu之情形,藉由無電鍍Cu進行成膜,但於濺鍍裝 置或CVD裝置成膜底膜TiN。Ai之情形亦相同,於濺鍍TiN 之底膜形成過程中分解去除反應生成物,之後進行A1之蒸 12 200908129 鍵。又,亦有如TiN/Al/Cu專成為多層構造之情形。關於其 他之電極形成物質,顯示於非專利文獻3:初學者手冊32「初 學之半導體奈米製程」前田和夫著,工業調查會股份公司, 2000年2月10日發行第122頁。 5 於本發明中,將該底膜TiN與Cu等全體總稱為電極物 質。於本發明中,所謂電極物質成膜之前,係於最下層之 電極物質成膜裝置内該最下層成膜之前,係與電極形成物 質形成之晶圓片數相同片數之狀態。即,以其他裝置進行 自然氧化膜之分解、去除時,成為原子狀Si露出之狀態, 10於將晶圓移動至電極物質形成裝置之階段,原子狀&被氧 化所故。進而,例如藉由CVD之多晶矽成膜處理片數係100 片,藉由乾蝕刻之處理片數係25片之情形,因為由4次處理 可得到100片之晶圓,故重要的是藉由對此1〇〇片一次進行 反應生成物去除,使100片晶圓之接觸電阻一致。反應生成 !5物之分解自10(rC左右開始,於綱^左右結束。朝電極物 質成膜處理溫度升溫時,一面進行排氣一面於通過上述溫 度範圍時排氣、去除反應生成物中之H、N等易氣化之物質。 本發明亦提供-種半導體裝置之製造讀,係將存在 於半導體矽晶圓表面之氧化膜以單片式或批次式乾蝕刻 後,為連接半導體石夕與電極物質而以批次式進行電極物質 之成膜者(其中,批次式電極物質成媒處理晶圓片數較批次 式乾侧處理晶㈣數乡)’其雜在於:於進行巾請專利 範圍第1項之表面保護至達到批次式電極物質處理片數為 止後,接著就全部的半導體石夕晶圓於同一裝置内進行藉由 13 200908129 加熱分解、去除前述反應生成物之處理,然後於30分鐘以 内將半導體梦晶圓移動至電極物質形成裝置。此方决於藉 由反應生成物之保護上與上述之情形相同’但特徵在於以 與電極物質成膜不同之裝置進行反應生成物之分解、去 5 除。其結果,將晶圓移動至電極物質形成裝置時,雖然原 子狀Si曝露於潔淨室之空氣、加載互鎖腔室之惰性氣體 等,但藉由將此時間設為3〇分鐘以内,可避免接觸電阻之 變動。 本發明之半導體裝置之製造方法之相對於專利文獻1 10及5之方法所具有之優點如下所述。(1)再氧化防止效果高、 可抑制微細半導體裝置之接觸電阻增大;(2)將自然氣化膜 钱刻裝置之反應室溫度保持於低、可使反應速度增大;(3) 因為於電極物質成膜裝置中,對批次處理之晶圓整體一起 且同時地去除保護膜,故接觸電阻穩定化;(4)關於乾蝕刻 15及電極物質成膜,可任意組合單片處理與批次處理,又亦 可任意設定批次處理之片數。丘,關於此等,不論如何組 二且如何没定處理片數,接觸電阻因為成一定,故可抑制 +導體製造線之待機時間中之再氧化。 接著’說明本發明之較佳實施態樣。 2〇 好於自然氧化膜之乾蝕刻後進行專利文獻5提案之惰性 it體冷卻時,可抑制產生粒子。於乾钮刻處理後,在乾麵 刻反應室内或專用之冷卻室内朝晶圓之上下面之一方或兩 、射,、有0 -30 c之溫度之惰性氣體,藉此冷卻晶圓 冷部後晶_動至加載互鎖腔室或潔淨室。作為惰性^ 14 200908129 體,宜使用不與半導體反應且便宜之氮。氮於0〜-30°C、特 別是-10〜-20°C之範圍對冷卻有效。未進行此冷卻時,有反 應生成物之一部分粒子化之虞。 氮宜使用二重管、散熱片等與具有0〜-30°c之溫度之液 5 體例如鹽水、乙二醇等進行熱交換,調節至該液體之溫度。 如此製造恆溫氣體之恆溫處理裝置,於專利文獻5日本特開 平7-121248號公報等發表,又可使用市售之熱冷卻器 (thermo chiller)。熱冷卻器係由SMC股份公司販售,先前係 用來將蚀刻器之反應槽以士 3°C之精度保持在-2(TC至+40°C 10 之一定溫度。於本發明中,可利用既存之蝕刻器冷卻用冷 卻器,使其冷卻氣體之一部分迁迴後使用。或者,亦可利 用既存之蝕刻器用冷卻器鹽水等之冷卻液槽,於半導體表 面處理裝置内進行熱交換。 圖式簡單說明 15 第1圖係本發明之一實施態樣之自然氧化膜之批次式 蝕刻裝置之剖面圖。 第2圖係第1圖之Π-ϋ線剖面圖。 第3圖係第1圖之皿-瓜線剖面圖。 第4圖係本發明之一實施態樣之單片式蝕刻裝置之剖 20 面圖。 第5圖係反應氣體喷射器之平面圖。 第6圖係第4圖之IV-IV線剖面圖。 第7圖係顯示本發明之晶圓支撐治具之另一實施例之 圖。 15 200908129 第8圖係CVD裝置之剖面圖。 第9圖係第8圖之κ-IX線剖面圖。 【實施方式J 用以實施發明之最佳形態 5 以下,參照第1圖至第3圖說明本發明之批次式自然氧 化膜之乾蝕刻法之實施態樣。乾蝕刻裝置係處理準備室21 與反應室30之二段構造。 第1圖係乾蝕刻複數片晶圓之自然氧化膜之裴置之水 平剖面圖,第2圖係Π-Π線之剖面圖,第3圖係皿-诅線之剖 10 面圖。 於此等圖中,H2、N2等分子狀或NH3等化合物狀第1氣 體流入管3、及NF3等第2氣體流入管卜2開口於内面經陽極 氧化處理之由鋁形成之反應槽5之缺口處5a,藉由分隔板5b 保持前端(參照第1圖)。此等之氣體流入管1、2、3係前端成 15形為縱長之箱體狀,於箱體内開口有與晶圓片數大致相等 之氣體喷射孔。於第1氣體流入管3可附設2.45GHz之微波產 生器。 反應槽5於内部由冷卻流路π蛇行之鋁筒構成,冷媒以 適於乾姓刻之溫度保持於反應容器内,且保持於鋁不受氟 20系氣體侵蝕之溫度。本發明之乾蝕刻裝置,因為未併設用 以去除反應生成物及氫終結化處理之加熱機構,故不會有 因該等機構所造成之溫度上升。 又,將反應氣體及未反應氣體排出爐外之排氣管13形 成於與氣體流入官卜2、3對稱之位置。於該排氣管13配置 16 200908129 有未圖示之閥及泵,將配置有晶圓10之反應室30吸引至 66Pa(0.5torr)〜2_5kPa(20torr)之壓力。 於反應室30,晶圓10藉由治具9(參照第2圖)以晶圓面 l〇b朝向上下方向之方式配置。治具9連結於旋轉軸11,於 5 反應室30内升降,且於第2圖所示之狀態經由〇型環29強固 地連結底板8及反應槽5。旋轉軸11經由軸承31例如以 5〜lOrpm程度旋轉。治具9以3根垂直柱28a、b、c(於第3圖 中28c位於與28b對稱之位置,但未圖示)固定,該3根垂直 柱28a、b、c係位於直徑比晶圓10稍大之上板26與底板27之 10 間,於垂直柱28a、b、c安裝有夾住晶圓10之爪(未圖示)。 反應室30藉由底板8封閉下側,旋轉轴11經由安裝於底板8 之軸承31旋轉時’晶圓1〇亦與治具9一同旋轉。又’亦可將 反應室30與處理準備室21上下顛倒。22係處理準備室之反 應槽。 15 於本發明中,將反應室内減壓至真空後,導入由第1 及第2氣體構成之反應氣體,進行自然氧化膜等之去除。 較佳之蝕刻條件如下所述。 (1)微波激發餘刻 1. 微波輸出
20 8英吋晶圓:3000W
12英吋晶圓:6000W 2. 氣體條件 壓力:H2、N2-0.l3Pa- 1.3Kpa 流量:H2、N2_lL/min 17 200908129 (2)未進行微波激發之敍刻 將壓力及流量調整為比(丨)多 藉由從喷射管15之孔15a噴射冷卻用氣氣,將晶圓1〇冷 部,接著停止冷卻用氮氣之噴射,自第以體流入 管3流入 5氮氣,使反應室内成為常壓,使晶_與治具9及底板卜 同下降,移動至處理準備室21,之後藉由叉狀治具拉出至 潔淨室,將反應生成物作為表面保護膜利用。 以下’參照第4圖至第7圖說明本發明之自然氧化膜之 單片式乾侧法。於此等圖中,與第i圖至第3圖之裝置相 1〇同之要素賦予相同參照符號。又,其等之功能與參照扪圖 至第3圖所說明者相同。 第4圖至第7圖所不之裝置係反應室丄與處理準備室21 之上下二段構造。再者,亦可將反應室丨與處理準備室以上 下顛倒。
15 帛4圖所不之治具9之支持腕43,以自固定於前端之L 字前端44向上延伸之銷之尖端支撐晶圓1〇。46(第旧、第3 圖)係概念地表示第1氣體、第2氣體之乾韻刻氣體喷射器。 乾餘刻氣體喷射器46(第5圖),係將h2、n2等分子狀或 nh3等化合物狀第i氣體流入管48、及Nf3等第2氣體流入管 20 49成雙重螺旋狀地配置,分別自噴出孔48a、49a喷射第1氣 體或第2氣體。於第1氣體流入管48可附設2 45GHzi微波產 生器。 於第4圖所不之位置’乾餘刻晶圓10之自然氧化膜。之 後使晶圓10下降至處理準備室21,自一根氣體噴射管42對 18 200908129 晶圓ίο喷射冷卻用氮氣。然後,藉由又狀治具將晶圓10拉 出至潔淨室,以反應生成物作為表面保護膜利用。 於第7圖顯示與第4圖相反地將乾蝕刻氣體向上喷射之 噴射管46。 5 於第8圖、第9圖係顯示藉由CVD進行反應生成物之分 解' 去除及電極物質之成膜之實施態樣之裝置。於此等圖 中,70係反應槽,71、72、73係反應氣體或載體氣體之流 入管。 75係反應槽,76係排氣管,78係用於分解反應生成物 10之燈加熱器,藉由將晶圓10加熱至100〜20(TC,使自然氧化 膜之乾蝕刻反應生成物氣化,自排氣管76排氣。進而,藉 由加熱燈進行升溫,進行多晶矽等之成長。 產業之可利用性 如上所說明’本發明係於微細化半導體裝置中,可防 15止矽之再氧化,使接觸電阻穩定,提升良率。 以上’就乾姓刻自然氧化膜之情形進行說明,但乾蝕 刻較厚之熱氧化膜之情形亦同樣,成為原子狀&由矽氟化 物等反應生成物皮膜覆蓋之狀態,故可將該狀態之晶圓於 潔淨室保管,之後進行CVD等處理。 2〇 【圖式簡單說明】 第1圖係本發明之一實施態樣之自然氧化膜之批次式 餘刻裝置之剖面圖。 第2圖係第1圖之Π-Π線剖面圖。 第3圖係第1圖之瓜·皿線剖面圖。 19 200908129 第4圖係本發明之一實施態樣之單片式蝕刻裝置之剖 面圖。 第5圖係反應氣體喷射器之平面圖。 第6圖係第4圖之IV-IV線剖面圖。 5 第7圖係顯示本發明之晶圓支撐治具之另一實施例之 圖。 第8圖係CVD裝置之剖面圖。 第9圖係第8圖之IX-IX線剖面圖。 【主要元件符號說明】 1.··第2氣體流入管(反應室) 15a...孔 2...第2氣體流入管 17…冷卻流路 3...第1氣體流入管 18...第1氣體流入管 5...乾飯刻反應槽 21...處理準備室 5a...缺口處 22…反應槽 5b...分隔板 26·.·上板 8...底板 27…底板 9...治具 28a.··垂直柱 10...晶圓 28b...垂直柱 10b...晶圓面 28c…垂直柱 11.··旋轉軸 29...0型環 13...排氣管 30...反應室 15...喷射管 31...軸承 20 200908129 42...氣體噴射管 55...加載互鎖腔室 43…支持腕 70...反應槽(CVD反應室) 44..丄字前端 71…氣體流入管 46...乾餘刻氣體喷射器 72…氣體流入管 48...第1氣體流入管 73…氣體流入管 48a...喷出孔 75."反應槽 49…第2氣體流入管 76...排氣管 49a...噴出孔 78.·.燈加熱器 21

Claims (1)

  1. 200908129 十、申請專利範園: 1· 一種半導體矽晶圓之表面保護方法,其特徵在於: 使存在於半導體矽晶圓表面之氧化骐與含氟之蝕 刻氣體反應,生献應生成物後,於進行_之前藉由 5 加熱將前述反應生成物分解、去除。 曰 2. 一種氧化膜乾蝕刻後至電極物質成膜之前的半導體矽 晶圓之表面保護方法,其特徵在於: i其係申請專利範圍第i項之半導財晶圓之表面保 10 護方法,於生成前述反應生成物後,將前述半導體矽晶 10 *於靴以下之溫度、娜以上大氣壓以下之惰性: 體環境内料8小相内,或者於與料室之空氣同等 之空氣或於該空氣中混合惰性氣體之混環 保持2小時以内。 Μ 3.—種半導體裝置之製造方法,係將存在於半導體石夕晶圓 表面之氧化膜乾_後,為連接半導_與電極物質而 進行電極物質之成膜者,其特徵在於: 於進行申請專利範圍第1項或第2項之表面保護 於成膜電極物質之前藉由加熱將前述反應生成物分 解、去除。 20 4. 一 ·. 種半導體裝置之製造方法,係將存在於半導體石夕晶圓 、面之氧化膜以單片式或批次式乾侧後,為連接半導 ^夕與電極物質而以批次式進行電極物質之成膜者(其 批-人式電極物質成膜晶圓處理片數較批次式乾侧 處理晶圓片數多),其特徵在於: 22 200908129 於進行申請專利範圍第1項或第2項之表面保護至 達到批次式電極物質成膜處理片數為止後,接著就全部 的半導體矽晶圓於同一裝置内藉由加熱將前述反應生 成物分解、去除,然後於30分鐘以内將前述半導體矽晶 5 圓移動至電極物質成膜裝置。 5. 如申請專利範圍第3項或第4項之半導體裝置之製造方 法,其中前述蝕刻氣體係氫及氮中之至少一種之第1氣 體、與不含碳及氧之含氟之第2氣體之混合氣體。 6. 如申請專利範圍第4項或第5項之半導體裝置之製造方 10 法,其中將前述第1氣體進行微波激發。 7. 如申請專利範圍第6項之半導體裝置之製造方法,其中 於50°C以下之溫度進行前述乾蝕刻反應。 8. 如申請專利範圍第7項之半導體裝置之製造方法,其中 前述乾银刻反應後,藉由對殘存有反應生成物之半導體 15 矽晶圓喷射具有-30〜+25°C之溫度之惰性氣體,而將半 導體矽晶圓冷卻。 23
TW097123152A 2007-06-22 2008-06-20 Method for protecting semiconductor wafer and process for producing semiconductor device TW200908129A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007165279 2007-06-22

Publications (1)

Publication Number Publication Date
TW200908129A true TW200908129A (en) 2009-02-16

Family

ID=40185591

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097123152A TW200908129A (en) 2007-06-22 2008-06-20 Method for protecting semiconductor wafer and process for producing semiconductor device

Country Status (5)

Country Link
US (1) US20100184297A1 (zh)
JP (1) JP5194008B2 (zh)
KR (1) KR101131730B1 (zh)
TW (1) TW200908129A (zh)
WO (1) WO2009001774A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011018831A1 (ja) * 2009-08-10 2011-02-17 株式会社アルバック 半導体シリコンウェーハのコンタクトホール表面保護膜除去及びコンタクトホールへの埋込み成膜装置並びに方法
DE102017210450A1 (de) * 2017-06-21 2018-12-27 Siltronic Ag Verfahren, Steuerungssystem und Anlage zum Bearbeiten einer Halbleiterscheibe sowie Halbleiterscheibe
US11022879B2 (en) * 2017-11-24 2021-06-01 Asm Ip Holding B.V. Method of forming an enhanced unexposed photoresist layer
US20190329286A1 (en) * 2018-04-27 2019-10-31 Raytheon Company Uniform thin film deposition for poly-p-xylylene
CN113451183B (zh) * 2020-06-03 2023-03-31 重庆康佳光电技术研究院有限公司 一种晶圆盒

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5303671A (en) * 1992-02-07 1994-04-19 Tokyo Electron Limited System for continuously washing and film-forming a semiconductor wafer
US5505816A (en) * 1993-12-16 1996-04-09 International Business Machines Corporation Etching of silicon dioxide selectively to silicon nitride and polysilicon
JP2001284307A (ja) * 2000-03-29 2001-10-12 Ftl:Kk 半導体の表面処理方法
KR100431657B1 (ko) * 2001-09-25 2004-05-17 삼성전자주식회사 웨이퍼의 처리 방법 및 처리 장치, 그리고 웨이퍼의 식각방법 및 식각 장치
JP3954833B2 (ja) * 2001-10-19 2007-08-08 株式会社アルバック バッチ式真空処理装置
KR100443121B1 (ko) * 2001-11-29 2004-08-04 삼성전자주식회사 반도체 공정의 수행 방법 및 반도체 공정 장치
US7611995B2 (en) * 2003-04-22 2009-11-03 Tokyo Electron Limited Method for removing silicon oxide film and processing apparatus
JP4860219B2 (ja) * 2005-02-14 2012-01-25 東京エレクトロン株式会社 基板の処理方法、電子デバイスの製造方法及びプログラム
JP5046506B2 (ja) * 2005-10-19 2012-10-10 東京エレクトロン株式会社 基板処理装置,基板処理方法,プログラム,プログラムを記録した記録媒体

Also Published As

Publication number Publication date
JP5194008B2 (ja) 2013-05-08
JPWO2009001774A1 (ja) 2010-08-26
KR101131730B1 (ko) 2012-04-06
KR20100036255A (ko) 2010-04-07
WO2009001774A1 (ja) 2008-12-31
US20100184297A1 (en) 2010-07-22

Similar Documents

Publication Publication Date Title
TWI815809B (zh) 無水的蝕刻方法
TWI669996B (zh) 用於積體電路製造之方法
JP4340830B2 (ja) 半導体装置のゲート絶縁膜形成方法
JP5374039B2 (ja) 基板処理方法、基板処理装置及び記憶媒体
TWI331364B (zh)
TWI636501B (zh) 使用水蒸氣處理將材料層從基材移除的方法
TWI604562B (zh) 選擇性氮化方法
US20070099421A1 (en) Methods For Forming Cobalt Layers Including Introducing Vaporized Cobalt Precursors And Methods For Manufacturing Semiconductor Devices Using The Same
JPH07118855A (ja) 複合被膜を沈積する方法
JP2001244214A (ja) シリサイド膜を備えた半導体素子の製造方法
TW200926298A (en) Method of improving oxide growth rate of selective oxidation processes
TW200935513A (en) Passivation layer formation by plasma clean process to reduce native oxide growth
JP3297291B2 (ja) 半導体装置の製造方法
TW201017767A (en) Post oxidation annealing of low temperature thermal or plasma based oxidation
TW200908144A (en) Methods for high temperature etching a high-k material gate structure
TW200908129A (en) Method for protecting semiconductor wafer and process for producing semiconductor device
TW200939341A (en) Method of manufacturing semiconductor device
JP2956693B1 (ja) 金属窒化膜形成方法
JP5224570B2 (ja) 絶縁膜形成方法および半導体装置の製造方法
JPH10229080A (ja) 酸化物の処理方法、アモルファス酸化膜の形成方法およびアモルファス酸化タンタル膜
KR100578104B1 (ko) 코발트-질소 박막을 이용한 코발트 다이실리사이드에피층의 형성방법
JP3466174B2 (ja) 半導体装置およびその製造方法
JP5599623B2 (ja) 堆積チャンバにおける酸化からの導電体の保護
JPH08250716A (ja) 半導体装置の製造方法および半導体装置の製造装置
JP2007053279A (ja) 半導体装置の製造方法