TW200820761A - Solid-state imaging device and electronic device - Google Patents

Solid-state imaging device and electronic device Download PDF

Info

Publication number
TW200820761A
TW200820761A TW096134258A TW96134258A TW200820761A TW 200820761 A TW200820761 A TW 200820761A TW 096134258 A TW096134258 A TW 096134258A TW 96134258 A TW96134258 A TW 96134258A TW 200820761 A TW200820761 A TW 200820761A
Authority
TW
Taiwan
Prior art keywords
photodiode
region
independent
solid
state imaging
Prior art date
Application number
TW096134258A
Other languages
English (en)
Inventor
Atsushi Masagaki
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200820761A publication Critical patent/TW200820761A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Light Receiving Elements (AREA)

Description

200820761 九、發明說明: 【發明所屬之技術領域】 本發明係關於-種固態成像裝置以及包含該固態成像裝 置之一電子裝置。 【先前技術】 固態成像裝置已為人所知,其中以二維矩陣排列的複數 個像素之每一者包含具有一光二極體的—光電轉換部分。 - CMOS(互補錢+導體)固態成像裝置錯解為此類 P 固態成像裝置之一。CMOS固態成像裝置包含一放大電路 部分,其具有MOS(金氧半導體)電晶體以偵測在光電轉換 部分中獲得的電子作為信號且係由CM〇s程序所製造。 CMOS固態成像裝置具有若干優點,例如以低電壓採用低 功率消耗加以驅動並與周邊電路整合為一個晶片;而且開 始安裝於電子裝置,例如可攜式電子裝置。 附圖之圖1係顯示依據相關技術的固態成像裝置之一配 置的圖式。 ’ 如圖1所示,依據相關技術的固態成像裝置101包含:一 像素陣列102,其中以二維矩陣排列複數個像素1〇la; 一 垂直驅動電路103 ; —行信號處理電路1〇4 ; 一水平驅動電 路105 ; —水平信號線1〇6 ; 一輸出電路1〇7 ;以及一控制 電路108。 在固態成像裝置1〇1中,像素陣列1〇2包含以二維矩陣排 列的複數個像素l〇la,其中列控制線係提供用於圖1之橫 向方向(左右方向)上的個別像素列並且垂直信號線1〇9係提 122605.doc 200820761 供用於圖ι之縱向方向(上下方向)上的個別像素行。 在具有上述配置的固態成像裝置1〇1中,採用移位暫存 器或其他裝置形成的垂直驅動電路103按順序每次一列選 擇性地掃描像素陣列102之像素i〇la,以透過上述列控制 線供應必要的控制脈衝給選擇列之每一像素。 透過垂直#號線109將從選擇列之每一像素輸出的一信 號供應給行信號處理電路1 〇4。行信號處理電路} 〇4接收從 Ο Ο 用於個別像素行的一列之像素1〇1&輸出的信號。隨後,行 #號處理電路104實現處理,例如CDS(關聯雙重取樣)以移 除像素101a中内在的固定像素雜訊;以及接收信號上的信 號放大。 如此處理的信號係輸出為自行信號處理電路104之每一 的像素信號。明確而言,採用(例如)移位暫存器形成的水 平驅動電路105按順序地選擇行信號處理電路1〇4之每一 者以將處的U虎輸出為按順序的水平掃描脈衝仲1至 φΗη。 ,此外’輸出電路1()7對透過水平信號線⑽從行信號處理 電路104之每—者按順序供應的信號實現各種信號處理。 例如’可在輸出電路1〇7中將緩衝實現為特定信號處理, 而且可將黑色位準調整、行中的信號變化之校正、信號放 = '與顏Μ目關的處理及類似處理執行為用於緩衝的預處 二二 122605.doc 200820761 101的資訊之資料至外側。此外,控制電路108產生參考時 脈信號、控制信號以及類似信號以在垂直驅動電路1 〇 3、 行信號處理電路104及水平驅動電路105中操作。該等信號 係根據垂直同步信號、水平同步信號、主時脈及類似信號 而產生並供應給垂直驅動電路103、行信號處理電路1〇4、 水平驅動電路105及類似電路。 圖2顯示三電晶體型電路配置,例如用於像素1〇la的配 置。 如圖2所示,在該電路配置中,一光二極體(pD)之陰極 (η區)係透過傳輸電晶體Trl與放大電晶體Tr3之閘極連接。 與放大電晶體Tr3之閘極電連接的節點係稱為,,浮動擴散 (FD)1’。傳輸電晶體Trl係連接在光二極體與浮動擴散 (FD)之間且採用透過傳輸線U1供應給其閘極的傳輸脈衝 (|)TRG加以開啟,從而將由光二極體(pD)以光電方式轉換 的信號電荷傳輸至浮動擴散(FD)。 一重没電晶體Tr2係在其汲極處與像素電源供應vdd丨連 接並且其源極係與浮動擴散(FD)連接。重設電晶體Tr2係 採用透過重設線112&供應給其閘極的重設脈衝開啟並 藉由下列方式重設浮動擴散(FD):將信號電荷從光二極體 (PD)傳輸至浮動擴散(FD)之前,將電荷從浮動擴散放 電至像素電源供應Vddl。 放大電晶體Tr3係在其閘極處與浮動擴散(FD)連接而且 其汲極係與像素電源供應Vdd2連接,其源極係與垂直信號 線113連接。在藉由重設電晶體Tr2重設之後,放大電晶體 122605.doc 200820761
Tr3輸出從浮動擴散(FD)獲得的電位至垂直信號線ιΐ3作為 重設位準。此外,在藉由傳輸電晶體Trl傳輸信號電荷至 垂直信號線113作為信號位準之後,放大電晶體Tr3輸出從 浮動擴散(FD)獲得的電位。 在驅動該像素時,藉由在高位準與低位準之間切換的像 素電源供應vddi所引起的影響來波動放大電晶體Tr3之汲 極0 另一方面,圖3顯示四電晶體型電路配置,例如用作用 於像素101a的另一電路配置。 如圖3所示’除光電轉換裝置(例如光二極體(PD))以外, 該電路配置包含四個電晶體Trl至Tr4。此處,該等電晶體 Trl至Tr4係形成為(例如通道M〇S電晶體。 光二極體(PD)以光電方式將接收的光轉換成光電荷(本 文中為電子),其一數量對應於接收的光之一數量。光二 極體(PD)之陰極(N型區)係透過傳輸電晶體Trl與放大電晶 體Tr3之閘極連接。與放大電晶體Tr3之閘極電連接的節點 變為浮動擴散(FD)。 檢向方向上的線路,即,傳輸線1丨4、重設線1丨5及選擇 線116對一列中的像素係共同的且由垂直驅動電路加以控 制。然而,用以固定像素101a2p型井電位的ρ型井線路 117係固定於接地電位。 此外’在此類電路配置中,傳輸電晶體Tri係連接在光 二極體(PD)之陰極與浮動擴散(FD)之間且藉由透過傳輸線 114供應給其閘極的傳輸脈衝+TRG加以開啟,從而將在光 122605.doc 200820761 一極體(PD)中以光電方式轉換的光電荷傳輸至浮動擴散 (FD) 〇 重设電晶體Tr2係在其汲極處與像素電源供應vdd連接並 且其源極係與浮動擴散(FD)連接。重設電晶體Tr2係藉由 透過重设線115供應給其閘極的重設脈衝φρ^τ開啟,並藉 由下列方式重設浮動擴散(FD):將信號電荷從光二極體 (PD)傳輸至浮動擴散(FD)之前,將電荷從浮動擴散(FD)放 電至像素電源供應Vdd。放大電晶體Tr3係在其閘極處與浮 動擴散(FD)連接而且其汲極係與像素電源供應Vdd連接。 在重設電晶體Tr2已重設浮動擴散(FD)之後,放大電晶體 Tr3輸出從浮動擴散(FD)獲得的電位作為重設位準。此 外,在傳輸電晶體Trl已傳輸信號電荷之後,放大電晶體 Tr3輸出從浮動擴散(FD)獲得的電位作為信號位準。 選擇電晶體Tr4係在其汲極處與放大電晶體Tr3之源極連 接而且其源極係與垂直信號線u 8連接。選擇電晶體係 藉由透過選擇線116供應給其閘極的選擇脈衝所開 啟,從而將像素101a設定至選擇狀態以便將從放大電晶體 Tr3輸出的信號供應給垂直信號線118。 圖4 A係一示意俯視圖,其顯示相關技術之固態成像裝置 101之像素101a的配置,而且圖4B係沿圖4A之線A_A的斷 面圖。此處,該放大電路部分包含對應於上述4電晶體型 電路配置的配置。 如圖4A所示,相關技術之像素1〇la包含一光電轉換部分 (由X!表示),其具有包含電荷累積區的光二極體;以及放 122605.doc 200820761 大電路部分(由X2表示),其包含用以讀取在光二極體中獲 得的電荷之電晶體(由Tr 1至Tr4表示)。光電轉換部分以光 電方式轉換入射光並累積在其中產生的電荷。放大電路部 分轉換並放大在電荷累積區中累積的電子以回應一像素之 上述選擇(參見(例如)日本未審的專利申請公告案第2〇〇6_ 120804號)。 如圖4B所示,該光電轉換部分具有一配置,其中將光二 極體(光電轉換裝置)125提供在一半導體基板(例如矽基板) 之一個主要表面(在此範例中為上表面)上。光二極體l25包 含具有高濃度的P型雜質區123,以及N型雜質區124。該半 導體基板係採用具有低濃度的第一導電率型(p型)或具有 可選濃度的第二導電率型…型)形成。光二極體125係形成 該光電轉換部分之一主要部分的一埋入式光二極體,並且 形成於其表面上的高濃度p型雜質區123可減少暗電流。另 方面β亥放大電路部分包含具有南濃度的N型雜質區127 作為面向傳輸電晶體Trl之位置處的電晶體ΤΗ之汲極,其 源極係橫跨閘極126的上述光二極體125。在傳輸電晶體 之外側上开)成與光二極體125及N型雜質區127接觸的 凡件隔離體128a及128b,因此該等隔離體係曝露於主要表 面且具有比P型雜質區123&NS雜質區m深的深度。 m(淺溝渠隔離)、L〇c〇s(本地㈣化)或類似物可用於此 等元件隔離體128a及128b。 每次在所有像素之光二極體中實行電子快門操作,此係 在CMOS固態成像裝置中希望加以改良的特徵之一。在具 122605.doc 200820761 有依據相關技術之像素配置的固態成像裝置中,每次實行 所有像素之光二極體的快門操作,以便開啟傳輸電晶體 (Trl)及重設電晶體(Tr2),因此該光二極體及該浮動擴散 之電壓係波動至電源供應電壓Vdd。只要CM〇s固態成像 裝置具有上述相關技術配置,就始終同時重設該浮動擴散 以及该光二極體。因此,可能難以個別地波動(選擇)該浮 動擴散及該光二極體之電壓。 然而’較佳不波動半導體基板122之電位以便改良電子 快門操作特徵。因為CM〇s固態成像裝置之半導體基板122 係提供為其他周邊電路及裝置的共同基板,所以若改變半 導體基板122之電位,則存在不利影響可能會施加於周邊 電路及裝置的風險。此外,可存在—配置,其中提供分離 線路以使該浮動擴散及該光二極體之電壓能分離地發生變 化以便改良電子快門操作特徵。然而,此類配置可使光二 極體之孔徑比降低’此因而並非較佳。分離提供的線路可 使放大電路部分之區域增加。 雖。CMOS固態成像裝置具有期望加以改良的若干特 斂,但疋在改良其特徵方面存在對CM〇s固態成像裝置的 限制,如通常藉由上述範例所代表。 【發明内容】 需要提供-種固態成像裝置,其能夠改良特徵而不取決 ;土板之電位的波動,同時將孔徑比控制為不降低;以及 種包含該固態成像裝置之電子裝置。 依據本發明之一具體實施例,提供一固態成像裝置,其 122605.doc 200820761 包含具有以二維矩陣排列的複數個像素之一成像區域。該 等像素之每一者包含具有第一導電率型電荷累積區域的: 光二極體以及用以讀取在該光二極體處獲得的電荷之—電 晶體。該複數個像素之至少部分包含與該光二極體及該電 晶體隔離的一獨立第一導電率型區,彡中該獨立第一導電 率型區係連續地提供在鄰近像素之間且非均句地在每—像 素内。依據該固態成像裝置,可將獨立電位提供給該獨立 第一導電率型區。 依據本發明之另一具體實施例,提供一電子裝置,其包 含一固態成像裝置’該固態成像裝置包含具有以二維矩陣 排列的複數個像素之一成像區域。該等像素之每一者包含 具有第-導電率型電荷累積區域的一光二極體以及用以讀 取在該光二極體處獲得的電荷之—電晶體。該複數個像素 之至少部分包含與該光二極體及該電晶體隔離的一獨立第 -導電率型區’其中該獨立第一導電率型區係連續地提供 在鄰近像素之間且非均句地在每一像素内。依據該電子裝 置’可將獨立電位提供給該獨立第一導電率型區。 依據本發明之一固態成像裝置之一具體實施例,一獨立 弟1電率型區係、連續地形成在鄰近像素之間且非均句地 、s埋θ像素内。因& ’可以藉由下列方式改良所需特徵: ^擇提供給該獨立第—導電率型區的電位而不取決於基板 電位之波動’同時將—孔徑比控制為不降低。 依據本發明之_雷子梦署 — 、之一八體貝施例,為該電子裝 要邛刀的一固怨成像裝置包含一獨立第一導電率 122605.doc -12· 200820761 型區,其係連續地形成於鄰近像素之間且非均勻地在每一 像素内。因此,可以藉由下列方式改良所需特徵:選擇提 供給該獨立第一導電率型區的電位而不取決於基板電位之 波動’同時將一孔徑比控制為不降低。 【實施方式】 以下參考圖式來說明本發明之具體實施例。 在本發明之具體實施例中,為一電子裝置(例如相機及 行動電話單元)之一主要部分的一 CM0S固態成像裝置將加 以說明為一固態成像裝置之一範例。應注意,一 CM〇s固 悲成像裝置的總配置(其將在本發明之具體實施例中加以 說明)係類似於圖1所示之固態成像裝置i 〇丨的總配置。 圖5A至5C係顯示依據本發明之一具體實施例的一固態 成像裝置之圖式,其係依據本發明之一具體實施例的一電 子裝置之一主要部分。圖5 A係顯示該固態成像裝置之一像 素的一配置之一範例的示意俯視圖。圖化係顯示該配置之 一第一範例的示意斷面圖;以及圖5C係顯示該配置之一第 一範例的斷面圖。如圖5 A所示,依據本發明之一具體實施 例的固態成像裝置1包含採用一光電轉換部分(藉由圖5 a中 的參考數字X!’所顯示)及一放大電路部分(藉由參考數字χ2, 所顯示)形成的一像素la。該光電轉換部分包含具有一電 荷累積區的一光二極體(光電轉換裝置)。該放大電路部分 包含用以讀取在該光二極體處獲得的電荷之電晶體(藉由 參考數字Trl至Tr4表示)。 該光電轉換部分具有一配置,其中將一光二極體5提供 122605.doc -13 - 200820761 在一半導體基板(例%,石夕基板)之一個主要表面(在此具體 實施例中為上表面)上。光二極體5包含具有高濃度的?型 雜質區3,以及N型雜質區4。該半導體基板係採用具有可 選雜質濃度的第一導電率型…型)或具有低濃度的第二導 電率型(P型)形成。光二極體5係一埋入式光二極體,其形 成該光電轉換部分之一主要部分並以光電方式轉換入射 光。產生的電荷係累積在電荷累積區4中。此外,形成於 表面上的高濃度P型雜質區3可減少暗電流。 另一方面,该放大電路部分包含具有高濃度的N型雜質 區7作為面向傳輸電晶體T r丨之位置處的電晶體τ ^丨之汲 極,其源極係橫跨閘極6的上述光二極體5。在電荷累積區 4中累積的電子得以轉換並放大以回應上述像素之選擇。 此外在傳輸電晶體Trl之外側上,形成與光二極體5及 N型雜質區7接觸的元件隔離體“及讣,因此該等隔離體係 曝露於主要表面且具有比p型雜質區3 雜質區7深的深 度。sti(淺溝渠隔離)、LOC〇s(本地矽氧化)或類似物可用 於此等元件隔離體8a及8b。 此外,依據本發明之該具體實施例的固態成像裝置包含 一 ττ亥光一極體及δ亥電晶體隔離的一獨立第一導電率型區 (在此具體實施例中為獨立Ν型區)9。 乂下 > 考配置之苐一及第二範例說明獨立Ν型區9之配置 及形狀。 圖5Β係像素ia之示意斷面圖,且顯示獨立ν型區$之一 配置及形狀,作為依據本發明之一具體實施例的固態成像 122605.doc -14- 200820761 裝置之配置的第一範例。 在配置之第—範例中,獨立N型區9係提供為具有不同於 光二極體5在垂直於二維平面之深度方向的位置之位置的 一區,在該平面中以矩陣的形式排列複數個像素Η。更明 確而S,配置之第一範例中的獨立N型區9係提供在比光二 極體5之位置深的一位置處。此外,在配置之第一範例 中,獨立N型區9係與透過半導體基板2之P型區形成光二極 、 體5的N型雜質區4以及形成該電晶體的N型雜質區7之任一 P 者隔離。 圖5C係像素la之示意斷面圖,且顯示獨立n型區9之一 配置及形狀,作為依據本發明之一具體實施例的固態成像 裝置之配置的第二範例。在配置之第二範例中,獨立N型 區9係提供為在垂直於二維平面之深度方向上具有類似於 光二極體5之深度的深度之一區,在該平面中以矩陣的形 式排列複數個像素la。更明確而言,配置之第二範例中的 獨立N型區9係提供在光二極體5之側面上。
U 此外’在配置之第二範例中,獨立N型區9係與透過半導 體基板2之P型區形成該光二極體的N型雜質區4以及形成該 電晶體的N型雜質區7之任一者隔離。 如配置之第一及第二範例所示,獨立N型區9可以不加以 均勻地(在整個區域内)提供在依據本發明之該具體實施例 之固悲成像裝置中的每一像素丨&内。明確而言,獨立N型 區9係非均勻地提供在每一像素丨a内,例如佔據其寬度之 部分而不在整個區域内延伸。 122605.doc -15- 200820761 依據包含上述獨立N型區9的配置,可與係該電晶體之汲 極的N型雜質區7以及形成光二極體5的1^型雜質區分離地 設定獨立電位。因此,依據本發明之該具體實施例的固態 成像裝置可以使所需特徵得以改良以回應提供給獨立 區9的電位而不取決於基板電位。 孩專改良的特徵之一特定範例係電子快門操作之特徵。 依據包含獨立N型區9的本發明之該具體實施例的固態成像 、 裝置,預先選擇獨立N型區9的雜質濃度以型雜質區7 〇 #雜質濃度。明確而言’選擇該等雜質濃度以便在施加下 文將加以說明的電源供應電壓Vdd之情況下可將光二極體5 與獨立N型區9之間的電位阻障降低至某一位準。根據通常 狀態,預先將獨立N型區9之電位設定為〇v(當元件隔離體 8a及8b係採用P型雜質區形成時,類似於p型雜質區將獨立 N型區9之電位設定為0V)。因此,僅當預計藉由快門操作 對自光二極體5的電子放電時,才在施加電源供應電壓 ㈣況下將電子從光二極體5放電至具有低電位阻障的獨 立N型區9。因此,可以執行快門操作,而不管該浮動擴散 (FD)之電位。應該注意,可藉由下列方式改良其他特L (例如溢流路徑之構造及模糊之抑制):選擇獨型區9^ 位置以及雜質濃度,如下文在配置之第二範例中所說明。 此外,使在光二極體5中過多地累積之電子可從光二極 體5得以放電的溢流路徑可加以獲得為藉由迄今參考配置 之上述第二範例所說明的像素配置加以特定改良的特徵之 一。明確而言,若已藉由將獨立N型區9之電位保持在怪定 122605.doc -16· 200820761 位準並且當在光二極體5中累積過多的電子時降低光二極 體5與獨立N型區9之間的電位阻障,則獨型區9可作為 溢流路徑。 因為形成此類溢流路徑,所以在光二極體5中過多產生 的電子可以採用優先權(採用穩定性)加以移動至獨立>^型 區9,其變為三維溢流路徑。因此,可以避免使在光二極 體5中過多產生的電子在垂直方向(深度方向)及橫向方向 (其中排列像素的水平平面方向)上隨機移動以使影像品質 退化的問題,此係相關技術CMOS固態成像裝置中的問 題。此外,因為形成溢流路徑,所以固態成像裝置可以不 取决於透過N型雜質區7將電子移動至浮動擴散之配置,因 此可能不必重設該浮動擴散。 此外,依據本發明之該具體實施例的上述固態成像裝 置可以僅藉由添加一個離子植入程序,採用低成本來獲 得通常需要相對昂貴N型基板(或N型磊晶生長層)的垂直溢 流排放口。 此外,模糊之抑制可以係藉由迄今已在配置之第二範例 中所說明的像素配置加以特定改良的其他特徵之一。明確 而言’藉由選擇一雜質濃度以及獨立N型區9之電位而在獨 立N型區9上形成電位井。因此,開始從外侧(其他像素)移 動至光二極體5中以引起模糊的電子可藉由獨立N型區9加 以吸收。 此外,依據配置之第二範例中說明的像素配置,固態成 像裝置可具有比配置之第一範例中說明的像素配置多的特 122605.doc 200820761 徵。 首先’因為獨立N型區9可形成於相對較淺的位置,所以 形成獨立N型區9變得容易。此外,由於相關技術固態成像 裝置中該光電轉換部分之雜質區4的深度(4 μιη至5 μιη) 與忒放大電路部分之]^型雜質區7的深度之間的差異 而產生的靜區可以用於快門操作、溢流路徑及抑制模糊。 此外,從結構觀點看,較佳不將高電壓施加於CM〇s固態 成像裝置。因此,獨立N型區9應較佳加以提供在一位置 處,其中藉由有效地使用具有高雜質濃度的N型雜質區7與 光一極體5之電位阻|!早之間的差異來致能低電壓驅動。 應注意,在依據包含該等配置之第一及第二範例的本發 明之該具體實施例的固態成像裝置中,獨立N型區9的雜質 濃度應該根據其與N型雜質區7之間的關係以及欲加以改良 的特徵來進行選擇。例如,當N型雜質區7的雜質濃度係約 lxl〇16/cm3,獨立N型區9的雜質濃度可以係約ixi〇lS/cm3 以改良電子快門操作特徵;約i x ! 〇 12/cm3至i χ i 〇丨3/cm3以從 電位平衡的觀點出發而抑制模糊;以及約lxi〇12/cm3至 lxl〇13/em3以形成-溢流路徑。應該注意,可以選擇除此 等數值(此等範圍)以外的其他雜質濃度。例如,等於或低 於該電晶體之N型雜質區7之雜質濃度的雜質滚度以及等於 或高於光二極體5之N型雜質區4之雜質濃度的雜質濃度可 尤其適合為獨立N型區9之雜質濃产。 如以上所說明,藉由適當地選擇獨立N型區9之雜質濃 度,可以改良兩個或兩個以上特徵,例如上述電子快門= 122605.doc 18 200820761 作特徵、溢流路徑及模糊之抑制。 在依據本發明之該具體實施例的固態成像裝置丨中,獨 立N型區9應該較佳地與電極耦合(連接),該等電極供應電 位給以二維矩陣排列的複數個像素la(像素陣列)之外側上 的獨立N型區9。若獨立N型區9係與像素陣列之外側上的 電極耦合,則可以避免像素之部分為電極配置而犧牲。 圖6A及6B顯示一配置,其中耦合並配置獨型區9及 電極。應注意,圖6A及6B單獨示意性地顯示獨型區 9,其中未相對於每一像素la之斷面而說明元件及零件, 例如圖5 B及5 C中說明的光二極體5。 在依據本發明之該具體實施例的固態成像裝置1中,獨 立N型區9係提供為在二維平面内第一方向上(例如在像素 陣列中的垂直方向上)的鄰近像素之間連續的區,在該平 面中以矩陣的形式排列像素1 a。此外,獨立N型區9係提供 為在第二方向上(例如在像素陣列中的水平方向上)的像素 之間不連續的區。明確而言,在個別像素係彼此連接如同 僅在第一方向上的管線之條件下,獨立N型區9係形成如同 盲區域。 形成如同盲區域之管線狀獨型區9係在像素端lb處透 過一 N型雜質區與採用(例如)鋁(A1)製造的電極(上線路 層)10耦合,該雜質區係連續地向上形成至實質上等於如 圖6B所示的像素陣列之高度的高度,其中像素陣列係在像 素陣列之外側上耦合。 依據該配置,雖然可區別在第二方向上延伸的複數個像 122605.doc •19- 200820761 素,但是每次可採用預定方式摔 、俅怍在弟一方向上延伸的複 數個像素。應注意,每一傻去由 ^ 象素中的特疋操作係類似於該配 置之第一範例以及該配置之箆_ 置 < 第一乾例的操作且因此不必加 以說明。 因此’將參考圖7A至7C說明製造依據本發明之該且體 實施例的-固態成像裝置之方法的—範例,在該等圖中將 上述弟一配置用作一範例。
在製造依據本發明之該具體實施例的一固態成像裝置之 方法中’首先’製備N型半導體基板2,並且在基板2上於 一位置處形成元件隔離體8aA8b,在該位置處元件係欲在 該像素内且在該等像素之間隔離。可以在從Μ帥至〇 $ μηι的範圍内選擇此等元件隔離體以及扑之深度。 隨後,可藉由下列方式形成ρ型井區:從基板2之上表面 至具有-預定深度的位置植入離子以供應雜質,例如硼 (Β)及二氟化硼(BF2)。 隨後’如圖7A所示’形成具有對應於最後獲得的獨立N 型區之水平位置的-開口之光阻Ua,而且藉由下列方式 形成獨立N型區9:透過光阻Ua之該開口植入離子以供應 雜質,例如砷(As)及磷(P)。較佳的係,應該在比將在下^ 中加以形成的-傳輸電晶體之汲極深的一位置處形成獨立 N型區9,其中距離大於0.2 μιη。 隨後,如圖7Β所示,藉由CVD(化學汽相沉積)形成一閘 極6,其最後形成一傳輸電晶體。可採用(例如)厚度為2 μιη的多晶矽膜形成閘極6。 122605.doc -20- 200820761 隨後,形成一光阻1 lb,其具有在對應於該光二極體之 位置處形成的一開口,而且藉由透過光阻lib之該開口植 入離子來形成具有高濃度的N型區4及P型區3,該等區形成 該光二極體。該光二極體應較佳形成為具有比將在下文中 加以形成的一傳輸電晶體之汲極深的一深度。 隨後,如圖7C所示,形成一光阻11c,其具有對應於具 有高濃度的N型區7之一開口,該區藉由將N型區4用作其 源極而變為一傳輸電晶體之汲極;而且透過光阻1丨c之該 開口形成高濃度N型區7。 應注意,當形成獨立N型區以及像素電晶體(傳輸電晶 體)之沒極時,光阻11a及11c之開口的區域應該較佳加以選 擇為接近像素單元單位的30%至40%。另一方面,當形成 該光二極體時,光阻1 lb之開口的區域應該較佳加以選擇 為接近像素單元單位的60%至70〇/〇。 如以上說明,獲得固態成像裝置i。 如上述具體實施例及範例所說明,依據本發明之固態成 像裝置及電子裝置之具體實施例,獨立第一導電率型區係 連續地提供在鄰近像素之間且非均勻地提供在固態成像裝 置中的每一像素内。因此,可以藉由選擇提供給獨立第一 導電率㈣的電位來改良所需特徵,_基板電位相依及 孔徑比之減小得到抑制。 明確而s,依據本發明之該具體實施例的固態成像裝 置’固悲成像裝置包含獨立N型區9,其與形成該放大電路 刀的N型雜質區7以及形成該光電轉換部分的N型雜質區 122605.doc -21 - 200820761 4無關。因此,可以將獨立電位 、堡搜XTjtl 獨立N型區9。若盥 k擇3L雜質區7及N型雜質區4中的雜 〜 /上a ’辰 ’ 脾逮* 口又疋至獨立N型區9,則可以改良所需 gQ Sxf 而符徵,例如電子体 門#作特徵、溢流路徑以及模糊之抑制。 、 較佳的係,應該考量獨立N型區 1豕I冤晶體之N型 /冬以及N型光二極體隔離來選擇雜質濃度。明確而言, 應考量該像素電晶體之電特徵以及該光二極體(或周^電 Ο Ο 晶體)之電特徵來選擇P型區之雜質濃度。因此,較佳的 係’應該考量與該獨型區的關係且亦彳量與所有此等 Ν型區的關係來選擇雜質濃度。 提及下列點作為欲加以考量的特定範例。首先,當獨立 Ν型區係提供在具有均勻濃度的ρ型區中時,可能存在下列 情況··該獨立Ν型區與該光二極體之間的電位阻障係接近 等於該獨立Ν型區與該像素電晶體的汲極之間的電位阻 障。在此類情況下,保持未決定(隨機)部分,其中從該光 二極體溢流的電子會移動至該像素電晶體之汲極或移動至 該獨立Ν型區。因此,可將下列配置或類似配置提供為更 有用的配置。因此,可提供一配置以使該獨立^^型區以及 u亥光一極體之Ν型雜質區彼此接近(即,降低該獨立ν型區 與該光二極體之間的電位阻障)。此外,可提供一配置以 使該像素電晶體及該獨立Ν型區彼此遠離。此外,可提供 一配置以將具有超低濃度的Ν型雜質引入(將Ν型雜質之離 子植入)該光二極體與該獨立Ν型區之間的一空間中。 此外,特定言之,依據本發明之該具體實施例之固態成 122605.doc •22- 200820761 像裝置,因為該光二極體可以在將電子傳輸至該浮動擴散 之後就開始累積電子,所以可以改良操作速度及效率。 依據本發明之該等具體實施例之固態成像裝置,因為可 以大批地獲得此類操作之改良,所以孔徑比可得以控制以 便不會降低。依據相關技術配置,分離地提供一重設電晶 體給一光二極體來重設該光二極體以便在溢流之前在預定 電位情況下對電子放電,從而藉由整合結果來加大動態範 圍。然而,依據相關技術配置,可能需要用以分離地形成 該像素内的線路之一區域,此從孔徑比的觀點看為不利。 依據本發明之該等具體實施例之該配置,因為可能並非 分離地需要另一線路以便改良特徵,所以可以在改良特徵 的同時預防該放大電路部分之區域增加(即,可以預防該 光二極體之孔徑比得以降低)。因此,可以提供該配置, 其能夠在不犧牲孔徑比的情況下實行該光二極體之重設操 作而與該浮動擴散無關。 此外,依據本發明之固態成像裝置之一具體實施例, CMOS影像感測器可以獲得此類操作及結構作為光二極體 之單一重設操作、溢流排放口以及模糊之抑制,其係瞭解 為CCD(電何麵合裝置)之特徵。應瞭解,若ccd且有一並 通橫向溢流排放口,則用於溢流的區域應固定在該像素之 表面附近,其結果係孔徑比會降低。儘管已提出若干建議 以便藉由改良橫向溢流排放口來抑制模糊,但是此類溢流 排放口可能在橫向方向上需要一區域而且難以不降低孔徑 比。此外,在由CCD採用的垂直溢流排放口中,因為可能 122605.doc -23- 200820761 必須在很大程度上改變基板電位,所以功率消耗較大。此 外,在以混合狀態將邏輯電路提供在同一晶片内的CM〇s 影像感測器中,存在垂直溢流排放口將對該等電路施加影 響之風險。因此,垂直溢流排放口可以並非實際解決方 式。依據本發明之該等具體實施例的固態成像裝置,除其 可將模糊抑制至某一位準或較低位準的事實以外,還可以 避免上述問題(孔徑比的減小、功率消耗的增加以及對電 路施加的影響)。
U 應該注意,本發明之以上具體實施例中說明的材料以及 處理次數及尺寸之數量及數值條件可以係較佳範例。此 外,用以解釋本發明之具體實施例之圖式中的尺寸、形狀 及配置關係為示意性條件。換言之,本發明不限於本發明 之该專具體實施例。 例如,雖然在本發明之上述具體實施例中將第一導電率 型設定為N型而且將第二導電率型設定為卩型,但是可將二 者設定為相反的導電率型。 此外,依據以上說明的具體實施例,獨立第一導電率型 區並非提供給整個區域而係部分地提供為包含寬度(在第 二方向上不連續地加以提供),作為非均勻地提供獨立第 一導電率型區之-範例。然@,可將獨立第—導電率型區 提供在該像素之整個區域内,只要其在每_像素内係㈣ 勻的。作為此類範例’可存在一配置,其中獨立第一導電 率型區的厚度僅在—位置處得㈣定增加,在該配置之上 述第一範例中於該位置處提供獨立第一導電率區(就在該 122605.doc -24· 200820761 γ極體下面)。此處,獨立第一導電率型區不僅在二維 、/、、的第方向上而且在第二方向上於鄰近像素之間亦 變為連續’因此可以涵蓋像素陣列中的較寬範圍。依據上 述配置’所有像素均能夠同時以預定方式操作而無需區分 (例如)在上述第二方向上延伸的複數個像素。
卜母像素可具有(例如)兩個或兩個以上獨立N型 區。例如’可獲得—配置,#中可將獨立N型區提供在不 同於該光二極體之深度纟置的深度位置4,而且可將獨立 N型區提供在該光二極體之侧面上,~,可提供二個獨立 N型區。在該配置的情況下,獨立N型區可以共用特徵之 改良,例如上述電子快門、溢流路徑及模糊之抑制,而且 可藉由採用一個獨立N型區替換在相關技術中未埋入的線 路來改良該光二極體之孔徑比。 此外,迄今已參考該放大電路部分包含圖3所示的四電 晶型像素電路配置之情況而說明本發明之上述具體實施 例。然而’像素電路配置並不限於上述四電晶體型像素配 置,而其可以係採用複數個電晶體(例如圖2所示的3電晶 體型像素電路配置)形成的其他配置。此外,可以不同地 修改並改變本發明之一具體實施例,以便依據本發明之一 具體實施例的固態成像裝置可以係形成為一個晶片或採用 複數個晶片形成的一元件,或可加以形成為一模組。 熟習技術人士應瞭解,可根據設計要求及其他因素進行 各種修改、組合、子組合及變更,只要該等要求及因素係 在所附申請專利範圍及其等效物之範疇内。 122605.doc -25- 200820761 【圖式簡單說明】 圖1係用以說明一固態成像裝置的示意圖。 圖2係用以說明一固態成像裝置的電路圖。 圖3係用以說明一固態成像裝置的電路圖。 圖4 A係一示意俯視圖,其顯示依據相關技術之固態成像 裝置之一像素的配置;而且圖4B係沿圖4 a所示之線A_ A的 斷面圖。 圖5A係示意俯視圖,其顯示係依據本發明之一具體實施 例的一電子裝置之一主要部分的一固態成像裝置之一像素 的配置之範例;圖5B係沿圖5A所示的線A,-A,之斷面圖, 其代表該配置之第一範例;而且圖5C係沿圖5a所示的線 A’-A1之斷面圖,其代表該配置之第二範例。 圖6A係一透視圖,其顯示係依據本發明之一具體實施例 的一電子裝置之一主要部分的一固態成像裝置之一配置的 一範例;而且圖6B係用以說明一電極的放大透視圖。 ◎ 圖7A、7B及7C係程序圖,其分別顯示製造係依據本發 明之一具體實施例的一電子裝置之一主要部分的一固態成 像裝置之方法的範例。 【主要元件符號說明】 1 1 a lb 2 3 固態成像裝置 像素 像素端 半導體基板 p型雜質區 122605.doc * 26 - 200820761
C 122605.doc 4 N型雜質區/電荷累積區 5 光二極體 6 閘極 7 N型雜質區 8a 元件隔離體 8b 元件隔離體 9 獨立第一導電率型區/獨立N型區 10 電極 11a 光阻 lib 光阻 11c 光阻 101 固態成像裝置 101a 像素 102 像素陣列 103 垂直驅動電路 104 行信號處理電路 105 水平驅動電路 106 水平信號線 107 輸出電路 108 控制電路 109 垂直信號線 111 傳輸線 113 垂直信號線 114 傳輸線 -27- 200820761 115 重設線 116 選擇線 117 P型井線路 118 垂直信號線 122 半導體基板 123 P型雜質區 124 N型雜質區 125 光二極體 (' 126 閘極 127 N型雜質區 128a 元件隔離體 128b 元件隔離體 FD 浮動擴散 PD 光二極體 Trl 傳輸電晶體 Tr2 重設電晶體 o Tr3 放大電晶體 Tr4 選擇電晶體 Vdd 像素電源供應 Vddl 像素電源供應 Vdd2 像素電源供應 (|)RST 重設脈衝 (|)SEL 選擇脈衝 (|)TRG 傳輸脈衝 122605.doc -28- 200820761 Χι 光電轉換部分 xif 光電轉換部分 X2 放大電路部分 X2? 放大電路部分
122605.doc -29-

Claims (1)

  1. 200820761 十、申請專利範圍: !· 一種固態成像裝置,其包括: -成像區域,其包含以二維矩陣排列的複數個像素, 該等像素之每—者包含具有—第—導電率型電荷累積區 域的-光二極體以及用以讀取在該光二極體處獲得的電 荷之一電晶體;以及 -獨立第一導電率型區,其係提供給該複數個像素之 至少部分且與該光二極體以及該電晶體隔離,其中 該獨立第一導電率類型區係連續地提供在鄰近像素之 間且非均勻地在每一像素内。 2·如請求項1之固態成像裝置,其中 該獨立第-導電率型區係形成為具有不同於該光二極 體在垂直於二維平面之-深度方向上的位置之―位置的 一區。 3 ·如請求項1之固態成像裝置,其中 該獨立第-導電率型區係形成為具有與該光二極體在 垂直於該二維平面之該深庚古^ u 木厪方向上的位置共同之一位置 的,一區。 4. 5. 如請求項1之固態成像裝置,其中 該獨立第-導電率型區係形成為該二維平面中一第一 方向上的鄰近像素之間的—連續區並形成為一第二方向 上的鄰近像素之間的一不連續區。 如請求項1之固態成像裝置,其中 該獨立第一導電率型區係透過—第二導電率型區與該 122605.doc 200820761 光二極體以及該電晶體隔離。 6· —種包含一固態成像裝置的電子裝置,該固態成像裝置 包括: 一成像區域,其包含以二維矩陣排列的複數個像素, 該等像素之每一者包含具有一第一導電率型電荷累積區 域的一光二極體以及用以讀取在該光二極體處獲得的電 荷之一電晶體;以及 % 一獨立第一導電率型區,其係提供給該複數個像素之 f 至少部分且與該光二極體以及該電晶體隔離,其中 該獨立第一導電率類型區係連續地提供在鄰近像素之 間且非均勻地在每一像素内。 122605.doc
TW096134258A 2006-10-05 2007-09-13 Solid-state imaging device and electronic device TW200820761A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006274213A JP2008091840A (ja) 2006-10-05 2006-10-05 固体撮像装置及び電子機器

Publications (1)

Publication Number Publication Date
TW200820761A true TW200820761A (en) 2008-05-01

Family

ID=39274669

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096134258A TW200820761A (en) 2006-10-05 2007-09-13 Solid-state imaging device and electronic device

Country Status (5)

Country Link
US (1) US20080084490A1 (zh)
JP (1) JP2008091840A (zh)
KR (1) KR20080031782A (zh)
CN (1) CN101222587A (zh)
TW (1) TW200820761A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419312B (zh) * 2008-07-02 2013-12-11 Sony Corp 固態成像器件,其製造方法,和電子裝置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5282543B2 (ja) * 2008-11-28 2013-09-04 ソニー株式会社 固体撮像装置、固体撮像装置の駆動方法および撮像装置
JP5482025B2 (ja) * 2009-08-28 2014-04-23 ソニー株式会社 固体撮像装置とその製造方法、及び電子機器
US8890946B2 (en) * 2010-03-01 2014-11-18 Eyefluence, Inc. Systems and methods for spatially controlled scene illumination
US9159753B2 (en) * 2013-03-01 2015-10-13 Semiconductor Components Industries, Llc Image sensor pixels with self-aligned lateral anti-blooming structures
JP6607777B2 (ja) 2015-12-28 2019-11-20 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4208559B2 (ja) * 2002-12-03 2009-01-14 キヤノン株式会社 光電変換装置
JP2005005573A (ja) * 2003-06-13 2005-01-06 Fujitsu Ltd 撮像装置
US7742090B2 (en) * 2006-12-22 2010-06-22 Palo Alto Research Center Incorporated Flexible segmented image sensor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419312B (zh) * 2008-07-02 2013-12-11 Sony Corp 固態成像器件,其製造方法,和電子裝置

Also Published As

Publication number Publication date
CN101222587A (zh) 2008-07-16
JP2008091840A (ja) 2008-04-17
KR20080031782A (ko) 2008-04-11
US20080084490A1 (en) 2008-04-10

Similar Documents

Publication Publication Date Title
US7795655B2 (en) Solid-state imaging device and electronic device
KR101765913B1 (ko) 고체 촬상 장치와 그 제조 방법, 및 전자 기기
US7271430B2 (en) Image sensors for reducing dark current and methods of fabricating the same
JP5493430B2 (ja) 固体撮像装置とその製造方法、及び電子機器
TWI225304B (en) Solid-state image sensing device and camera system using the same
US8809921B2 (en) Solid-state imaging apparatus, method of manufacturing same, and electronic apparatus
CN108511471B (zh) 固体摄像装置、固体摄像装置的制造方法以及电子设备
US8670059B2 (en) Photoelectric conversion device having an n-type buried layer, and camera
US8723285B2 (en) Photoelectric conversion device manufacturing method thereof, and camera
JP2008004692A (ja) 固体撮像装置
JP2003258232A (ja) 固体撮像素子
JP2015012241A (ja) 撮像素子およびその製造方法、ならびに電子機器
TWI725484B (zh) 固態成像裝置,用於製造固態成像裝置的方法和電子設備
JP2009088286A (ja) 固体撮像装置とその製造方法、並びにカメラ
KR20140099811A (ko) 카메라 모듈, 고체 촬상 장치 및 고체 촬상 장치의 제조 방법
JP2007088305A (ja) 固体撮像装置およびその製造方法、並びにカメラ
JP5272281B2 (ja) 固体撮像装置およびその製造方法、並びにカメラ
TW200820761A (en) Solid-state imaging device and electronic device
JP2007329179A (ja) Mos型固体撮像装置及びmos型固体撮像装置の製造方法
JP5407282B2 (ja) 固体撮像装置とその製造方法、及び電子機器
TW202137534A (zh) 固態攝像元件及電子機器
JP4923596B2 (ja) 固体撮像装置
US20120104464A1 (en) P-pixel cmos imagers using ultra-thin silicon on insulator substrates (utsoi)
JP2005268814A (ja) 固体撮像装置及び固体撮像装置を用いたカメラシステム
JP2008108916A (ja) 固体撮像装置及び電子機器