TW200805380A - Flash memory programming and verification with reduced leakage current - Google Patents

Flash memory programming and verification with reduced leakage current Download PDF

Info

Publication number
TW200805380A
TW200805380A TW096111973A TW96111973A TW200805380A TW 200805380 A TW200805380 A TW 200805380A TW 096111973 A TW096111973 A TW 096111973A TW 96111973 A TW96111973 A TW 96111973A TW 200805380 A TW200805380 A TW 200805380A
Authority
TW
Taiwan
Prior art keywords
voltage
bit line
array
bias voltage
verification
Prior art date
Application number
TW096111973A
Other languages
English (en)
Other versions
TWI367487B (en
Inventor
Ashot Melik-Martirosian
Ed Runnion
Mark Randolph
Meng Ding
Original Assignee
Spansion Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Spansion Llc filed Critical Spansion Llc
Publication of TW200805380A publication Critical patent/TW200805380A/zh
Application granted granted Critical
Publication of TWI367487B publication Critical patent/TWI367487B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • G11C16/0475Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS] comprising two or more independent storage sites which store independent data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/12Programming voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/344Arrangements for verifying correct erasure or for detecting overerased cells
    • G11C16/3445Circuits or methods to verify correct erasure of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells

Description

200805380 九、發明說明: .【發明所屬之技術領域】 ; I發明之實施例係大致有關於快閃記_體# w p 而:之,本發明之實施例係有關於用於快;;。: 程式化與驗證操作。 體衣置之 【先前技術】 =記憶體是電子記憶體媒介中的—種類型 , ===.源時保持其資料。於可用之生命週期期間(對业型 的快閃記憶體裝置而言,可達一百萬次 ' =體在-些消費性、商雜、和其他應用上 廣受歡迎之可靠、槽餚、溆尤曰主仏L 啊风馬 罪精間舁不印貝的非揮發性(n〇nv〇latile) =如子裳置變得越來越小,在積體電路記憶體 =?,快閃記憶體單元)上增加每單位面積所能儲存 的1料罝亦變得必要。 晋於此考里上,一個習知快閃記憶體 〇〇何土;利用電荷捕捉(trapping)介電質元件之記憶體 早:、(’,該電荷捕捉介電質元件能狗儲存二個位綱 的貝料二於此種設置中’利用於該電荷捕捉介電質元件之 :側的第-電荷儲存區域可儲存—個位元,而利用於該電 ^捕捉介電質7〇件之另一側的第二電荷儲存區域則可儲存 第二個位元。 第1圖為白知雙位元(duaI bit)記憶體單元的剖面 圓。記憶體單元100包含氫化矽層1〇2、以及P型半導體 基底(SUbStrate)104,該P型半導體基底HM具有第一埋入 5 93912 200805380 式(buried)接面區域1〇6以及第二埋入式接面區域ι〇8。第 一埋入式接面區域1〇6與第二埋入式接面區域分別由 N+半導體材料形成。氮化石夕層1〇2係、介於二個氧化石夕層(以 元件符號110與112所標識)之間。 復於氧化石夕層】〗〇上為多晶梦丨化⑽)閘極114。 間極114推雜N型雜質(例如,構)。記憶體單元ι〇〇可儲 存二個資料位元:由虛線圓圈116所代表之左位元;以及 口由虛線圓圈118所代表之右位元。於實際應用上,記憶體 早π 1〇〇通常為對稱的,且第一埋入式接面區域ι〇6與第 二埋入式接面區域1〇8是可互換的。在這點上,第一埋入 f接面區域H)6可做為相對於右位元118的源極區域;而 第二埋入式接面區域108則可做為相對於右位元US的没 極區域。相反地,第二埋入式接面區域1〇8可做為相對於 左位7G 116的源極區域;而第一埋入式接面區域⑽則可 做為相對於左位元116的汲極區域。 第2圖為根據習知虛擬接地陣列架構㈣ array arChitecture)200(實際之陣列架構可包含數千個雙位 凡記憶單⑺所設置之複數個雙位元記憶體單元 圖。陣列架構包含上述之形成於半導體基底中白^此 埋入式位元線。第2圖顯示三條埋人式位元線⑹ ^ 搬、綱、與惠),對於陣列架構中之記憶體單= 吕’母-條埋人式位元線可作用為汲極或源極。陣 亦包含-些字域,用來控㈣#記㈣Μ = 電壓。第2圖顯示四條字元線(元件符 =極 93912 6 200805380 *與2i4)’這些字元線通常與該等位元線形成垂直交又之圖 樣。雖M2时未予以顯示,但f荷捕捉介電質材料通 常介於該等位元線與該等字元線的接面之間。帛2圖中之 虛線代表於陣列架構2〇〇中之二個雙位元記憶體單元:第 一單兀216與第二單元218。尤其,位元線2〇4是由第一 單元2i6與第二單元218所共享。陣列架構2〇〇係已知為 虛擬接地架構,因為接地電位可被施加於任何所選取之位 元線,而且不需要任何具有固定之接地電位的位元線。 陣列架構200之控制邏輯與線路在習知快閃記憶體摔 作(例如:程式化、讀取、抹除、與軟程式化(s〇ft programming))期間掌管了該等記憶體單元之選擇、於該等 字元線所施加之電壓、以及於該等位元線所施加之電壓。 利用導電金屬線與位元線觸點(c〇ntact)而將電壓傳至該等 位元線。第2圖中顯示三條導電金屬線(元件符號為22〇、 222、與224)與三個位元線觸點(元件符號為226、228、與 3 0)對、、、5疋之位元線而吕,由於該等位元線之電阻非常 而,故母16條字元線使用一位元線觸點。 纪憶體單元100之程式化可藉由已知之熱電子注入技 術(通道熱電子或CHE程式化)而予以完成。根據習知之程 式化技術,藉由透過適當選取的字元線施加相對高之程式 化電壓至閘極114、將對應於第一埋入式接面區域1〇6(於 此例中做為源極)之該位元線予以接地、以及施加相對高之 汲極偏壓電壓至對應於第二埋入式接面區域1〇8(於此例中 做為汲極)之該位元線’該右位元丨丨8可予以程式化。相反 93912 7 200805380 % 地藉由透過適當選取的字元線施加相對高之程式化電壓 閘極114、將對應於第二埋入式接面區域1 〇8(於此例中 1文為源極)之5亥位兀線予以接地、以及施加相對高之汲極偏 壓電壓至對應於第一埋入式接面區域1〇6(於此例中做為沒 極)之該位元線,該左位元116可予以程式化。 再-人麥如、第2圖,以虛擬接地架構所設置之快閃呓情 體陣列的習知CHE程式化可能於未選取之字元線^ 方、於該等字元線之間、以及於位元線接觸面積中導致過 度冬電流漏流,且,因此,將造成過度之電力消耗。此種 位7G線漏電流(leakage current)會對所需之程式化電流增 加數十個微安培⑽croampere),這對此種快閃記憶體陣^ 的操作特性而言,是相當顯著的量。此外,由於該等單元 =自然退化,當該陣列已經歷了許多次的程式化.抹除週期 此寄生漏電流的量能增加大約達兩個數量級⑽X)。 、;低力率應用上,例如’可攜式電子產品、無線電話或類 似之產品,將相當不願意見到此過度之漏電流。於實際之 快閃兄憶體裝置中,過度的漏電流可能有其他負面影塑, 例如,於程式化操作期間,不希望減少傳送至該單元^及 極的電壓。 對虛擬接地架構而言,於f知之驗證操作期間_軟 化驗證、抹除驗證、以及程式, ^ 征八化釦5且,亦會產生位元線漏 二:。,、,而,此等驗證操作類似於以上所述之該等程式化 施加了較低之字元線電壓與較低之汲極 此專驗證操作之目的係根據特定之驗證操作,用以決定是 93912 8 200805380 否目標記憶體單元之臨界電壓(ντ)是在對應於可接受之抹 除狀態或可接受之程式化狀態的希望範圍内。不管正在驗 證之特定ντ如何,該驗證操作於目標記憶體單元中產生 非常低之驗證電流,並且將該驗證電流與由參考記憶體單 兀所產生之翏考電流作比較。因為測量電路測量到兼有任 何漏電流的實際驗證電流,故位元線漏電流(即使是少量的 會於驗證操作中引起錯誤。 因此,於虛擬接地架構中之記憶體單元之程式化期 間,樂於見到將漏電流予以控制、減少或去除。此外,於 虛擬接地*構中之#憶體單元之驗證操作期間,樂於見到 將漏電流予以控制、減少或去除。再者,藉由後續詳述及 所附之中請專利範圍,配合隨附圖式與前述之技術領域盘 背景’本發明之實_的其它想要的特徵和特性將變得顯 而易見。 、 【發明内容】 如在此所述之-種快閃記憶體程式化技術,可用於以 虛擬接地架構所設置之記憶體單元。該程式化技術減少了 化期間之位元線漏電流’因而節省電力。如在此所 種快閃記憶體驗證技術,亦可用於以虛擬接地架構 中=:ί:Γ單元。該等驗證技術降低了所量測之電流 證電流的評估更為精確。&早兀所產生之實際驗 上:及其他態樣可藉由程式化非揮發性記 體衣置的方法而在—個實_中施行,該非揮發性記憶 93912 9 200805380 體裝置具有以虛擬接地架構所設置之單元之陣列,各ι 包含對應於在該陣列中之字域的閘極、對應於在該= 中之位70線的可選取之源極/汲極、以及對應於在該陣列 之位元線的可選取之汲極/源極。該方法包含:選取於該陳 列中之目標單元用於程式化;將程式化電壓施加到對鹿於 該^票單元的該字元線;將汲極偏壓電壓施加到對應:該 目!70之錄的第—可選取之位元線;以及在對應於該 目“早70之源極的第二可選取之位元線處建立正源極偏壓 電壓。 本發明之以上以及其他態樣可亦藉由驗證對非揮發性 記憶體裝置執行之操作的方法而在一個實施例中施行:該 非揮發性記憶體裝置具有以虛擬接地架構所設置之單元之 陣列,各單包含對應於在該陣列中之字元線的間極、對 應於在該陣列中之位元線的可選取之源極/汲極、以及對應 於在該陣射之位域的可選取之祕/源極。該方法包 含.將驗證電壓施加到對應於目標單元的該字元線,·將没 極偏壓電壓施加到對應於該目標單元线極的第—可選取 之位元線’·在對應於該目標單元之源極的第二可選取之位 兀線處,以正源極偏壓電壓來控制位元線漏電流;以及處 理流經該目標單元的驗證電流。 【實施方式】 以下之詳細說明本質上僅為例示性,並不是用以限定 本么月之貫施例,或此等實施例的應用與使用。再者,炎 非思奴叉到在先前之技術領域、背景、發明内容或以下之 93912 10 200805380 詳細描述中提出之明示或暗示的理論所限制。 可就功能及/或邏輯模塊組件(block comp〇nent)、以及 各種處理步驟而於此描述本發明之實施例。應了解,可藉 由組構成執行特定功能之任何數目之硬體、軟體、及/或韌 體組件而實現此種模塊組件。舉例言之,本發明之實施例 可使用各種積體電路組件,例如,記憶體元件、數位信號 處理元件、邏輯元件、對照表(l00k_uptable)、或類似 該積體電路組件可在—個或多個微處理器或其他控制裝置 之控制下執行多樣功能。另外,凡熟悉該項技藝之人士可 =解明之貫施例可結合任何數目之資料傳輸協定而 以她仃,,而於此所描述之系統僅為本發明之一個實施 為求簡要,關於電晶體設計與製造、快閃記憶體妒 之控制、、記憶體單元程式化、記憶體單元抹除、記憶體 兀权私式化、憶體單元驗證操作、以及該等裝置 ^該等裝置㈣統之㈣㈣作組件)之其他功能態 的白知技術,在此可不詳細描述。再者,在此所含之各 :::所示之連接線係用以代表例示的功能關聯性及: 在各種組件之間的實體輕合。應注意,許多替代 , 功能關聯性或實料射展現於本發明之實_中。 於節點中有給定之”:準導電元件、或類似者, 次數里。此外,兩個或兩個以上之節點 93912 11 200805380 r: m:現(亚且能夠多工(muhipiex)、調變 ΓΓΓΓ 在共用模式所接收或輸出輕別兩個 或兩個以上之信號)。 q 戈特:歹1敘二指的是“連接,,或“•合”在-起的元件或節點 =。如:此:使用者,除非有以不同方式明確陳述,“連 特徵與另一元件/節,_ 或直接地相連),且非必要為機械上的。同㈣,除 =不同:式,確陳述,‘‘•购指一個元件/節點/特 間接Μ =,/即點/特徵直接地或間接地接合(或直接地或 __ J + ^'非必要為機械上的。因此,雖然第3圖所 :之不忍圖騎了元件的—個例示設置,但額外之中間元
Hnteng element)、裝置、特徵、或組件仍可展現於 響)二明之貝⑯例中(假定系統之功能性沒有受到不利地影 弟3圖為根據本發明之例示實施例所組構的快閃記憶 ;糸、先300的不思圖。系統3〇〇為實施例之簡化圖示,而 糸統的實際部署可包含習知之元件、邏輯、組件、以 及於第3圖中未顯示之功能性。簡而言之,系、统300係用 ^執仃程式化、驗證、軟程式化、以及抹除使用虛擬接地 木構的核心單元陣列302。就此而言,在核心單元陣列3〇2 憶體單元可為雙位元記憶體單元(見第1 @)、單位 奋己L體單元、或為任何合適組構之快閃記憶體單元。於 之貫施例中’核心單元陣列3G2係分成複數個磁區 sector) ’其中,於磁區内之記憶體單元係透過分享相同磁 93912 12 200805380 * 區位址之所有字元線而群集在一起。應了解,核心單元陣 -列302能以任何數目的不同組構來實現,舉例而言,包括 • 16個正常(normal)位元以及16個互補(complimentary)位元 於16個單元上的128,000個單元。此外,核心單元陣列 302可使用任何磁區數目(於實際之限制内)。 快閃記憶體系統300包含耦合至核心單元陣列302之 位址解碼器304,於對核心單元陣列302所執行之各種操 作(例如,程式化、讀取、確認、軟程式化、抹除)期間, 用於解碼輸入及/或輸出(I/O)信號。於此範例中,位址解碼 器304從系統控制器(未圖示)或類似者接收位址匯流排資 訊。位址解碼器304可耦合至位元線選取與控制邏輯306, 該位元線選取與控制邏輯306係適當地組構成選取一條或 多條所需之位元線,用以支援如在此所述之各種快閃記憶 體操作。同樣地,位址解碼器304可耦合至字元線選取與 控制邏輯308,該字元線選取與控制邏輯308係適當地組 構成選取一條或多條所需之字元線,用以支援如在此所述 之各種快閃記憶體操作。系統300可使用已知之定址 (addressing)與交換(switching)技術以選取於核心單元陣列 302中之所需之目標單元(或複數個目標單元),用於程式 化、軟程式化、讀取、抹除、程式化驗證、抹除驗證、軟 程式化驗證等等。 快閃記憶體系統300可亦利用命令邏輯組件310,該 命令邏輯組件3 10可包含狀態機(state machine)3 12或可與 該狀態機312相連。於系統300之例示實施例中,命令邏 13 93912 200805380 輯組件31〇及/或狀態機312可以—般目的之處理器、内容 可定址記憶體、數位信號處理器、特殊應用積體電路、場 可程式化閑極陣列、任何合適之可程化邏輯裝置、離散 (d1SC_)閘極或電晶體邏輯、離散硬體組件、或其任何組 合來實作或執行’設計成執行在此所描述之功能。就此而 言’處理器可實現為微處理器、控制器、微控制器、或狀 態機。處理ϋ亦可實作為運算裝置之組合,例如,數位作 號處理器與微處理器之組合、複數個微處理器、—個或多 個微處理器與數位信號處理器核心之連接、或任何其他此 .於此範例中,命令邏輯組件310係利用適合之互連元 2 (mterconnection elemem)、結構、或架構而輕合至核心 早兀陣列302。命令邏輯組件31〇與狀態機312可自鱼系 ^控制器或與類似者所連接的#料匯流排接收命令或指 7該等°卩令或指令將引動(inv〇ke)内嵌於命令邏輯組件 =〇與狀恶機312中之演算法。該演算法執行關於程式化、 貝取抹㉟孝人私式化、驗證、以及在此所描述之其他操 作:各種1作與程序。此外,與在此所揭露之實施例有關 田处之方法或次异法的步驟,可直接以硬體、以拿刃體、 j由處理器所執行之軟體模組、或以其任何實際之組合 二脚軟體极組可位於RAM記憶體、快閃記憶體、R〇M 5己’思…EPR〇M記憶體、EEPROM記憶體、暫存器、硬 碟可私式磁碟、CD_R〇M、或在該技術領域中已知之任 何其他形式的儲存媒體。 93912 14 200805380 快閃記憶體系統300可亦包含電壓產生器組件314, 該電壓產生組件314耦合至核心單元陣列302、命令邏輯 組件310、以及狀態機312。電壓產生器組件314係由命令 邏輯組件3 10及/或狀態機3 12所控制。電壓產生器組件 3 14係適當地組構成產生所需之電壓,該電壓係與程式 化17貝取、抹除、車人私式化、以及驗證核心單元陣列3 〇2 中之記憶體單元有關。舉例言之,電壓產生器組件314可 包含或利用一個或多個電荷泵(charge pUmp)、一個或多個 電壓分配器(voltage divider)電路、及/或一個或多個不同的 電C源龟壓產生裔組件314可被設計成提供任何數目之 口疋 Y、欠、及/或動悲可調整的電壓訊號。如以下所詳述 者包C產生裔組件3 14係組構成產生並施加下列電壓至 ,心單元陣列3〇2,而無任何限制··被施加至目標單元之 子凡線的程式化電壓(VG);被施加至目標單元之可選取位 元線的汲極偏壓電壓(VD);被施加至目鮮元之可選取位
j的源_壓電壓例;被施加至目鮮元之字元線的 =電Μ;被施加至參考單元之字元線的驗證電壓;以及 被鉍加至該參考單元的偏壓電壓。 ;r & 2圖為根據本發明之例示實施例的CHE程式化 挺作的示意圖。第 憶體裝置陣列㈣ 於以虛擬接地架構所設置之記 要蜱株 、四個圮憶體單元。雖並非為本發明之必 單元;久加_ 體早兀可為如前所述之雙位元記憶體 元包含對::包含對應於該陣列中之字元線的閘極、各單 匕3對應於該陣列中之, < 一條位元線的可選取之源極/汲 93912 15 200805380 極、以及各單元包含對應於該陣列中之另一位元線的可選 取之汲極/源極。就此而言,帛4圖顯示第一位元線bli、 •第二位元線BL2、被選取之字元線402、三條未被選取之 字元線404、以及於該陣列中之目標單元4〇6。實際上,未 選取之字元線404為接地。目標單元4〇6代表已被選取用 於程式化的記憶體單元,而其餘三個單元則代表尚未被選 取用於程式化的單元。雖於第4圖中未顯示,但該陣列將 典型地包含不須被選取用於程式化目標單元侧的額外位 凡線未被縣之位線係處於浮接(flQating)狀態或連接 至極高之電阻以有效地產生開路(〇pen以丨叫⑴狀況。 _ 1雙位元記憶體單元之情形中,第4圖騎出對右位 一私 —式化紅作.耘式化電壓被施加至對應於目標單元 彻的字元線’亦即,字元線4〇2;以及,汲極偏屢電麗被 ,加至對應於目標單元偏线極的可選取之位元線,亦 P^L2。根據習知的程式化技術,Bu為接地(換句話說, 圖中之電阻元件彻並不存在)。對此種習知的程式 3,該程式化電壓典型地大約為95 偏壓電壓血帮妯士的* , Λ /及極 “、大为為4.0伏特,以及源極偏壓電壓 也而:〇伏特。這些習知之程式化條件,將於未被選取 之位:線I::下、該陣列中之字元線之間、及/或該陣列 第5圖Ϊ 積中潛在地導致過度的位元線電流浅漏。 字元線1立凡線電流浅漏效應。第5圖為具有512條 電流對沒極地:了:元陣列中源極為接地的漏 圖,其中,水平軸表示汲極偏壓電壓, 93912 16 200805380 而垂直軸則表示位元線漏電流。如 偏-電-增加,位元線漏電流亦將增加:而二== 沒:偏愿電壓而言(於此例中’大約高於2.7伏特)=: 電流會超過10微安培。再次參照第4圖,想要 :: =為1PR ’而不想要之位元線漏電流則標為二。, :細經該陣列,且在程式化操作期間導致二電二 :二。於快閃記刪置之生命期間,此
於後續之程式化操作期間導致甚至更多浪費的J 根明之實施例的程式化操作亦可參照第*圖來 漏電流的問題,於對應於目標單元條 之源極(於此例中為BU)的 偏壓電塵。此正且非烫m 讀處建立正源極 —且非零之源極偏壓電壓係於第4圖中標為 J ^施例中,正源極偏昼電μ可控制位m電 抓且回應5亥陣列之寫人週期狀態、回應該裝置之壽命、 ^回,其他操作條件、參數或規格,該正源極偏壓電麼 ° :乙田地调整以達到該裝置之想要的位元線洩漏容差 (tolerance) 〇 可利用任何適合之技術、電路、結構或架構來進行建 立正源極偏壓電壓。 ^ 牛例a之,可利用適當地組構之電壓 ^器(例如,於第3圖中之電屢產生器組件3H)而主動 r 源極偏壓電壓。然後,該主動地產生之源極偏 各別之金屬線與位元線觸點(見第2圖)被 力至BL1。或者’可藉由該快閃記憶體裝置被動地產生 93912 200805380 該正源極偏壓電壓。舉例言之,可回應流經目標單元406 之電流、回應流經BL1之電流、或類似者而被動地產生該 源極偏壓電壓。此種被動電壓產生可利用被搞合於BL j與 接地之間的被動電阻元件408而予以完成,如第4圖中所 示者。至接地的電流導致了跨於電阻元件4〇8之電壓降 (voltage drop),並且,因此,對應於BL1節點之%電位 將被拉高(pulled up)。電阻元件408之特定值係根據想要 的源極偏壓電壓、以及根據在此程式化期間將流經電阻元 件408的電流之預估量來選取。尤其,電阻元件4〇8係以 虛線顯示以表示於快閃記憶體裝置中包含該電阻元件 係視需要而定的。 之電壓範圍為典型用於執行以上所述之新程式化 技術的例示的快閃記憶體裝置(具有雙位元記憶體單元陣 列广程式化電壓為介於8.0伏特與11G伏特之間;没極偏 壓電壓為介於3.5伏特與5.〇伏特之間 壓電壓為介於〇·3伏特與U伏特之 沾样、、wnr Ρ 了间在有接地之源極 第^有ρ ^加與在習知程式化操作期間所使用之汲極偏 土“有關的汲極偏壓電壓亦可能為 閃記憶體裝置可摘术4知摄Λ、 ^ 口而,该快 ^ 適§地組構成回應於正源極偏壓電壓,卞 整汲極偏壓電壓。兴一 ^ ^ ^ 调 伏特之汲極偏承雷颅 ’、乍利用4·〇 甸&電壓以及接地之源極(B L丨為 據本發明之對庫马接地),則根 電壓以及。二?王式刪可使用4.4伏特之沒極偏壓 伏特之源極偏壓電壓(例如,# 在BL1)。於實怀處υ·0仇4寸被建立 、不%用上,汲極源極偏壓電壓之 93912 18 200805380 /所^之源極偏壓電屡,而沒極至源極偏 壓電壓之增加則可小於所需之源極偏壓電壓。 於貝際應用上,各單元之位元線係形成於半導體基底 中如上所述於雙位元記憶體單元1〇〇(見第1圖)之說明 中。關於程式化操作,該半導體基底典型為接地。於此範 例中,各單元之該等位元線具有導電率,而該半導體 基底則具有p型導電率。因而,於BL1建立正源極偏壓電 壓減少了從BL1到BL2之位元線漏電流。換句話說,該正 源極偏壓電壓導致了 BL1至基底之接面處的反向偏壓 (revere bias) ’此將停止自BU至犯之漏電流電流。 ^第j圖為針對用於具有512條字元線之例示虛擬接地 记憶體早7L陣列的不同沒極偏壓電壓中,漏電流對所施加 ^源極偏壓電壓的圖,其中,水平軸表示該正源極偏壓電 壓’而垂直軸則表示位元線漏電流。每一描點(plot)代表不 同之汲極偏塵電壓。此圖顯示典型測量到之視位於各種高 VD^電位處之Vs而定的漏電流。一般而言,就給定之、 =言’漏電流的量會隨著VDS之增加而增加。此外,就給 定之VDS而言,漏電流的量會隨著Vs之增加而減少。因 此,所施加之Vs的確切選取係取決於特定之快閃記憶體 裝置所允許之最大漏電流容差。於第6圖中,舉例言之, 對所有之vds電位而言’為達到每一位元線之漏電流小於 10微安培,必須施加最少量為大約0 6伏特之V〆若該特 定之裝置規格可容許較多之漏電流,則可應用較低:寸
電位。 S 93912 19 200805380 之單促進使用具有較短通道長度 言,由於通道電::::作漏。, 更形顯著。利用適者㈣敕之:彻,,漏電流變得 使得能夠實現較短之通道乒声品人> 夕此檀漏电肌 耗。 長度而不會有顯著的操作電力損 第7圖為描緣根據本發每 圖。第7圖顯示以虛擬接地的示意 & ΛΛ加 麗楗接地木構所設置之記億體裝置陣列 内的四個記憶體單元。於笫7 、 圖中之該等記憶體單元之設 置ϋ乍係均硕似於以上所述之第4圖,而共同之特徵、 =、以^力能性在此將不再贅述。第7W顯示第一位元 線BU、弟二位元線BL2、被選取之字元線5〇2、三條未 ,取之子兀線504、於該陣列中之目標單元錫、以及麵 合於BL1與接地之間的禎雲i 间的視而要之電阻元件508。目標單元 5〇6代表已被選取用於驗證操作(例如,程式化驗證、軟程 式化驗證、或抹除驗證)的單元,而其餘三個記憶體單元則 代表尚未被選取用於驗證之單元。 取決於特定之驗證操作,刼/ ^ 木作執仃快閃記憶體驗證操作, 用以檢查是否目標記憶體單元之^是在對應於可接受之 抹除狀態或可接受之程式化狀態的所需範圍内。單元之臨 界電壓VT,係定義為閘極電壓,於該間極電壓單元傳導參 考電流(典型地’該參考電流位準約為1〇微安培)於固定之 汲極至源極電壓(典型地,約為h2伏特)。就此而言,第8 93912 20 200805380 圖顯示在例示雙位元記憶體單元陣列中之一些單元的抹除 單元臨界電壓分佈與程式化單元臨界電壓分佈,以及需要 t 軟程式化之過度抹除(over-erased)單元的分佈圖600。。尤 其,第8圖顯示了例示雙位元記憶體陣列之特性單元臨界 電壓分布曲線,顯示所需之抹除單元臨界電壓分佈602、 以及所需之程式化單元臨界電壓分佈604。 在抹除操作後,一些單元可能已被過度抹除 (over-erased),對已過度抹除之該等單元(斜線區域606)而 言,產生過低之VT值,可能會導致後續之讀取、程式化 驗證、或抹除操作的問題。軟程式化技術典型地係用以改 正該等已被過度抹除之單元,藉由將一個或多個軟程式化 脈衝施加至該等已被過度抹除之單元。軟程式化將這些單 元之低V τ拉南而南於軟程式化驗證V τ蒼考位準(以兀件符 號608標識),以有效地縮窄於陣列中已被抹除之單元的 VT分佈。軟程式化驗證係藉由將目標記憶體單元中所產生 之電流與傳導參考電流之參考記憶體單元的電流(典型 地,該參考電流位準約為10微安培)作比較來執行。於此 範例中,該軟程式化驗證VT參考位準為0.7伏特(以元件 符號608標識)。 於抹除操作之後,一些單元可仍保持為未抹除完全 (under-erased),對這些未抹除完全之單元而言,將產生過 高之VT值。於此範例中,若單元之VT超過1.7伏特(以元 件符號610標識),則該單元將為未抹除完全、未抹除 (un-erased)、或已程式化的。抹除驗證係藉由將目標記憶 21 93912 200805380 版單元中所產生之電流與傳導參考電流之參考記憶體單元 的電流作比較來執行。於此範例中,該抹除驗證ντ參考 位準為1.7伏特。若單元為未抹除完全,則一個或多個額 外之抹除脈衝將被施加至該單元,藉以使該單元之VT能 低於抹除驗證VT參考位準。 於程式化操作後,一些單元可仍保持為未程式化完全 (undef_pfammed) ’對這些未程式化完全之記憶體單元而 3,將產生出過低之Vt值。習知之程式化技術係藉由施 加一個或多個額外之程式化脈衝至未程式化完全之單元來 改正该未程式化完全之單元,。此種額外程式化提高(或改 )了這二單元上之低。程式化驗證係藉由將目標記憶 =單兀所產生之電流與傳導參考電流之參考記憶體單元的 電流作比較來執行。於此範例中,該程式化驗證Vt參考 位準為4·0伏特(以元件符號(512標識)。 弟7圖為描繪用於左位元之一般驗證操作··施加驗證 電堡至對應於目標單元5〇6之字元線,即,字元線5〇2 ; 以及,施加汲極偏壓電壓至對應於目標單元5〇6之汲極的 可選取之位元線,即,位元線BL2。根據習知之驗證技術, BL1為接地(換έ之,於第2圖中所示之電阻元件$⑽並不 存在)。就此種習知驗證而言,該汲極偏壓電壓典型地約為 1·2伏特,而該源極偏壓電壓則予以接地而為〇伏特。這 些習知之驗證條件於未被選取之字元線504之下、於該陣 列中之字元線之間、及/或於該陣列之位元線接觸面積中 (如以上於習知之程式化操作中所述者)可潛在地導致過 93912 22 200805380 度之位元線電流漏流。於第7圖中,想要之驗證電流標為 W ’而不想要之位元線漏電流則標為Ileak。該漏電流流 經BL2 ’且可能當驗證程序在比較於BL2所量得之電流與 參考電料導致錯誤產生。紐賴作朗,此問題係特 別重要,其典型地需要將非常低的電流(例如,僅為10微 安培)精確地傳導流經該目標單元。在如此低之驗證電流 下’即便是些微之漏電流(例如’4微安培)亦能於驗證程序 中引進顯著之錯誤。 根據本發明之實施例的驗證操作亦可參照第7圖予以 描述。以下之敘述適用於程式化驗證操作、抹除驗證操作、 以及軟程式化驗證操作。為解決過度漏電流之問題,於對 應於目標單元506之源極(於此例中為Bu)的可選取之位 元線處建立正源極偏壓電壓。於第7圖中,此正且非灾之 源極偏壓電壓係標為Vs。於例示實施例中,正源極偏壓電 Μ可控制位7L線漏電流’且回應該陣列之寫人週期狀態、 回應該裝置之壽命、及/或回應其他操作條件、來數^規 格,該正源極偏壓電壓可被適當地調整以達到該裝置想要 的位元線洩漏容差。 〜 可利用任何合適之技術、電路、結構、或架構來㈣ 建立該正源極偏壓電壓。尤其,可使用,例如,於第4圖 中所述之新程式化操作的技術,可主動地或被動地產生^ 正源極偏壓電壓。 證電 93912 23 200805380 電屢位準可根據想要的或預期的驗證電流而變動 電㈣圍係典型用於實行在此所述之驗證技術 圯k體I置(具有雙位元記憶體單元之· 壓電屡介於1.G伏特與1·5伏特之間· 〜及極偏 壓則介於。.2伏特與。.4伏特之間門就=== 刼作而言,增加與在習知驗證操作期間所使用之汲極偏舞 電壓有關的汲極㈣電Μ亦可能為必要的。亦如上所述對 該程式賴作而言,該半導縣底於驗證操㈣典型地為 接地,並且於BL1處建立正源極偏壓電壓減少了自bli 到BL2之位元線漏電流。 貫際上,該正源極偏壓電壓可顯著地減少或消除該 Ileak成分,致使該IVFY電流可被準確地處理。換言之,根 據本發明之例示實施例的驗證操作並未包含習知之驗證操 作中的内在錯誤來源。於例示實施例中,施加正%偏壓電 位能將漏電流控制至可容許之範圍内,例如,一微安培。 該快閃記憶體系統得到流經該目標單元的量測電流(再次 地,t量測電流包含微小(若有的話)的位元線漏電流)、以 夢考單元產生對應之芩考電流、以及比較該量測電流與該 參考電流,藉以得到比較指示標(comparison indicator)。於 理想上,該量測電流將非常地接近實際之驗證電流。基於 該比較指示標,該快閃記憶體系統可繼而決定用於該目標 單元之給定的ντ是否合適。 芩考第8圖,於程式化驗證操作期間,該快閃記憶體 系統可決定是否該比較指示標對應於高於或低於該程式化 93912 24 200805380 又立 > 考位準612之yT。同樣地,於抹除驗證 該快閃記憶體线可衫是否該比較指示標對應於^ ==除驗證參考位準61〇之%。同樣地,於軟程式化 呆作期間,該快閃記憶體系統可決定是否該比較指干 標對應於高於或低於該軟程式化驗證參考位準 二:測電流與該參考電流之該比較’以及該比較之結果的 二驗已知方法來執行。此種已知態樣的快閃記憶 體騃迅刼作在此將不詳細說明。 二應?2在先前詳細描述中提出至少-個例示實施例, 二r/在有大量的變化。亦應了解,在此所述之例示 Γ:列Γ非意欲以任何方式限制本發明之範疇、應用性或 2用於二t地、:先f之詳述將提供熟習該技藝者方便的藍 二下只σ所述之貫施例。應了解到,在不脫離本發明之 對凡件的功能與组構作各種改變,其中本發明 之辄臂係由所附之Φ ★主直4丨Μ …… 圍所界定’該申請專利範圍 【圖式簡單說明】 d已㈣錢預見等效者。 了解:參照詳述及申請專利範圍時,可更完整地 :二其中類似的元件符號表示圖式中相似的元件。 !為習知雙位元記憶體單元的剖面圖; 雔位二=根據f知虛擬接地陣列架構所設置之複數個 雙位體早兀的簡化圖; 體李=圖ί根據本發明之例示實施例所組構之快閃記憶 體糸統的不意圖; 93912 25 200805380 第4圖為描繪根據本發明之例示實施例的程式化操作 的示意圖; 第5圖為針對接地之源極中漏電流對汲極電壓的圖; 第6圖為針對不同的汲極偏壓電壓中漏電流 之源極偏壓電壓的圖; 第7圖為描繪根據本發明之例示實施例的驗證操作的 示意圖;以及 第8圖顯示在例示雙位元記憶體單元陣列中之一些單 兀的抹除單元臨界電壓分佈與程式化單元臨界電壓分佈與 需要軟程式化之過度抹除單元一起的分佈圖。 〃 【主要元件符號說明】 氮化矽層 第一埋入式接面區域 100 記憶體單元 102 104 108 110 200 202 216 220 226、 p形半導體基底 106 閘極 弟一埋入式接面區域 112氧化矽層 114 虛擬接地陣列架構、陣列架構 210、212、214 字元線 第二單元 4 204、206 位元線 208 XXV 一 罘一早兀 218 222、224導電金屬線 228、230位元線觸點 300 快閃記憶體系統、系統 302 核心單元陣列 304 306 位元線選取與控制邏輯 308 字元線選取與控制邏輯 26 位址解碼器 93912 200805380 ‘ 310 命令邏輯組件 312 狀態機 314 電壓產生器組件 ^ 402、502 字元線、選取之字元線 4〇4、504 字元線、未選取之字元線 406、506 目標單元 408、508 電阻元件 600 分佈圖 602 抹除單元臨界電壓分佈 604 程式化單元臨界電壓分佈 606 已過度抹除之單元(斜線區域) 608 軟程式化驗證參考位準 610 抹除驗證參考位準 612 程式化驗證參考位準 BL1 位元線、第一位元線 BL2 位元線、第二位元線
IpR 程式化電流 Ileak 漏電流 IvFY 驗證電流 vD 汲極偏壓電壓 vG 程式化電壓 Vs 源極偏壓電壓 VT 臨界電壓 27 93912

Claims (1)

  1. 200805380 十、申請專利範圍: 1· 一種程式化非揮發性記憶體裝置的方法,該非揮發性記 憶體裝置具有以虛擬接地架構所設置之單元之陣列,每 一單兀包含對應於在該陣列中之字元線(402)之閘極、 對應於在該陣列中之位元線(BL1,BL2)2可選取之源極 /汲極、以及對應於在該陣列中之位元線(BL2,BL〗)之 可選取之汲極/源極,該方法包括·· 於該陣列中選取目標單元(406)用於程式化; 施加程式化電壓至對應於該目標單元(406)之該字 元線(402); 施加汲極偏壓電壓至對應於該目標單元(4〇6)之汲 極的第一可選取之位元線(BL2);以及 於對應於該目標單元(4〇6)之源極的第二可選取之 位元線(BL1)處,建立正源極偏壓電壓。 2·如申凊專利範圍第1項之方法,其中,建立該正源極偏 壓電壓包括: 將該正源極偏壓電壓施加至該第二可選取之位元 線(BL1) 〇 3·如申請專利範圍第1項之方法,復包括: 根據該目標單元(406)之程式化臨界電壓,界定該汲 極偏壓電壓以及該正源極偏壓電壓。 4·如申請專利範圍第1項之方法,其中: 每一單元之該等位元線係形成於半導體基底中;以 及 93912 200805380 該方法復包括將該半導體基底接地。 5. —種驗證對非揮發性記憶體裝置執行之操作的方法,該 非揮發性記憶體裝置具有以虛擬接地架構所設置之單 元之陣列,每一單元包含對應於在該陣列中之字元線 (502)之閘極、對應於在該陣列中之位元線(BL1,BL2) 之可選取之源極/汲極、以及對應於在該陣列中之位元 線(BL2,BL1)之可選取之汲極/源極,該方法包括: 施加驗證電壓至對應於目標單元(506)之該字元線 (502); 施加沒極偏壓電壓至對應於該目標單元(506)之没 極的第一可選取之位元線(BL2); 於對應於該目標單元(506)之源極的第二可選取之 位元線(BL1)處,以正源極偏壓電壓來控制位元線漏電 流;以及 處理流經該目標單元(506)之驗證電流。 6·如申請專利範圍第5項之方法,其中,該驗證電壓為程 式化驗證電壓、抹除驗證電壓、或軟程式化驗證電壓之 其中一者。 7 ·如申請專利範圍第5項之方法,其中,處理該驗證電流 包括; 以參考單元產生參考電流; 將該驗證電流與該參考電流作比較以得到比較指 不標,以及 基於該比較指示標,決定用於該目標單元(506)之臨 29 93912 200805380 界電壓是否為適當的。 8·=申請專利範圍第5項之方法,復包括 容差而界定該正源極偏壓電壓。 9·如申請專利範圍第5項之方法,復包括 入週期狀態而調整該正源極偏壓電壓。 1、申叫專利範圍第5項之方法,復包括 壓電壓而調整該沒極偏壓電壓。 回應位元線洩漏 回應該陣列之寫 回應該正源極偏 93912 30
TW096111973A 2006-04-05 2007-04-04 Flash memory programming and verification method with reduced leakage current TWI367487B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/398,415 US7630253B2 (en) 2006-04-05 2006-04-05 Flash memory programming and verification with reduced leakage current

Publications (2)

Publication Number Publication Date
TW200805380A true TW200805380A (en) 2008-01-16
TWI367487B TWI367487B (en) 2012-07-01

Family

ID=38456554

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096111973A TWI367487B (en) 2006-04-05 2007-04-04 Flash memory programming and verification method with reduced leakage current

Country Status (6)

Country Link
US (2) US7630253B2 (zh)
JP (1) JP2009532821A (zh)
KR (1) KR101428765B1 (zh)
CN (2) CN101438352B (zh)
TW (1) TWI367487B (zh)
WO (1) WO2007117617A1 (zh)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7571287B2 (en) 2003-03-13 2009-08-04 Marvell World Trade Ltd. Multiport memory architecture, devices and systems including the same, and methods of using the same
US7768835B2 (en) * 2006-08-09 2010-08-03 Micron Technology, Inc. Non-volatile memory erase verify
US8131915B1 (en) 2008-04-11 2012-03-06 Marvell Intentional Ltd. Modifying or overwriting data stored in flash memory
US8683085B1 (en) 2008-05-06 2014-03-25 Marvell International Ltd. USB interface configurable for host or device mode
JP5143655B2 (ja) * 2008-07-22 2013-02-13 スパンション エルエルシー 半導体装置へのデータ書き込み方法、半導体装置
US8947929B1 (en) 2008-11-06 2015-02-03 Marvell International Ltd. Flash-based soft information generation
US8213228B1 (en) * 2008-11-06 2012-07-03 Marvell International Ltd. Flash memory read performance
US8611151B1 (en) 2008-11-06 2013-12-17 Marvell International Ltd. Flash memory read performance
US8423710B1 (en) 2009-03-23 2013-04-16 Marvell International Ltd. Sequential writes to flash memory
US8213236B1 (en) 2009-04-21 2012-07-03 Marvell International Ltd. Flash memory
JP5316299B2 (ja) * 2009-08-07 2013-10-16 富士通セミコンダクター株式会社 半導体メモリ、システムおよび半導体メモリの動作方法
CN101807433B (zh) * 2010-03-10 2012-10-24 上海宏力半导体制造有限公司 一种存储器的编程方法
US8756394B1 (en) 2010-07-07 2014-06-17 Marvell International Ltd. Multi-dimension memory timing tuner
US8482987B2 (en) 2010-09-02 2013-07-09 Macronix International Co., Ltd. Method and apparatus for the erase suspend operation
US8677225B1 (en) 2011-02-11 2014-03-18 Marvell International Ltd. Low-density parity-check decoder
US8929139B2 (en) 2011-04-13 2015-01-06 Macronix International Co., Ltd. Method and apparatus for leakage suppression in flash memory
CN102800362B (zh) * 2011-05-26 2016-06-29 北京兆易创新科技股份有限公司 非易失存储器的过擦除处理方法和处理系统
US8913445B2 (en) * 2012-02-13 2014-12-16 Macronix International Co., Ltd. Method and apparatus for adjusting drain bias of a memory cell with addressed and neighbor bits
US9396770B2 (en) 2012-02-13 2016-07-19 Macronix International Co., Ltd. Method and apparatus for adjusting drain bias of a memory cell with addressed and neighbor bits
US8760923B2 (en) * 2012-08-28 2014-06-24 Freescale Semiconductor, Inc. Non-volatile memory (NVM) that uses soft programming
CN103345934B (zh) * 2013-06-03 2016-12-28 上海华虹宏力半导体制造有限公司 控制栅极电压译码电路
US9312002B2 (en) 2014-04-04 2016-04-12 Sandisk Technologies Inc. Methods for programming ReRAM devices
US10825529B2 (en) 2014-08-08 2020-11-03 Macronix International Co., Ltd. Low latency memory erase suspend operation
US9564226B1 (en) * 2015-10-30 2017-02-07 Sandisk Technologies Llc Smart verify for programming non-volatile memory
US9401213B1 (en) * 2015-11-15 2016-07-26 Winbond Electronics Corp. Non-volatile memory apparatus and operation method thereof
KR102369307B1 (ko) * 2015-12-02 2022-03-03 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법
CN109545259B (zh) * 2018-11-28 2021-11-16 安徽大学 采用三个灵敏放大器抵抗位线泄漏电流的电路结构
US11281578B2 (en) 2019-08-20 2022-03-22 Micron Technology, Inc. Garbage collection in a memory sub-system during a low battery state
US11282567B2 (en) 2019-08-20 2022-03-22 Micron Technology, Inc. Sequential SLC read optimization
US11726869B2 (en) 2019-08-20 2023-08-15 Micron Technology, Inc. Performing error control operation on memory component for garbage collection
US11281392B2 (en) 2019-08-28 2022-03-22 Micron Technology, Inc. Garbage collection in a memory component using an adjusted parameter

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5487033A (en) * 1994-06-28 1996-01-23 Intel Corporation Structure and method for low current programming of flash EEPROMS
US5835414A (en) * 1996-06-14 1998-11-10 Macronix International Co., Ltd. Page mode program, program verify, read and erase verify for floating gate memory device with low current page buffer
JP3410036B2 (ja) * 1999-02-03 2003-05-26 シャープ株式会社 不揮発性半導体記憶装置への情報の書き込み方法
US6055190A (en) * 1999-03-15 2000-04-25 Macronix International Co., Ltd. Device and method for suppressing bit line column leakage during erase verification of a memory cell
JP4899241B2 (ja) * 1999-12-06 2012-03-21 ソニー株式会社 不揮発性半導体記憶装置およびその動作方法
US6339540B1 (en) * 2000-12-05 2002-01-15 Tower Semiconductor Ltd. Content-addressable memory for virtual ground flash architectures
US6456533B1 (en) * 2001-02-28 2002-09-24 Advanced Micro Devices, Inc. Higher program VT and faster programming rates based on improved erase methods
US6493266B1 (en) * 2001-04-09 2002-12-10 Advanced Micro Devices, Inc. Soft program and soft program verify of the core cells in flash memory array
US6469939B1 (en) * 2001-05-18 2002-10-22 Advanced Micro Devices, Inc. Flash memory device with increase of efficiency during an APDE (automatic program disturb after erase) process
US6525969B1 (en) * 2001-08-10 2003-02-25 Advanced Micro Devices, Inc. Decoder apparatus and methods for pre-charging bit lines
US6510082B1 (en) * 2001-10-23 2003-01-21 Advanced Micro Devices, Inc. Drain side sensing scheme for virtual ground flash EPROM array with adjacent bit charge and hold
US6529412B1 (en) * 2002-01-16 2003-03-04 Advanced Micro Devices, Inc. Source side sensing scheme for virtual ground read of flash eprom array with adjacent bit precharge
US6628545B1 (en) * 2002-11-26 2003-09-30 Advanced Micro Devices, Inc. Memory circuit for suppressing bit line current leakage
US6795342B1 (en) * 2002-12-02 2004-09-21 Advanced Micro Devices, Inc. System for programming a non-volatile memory cell
US6956768B2 (en) * 2003-04-15 2005-10-18 Advanced Micro Devices, Inc. Method of programming dual cell memory device to store multiple data states per cell
US6868014B1 (en) * 2003-05-06 2005-03-15 Advanced Micro Devices, Inc. Memory device with reduced operating voltage having dielectric stack
US6862221B1 (en) * 2003-06-11 2005-03-01 Advanced Micro Devices, Inc. Memory device having a thin top dielectric and method of erasing same
US6937520B2 (en) * 2004-01-21 2005-08-30 Tsuyoshi Ono Nonvolatile semiconductor memory device
US7307888B2 (en) * 2004-09-09 2007-12-11 Macronix International Co., Ltd. Method and apparatus for operating nonvolatile memory in a parallel arrangement
TWI303825B (en) * 2004-11-12 2008-12-01 Macronix Int Co Ltd Memory device having a virtual ground array and methods using program algorithm to improve read margin loss
US7200045B2 (en) * 2004-12-30 2007-04-03 Macronix International Company, Ltd. Method for programming a charge-trapping nonvolatile memory cell by raised-Vs channel initialed secondary electron injection (CHISEL)

Also Published As

Publication number Publication date
KR20090033828A (ko) 2009-04-06
CN101438352B (zh) 2014-06-04
US20100027350A1 (en) 2010-02-04
WO2007117617A1 (en) 2007-10-18
KR101428765B1 (ko) 2014-08-08
US20070237003A1 (en) 2007-10-11
TWI367487B (en) 2012-07-01
JP2009532821A (ja) 2009-09-10
CN103971745A (zh) 2014-08-06
US8031528B2 (en) 2011-10-04
CN101438352A (zh) 2009-05-20
US7630253B2 (en) 2009-12-08

Similar Documents

Publication Publication Date Title
TW200805380A (en) Flash memory programming and verification with reduced leakage current
TWI316711B (en) Word line compensation in non-volatile memory erase operations
JP4360736B2 (ja) 不揮発性半導体記憶装置および不揮発性半導体記憶装置のデータ消去方法
TWI279806B (en) Comprehensive erase verification for non-volatile memory
KR100414146B1 (ko) 플래쉬 메모리 소자의 소거 방법
TWI306606B (en) Method of erasing non-volatile memory and non-volatile memory system
TWI286758B (en) A system and method for erase voltage control during multiple sector erase of a flash memory device
TWI313007B (en) Non-volatile semiconductor memory device and reference scheme for the same
TWI358730B (en) Method, apparatus and system relating to automatic
CN103854700B (zh) 一种非易失性存储器的擦除方法和装置
TWI285373B (en) Nonvolatile semiconductor memory device which erases data in units of one block including a number of memory cells, and data erasing method of the nonvolatile semiconductor memory device
CN102800362B (zh) 非易失存储器的过擦除处理方法和处理系统
TWI355662B (en) Reduction of leakage current and program disturbs
TW200535848A (en) Method, system and circuit for programming a non-volatile memory array
TW200910350A (en) Non-volatile memory having a dynamically adjustable soft program verify voltage level and method therefor
TW200907984A (en) Compensation method to achieve uniform programming speed of flash memory devices
TWI715270B (zh) 操作非揮發性記憶體單元的方法
JP2005011490A (ja) 半導体装置
CN106448734B (zh) 非挥发性半导体储存装置及其擦除方法
JP2007172747A (ja) 不揮発性半導体記憶装置
TW200841344A (en) Methods and systems for controlled boosting in non-volatile memory soft programming
TW200828319A (en) Methods and systems for partitioned erase and erase verification in non-volatile memory
TW200818195A (en) Method and system for reducing the impact of program disturb during read
JP2004103083A (ja) 不揮発性半導体記憶装置
TW200929221A (en) Integrated circuits and discharge circuits

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees