TW200525640A - Method for making a semiconductor device - Google Patents

Method for making a semiconductor device Download PDF

Info

Publication number
TW200525640A
TW200525640A TW093134066A TW93134066A TW200525640A TW 200525640 A TW200525640 A TW 200525640A TW 093134066 A TW093134066 A TW 093134066A TW 93134066 A TW93134066 A TW 93134066A TW 200525640 A TW200525640 A TW 200525640A
Authority
TW
Taiwan
Prior art keywords
layer
forming
gate electrode
film
diffusion resistance
Prior art date
Application number
TW093134066A
Other languages
English (en)
Other versions
TWI257672B (en
Inventor
Yoshihiko Miyawaki
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200525640A publication Critical patent/TW200525640A/zh
Application granted granted Critical
Publication of TWI257672B publication Critical patent/TWI257672B/zh

Links

Classifications

    • DTEXTILES; PAPER
    • D05SEWING; EMBROIDERING; TUFTING
    • D05BSEWING
    • D05B57/00Loop takers, e.g. loopers
    • D05B57/28Applications of bobbins for storing the lower thread
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/20Resistors
    • DTEXTILES; PAPER
    • D05SEWING; EMBROIDERING; TUFTING
    • D05BSEWING
    • D05B57/00Loop takers, e.g. loopers
    • D05B57/08Loop takers, e.g. loopers for lock-stitch sewing machines
    • D05B57/10Shuttles
    • D05B57/14Shuttles with rotary hooks
    • DTEXTILES; PAPER
    • D05SEWING; EMBROIDERING; TUFTING
    • D05CEMBROIDERING; TUFTING
    • D05C11/00Devices for guiding, feeding, handling, or treating the threads in embroidering machines; Machine needles; Operating or control mechanisms therefor
    • D05C11/18Shuttles ; Shuttle holders; Shuttle driving arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/8605Resistors with PN junctions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Textile Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

200525640 九、發明說明: 【發明所屬之技術領域】 本發明係有關於半導 呈有MOS +日祕 衣置之製造方法者。尤係關於 "有MOS电晶體及擴散電阻 體裝置製造方法者。 、 丰涂脰土板上的半導 【先前技術】 使用於電視機等接收 + 謂的雙極混载型積半導μ置,有所 ,積电路者。該雙極混載型積體電路,彳 而成)及擴散::::閉極電極側壁上形細 =放阻層(由低濃度雜質的掺雜植入而幻,與可 於同一半導體基板上同時形成 生在上述電路内二二Γ上述擴散電阻層,係使用於產 崎門义要的電壓降為目的, 茲以參照附圖,却 體電路之羽用^ °有關衣採用在上述雙極混載型積 ⑽之白用例之半導體裝置製造方法如下:
之說:』至第182 : ’係有關於習用例半導體裝置的製造方法 板 回 ㈤至第12圖表示形成於同一 Ρ型半導rA =〇上的雙極電晶體(未圓示)等各電植土 及擴散電阻3。所形成之咖 型二二=^^^ 電阻Μ μ M…、後在该11型阱11内之形成後述之擴散 电阻層30的區域周圍,Λ υ又 元件分離声ιΛΓ 夕局部氧化(l〇c〇s)法形成 上之二=元件分離層12以外的,” 化成閉極絕緣膜2i(以石夕氧化膜所成)。 3J647] 6 200525640 再如第9圖所示,於閘極絕 t m 3〇 ^,;; 後侦用去P1 一 7 u力乂閘極電極22。妙 圖不之光罩(mask)的曝光及顯#, / 、 :、、、' 阻層30區域上, … ’、,在形成擴散電 ㈣s_。且將2成具有開口部伽的光阻層⑽_ 且將该光阻層40作為遮罩,對 低濃:。型雜質(例如刪的摻雜植入, 再次,如篦】Ω闰仏—丄 Ρ 土僻月文層。 相沈積(⑽)法在 化膜構成)。 _,~ D絕緣膜23(例如以石夕氧 ㈣然ϊ,Μ 11圖所示,CVD絕緣膜23施行里向括 飯刻,在間極電極22之側壁 仃'向性 spaCer)23s。 j 土間%體(牆 wan ^第12圖所示,以未圖^之光罩,以選擇方式 问,辰度之P型雜質的摻雜植 丁 2〇之源極層24s及…94H场成作為M〇S電晶體 之接角… 以及為形成擴散電阻層30 之接觸邛之接觸部形成用p、 方法,即可在同一。型半導體基板:/,上 ^__極22側壁具有侧壁間隔體仏者),“二 。阻層30 〇其相關技術文獻,有如下記專利文獻者。月 [專利文獻i]日本專利第3143366號公報。 (發明所欲解決的問題) 然而’在習用例之主導體裝置製造方法中,其以異向 性蝕刻,在CVD絕緣膜23形成側壁間隔體23s的製程, 有因過餘刻(over etch)而導致擴散電阻層3Q之表面造成結 316471 200525640 日日缺知等知傷。由此致使擴散電 使擴散電阻層30之動作特性。:30之狀怨不均句,而 而於擴散電阻層3〇Γ六、 ’、即’由於上逑過蝕刻 U(尤其疋在與元件分 之領域)造成損傷時,有產 午:綠層i2之境界附近 多個洩漏路徑之門e 卜^电机漏洩於n型阱 "^工之問題(芩照第屬夕这仁Λ —Ρ型半導體基板10上开印部分)°尤其在同 上^成之未圖示之雔大帝曰 日守間涉及長時間時,即 & °电阳歧的驅動 Γ—半導體基板10上的擴散電阻 洩漏電流愈增大“士果、…h 熱,而使4 化問題。另外,固然合引昶入二版裝置之動作特性劣 製程植入古、、曲声 王性過蝕刻的受損,惟於後 同辰度P型雜質離子之區域, 濃度P型雜質離子區域的、^ 、乂/、他之植入低 影響其浪漏電流。 ^為南’因而可考慮為幾乎不 【發明内容】 曰本發明係於同一半導體基板上,形成M〇S 1
及擴政電阻層的半導體裝置製造方法中,抑制上述. 政笔阻層之電流洩漏為目的者。 [角午決問題的手段] 本發明係有鑑於上述課題而作,係於同一半導體基; 上具備M〇s電晶體及擴散電阻層的半導體裝置製造方 法中,至少須經過下列製程為其特徵。 也就是說;本發明的半導體裝置製造方法;其特徵為 /、有方、半‘胆基板上形成多個元件分離層的製程;在被 上述元件分離層圍繞的上述半導體基板上區域,進行低濃 8 316471 200525640 度雜質的摻雜植入以形成擴散電阻層的製程;在包括上述 元件分離層以及形成於與該元件分離層鄰接之區域之閘極 絕緣膜之上述半導體基板全面,形成閘極電極形成用膜之 製程;於上述閘極電極形成部上與上述擴散電阻層的一部 分上形成姓刻保護層,而以上述钱刻保護層為姓刻保護 罩,在上述閘極電極形成用膜施行異向性蝕刻,而形成閘 極電極,同時亦形成損壞防止膜的製程;及以CVD法, 於上述半導體基板全面形成CVD絕緣膜後,將上述CVD 絕緣膜予以異向性蝕刻,而於上述閘極電極與損壞防止膜 之側壁,形成侧壁間隔體的製程者。 (發明的效果) 本發明係於形成MOS電晶體的閘極電極製程,於擴 散電阻層之一部分(尤其是鄰接於元件分離層端部之區域) 形成損壞防止膜者。由此,得避免對擴散電阻層之洩漏電 流發生區域之過蝕刻現象。因此,得將該損壞為誘因的電 流洩漏,加以抑制。此結果,與形成上述擴散電阻層及 MOS電晶體之半導體基板,為同一的於半導體基板上,同 時形成能以大電流驅動之雙極電晶體’亦得以減低半導體 裝置之動作特性劣化。 【實施方式】 茲以參照附圖,將有關本實施態樣之半導體裝置製造 方法說明如下: 有關本實施態樣之半導體裝置,係假定為將後述MOS 電晶體及擴散電阻層,與使用於例如電視機等接收器電路 9 316471 200525640 等’能以大電流驅動之雙極 雕 體基板上者。唯本發明的半導體枣2才形成於同一半導 將雙極電晶體以外的其他電子*不限於此’亦得以 體基板上。 才 形成於上述同—半導 第1至7圖係有關本實施態樣的 制 之說明圖。於第i至7圖中 ,且衣置衣造方法 1 A , ^ ^ 丁'表示形成於同一丰墓雕甘 板10上的雙極電晶體(未圖示+ +V肢基
MOS電晶體20及擴散電阻層3〇 ::衣置中之-Μ 於本實施態樣中,係將由以下所亍\=區域的剖面圖。且 電晶體20設為ρ通道型 方法形成的MOS 層所成者。 而擴放電阻層%則由Ρ型擴散 首先’如第!圖所示, 型牌㈣叫。然後,在該基板1〇上形成η 阻層30的區域周圍,由 之形成後述擴散電 件分鮮” Γ 夕局部氧化_S)法形成元
什刀離層12。唯於元件分雜 又7L 成為宜。铁後,在-I V曰係由約50〇1顶的膜厚形 φ ^ 在兀件分離層12以外 面,形成閘極絕緣膜21 (以々Θ + 足王 ^ 21 ]20 ,, ^ 夕乳化膜所成)。而該閘極絕緣 知以120nm的膜厚形成為宜。 12 = ?。第2圖所示’在㈣❹内由元件分離層 1先罩ΓΓ形成擴傲電阻層30的區域)上,使用未圖示
光罩的曝光及顯像,#彡A 41。缺後W: 開口部4]m的第1光阻層 芦.....Μ先阻層4】作為遮罩,對η型阱η進行低、, 型雜質的換雜植入(植入離子),“^u上之:: 件》離層〗2所園繞之區域,形成。-型擴散層’以該?.型 316471 10 200525640 擴月欠層作為擴散電阻; (B⑽n,,而於摻雜曰。,時,該低濃度P型雜質為, 入量即以6x l〇]2/cm2為宜~之加速電壓(能量)3〇KeV,植 再次’如第3圖 上述閘極絕緣膜2丨及_ *第1光阻層41後,在包括 由CVD法作成為形成_ 勺+ V月豆基板全面, 電膜)22a。 2之閘極電極形成用膜(導 繼續在上述閘極電 護層的第2光阻声42 / 膜22a上形成作為蝕刻保 於該第2光阻層42 、"不之光罩之曝光及顯像, 形成部上與上述擴散電阻声口42m’且在間極電極 層42。 曰 之一邛分上,殘留第2光阻 其次,如第4罔% - 護罩,在間極絕緣:;Γ之將九述第2光阻層42為钱刻保 層30之區域之位置)形成間極Hi(鄰=形成擴散電阻 阻層3〇之—部分(主要部以外的部分)_^1,亦於擴散電 ⑽。此處所謂的擴散電阻層3 )上形成損壞防止膜 阻層30兩端部近傍形成接觸部的部上,係指擴散電 區域者。又因閑極電極22及損;型層31 剔細形成為宜。而該間極電極22及^ b係以膜厚 多晶石夕上沈積石夕化物形成的多晶石夕化物貝構 =止膜22b即於 晶石夕所成的單層構造或其他構造形成。& 1得以由多 繼之,如第5圖所示,去除第 閘極電極22、損壞防止阻層42後,在包括 及擴放電阻層30上的】]型 ]] S1647] 200525640 ㈣王面,以⑽法形成氧切膜所成的〇 ⑴如後詳述,該CVD絕緣膜23的一部分,將成= 於問極電極22側壁的側壁間隔體23s。唯cv象膜 可不限定於石夕氧化膜,亦得使用其 ,族23 再如第6圖所示,對上述CVD::、: = 蝕刻。而該異向性蝕刻即以例如電漿蝕刻為宜 向:叫可將形成於擴散電阻層3。的主要部上及二^ 部分上㈣極絕緣肢及CVD絕緣膜23拼 同:亦將閑極電極22及損壞防止膜 ; 絕㈣U去除。由此,得以將擴散電阻層3〇的要 面路出,同時,在閘極電極22及損壞防止膜2 刀 成側壁間隔體23s。 、、側壁形 此時,擴散電阻層30之一部分(可形成用以形 。p㈣㈣部m卜之區域 使上述異向二== 致擴刻時上 ^ ^为上面發生的損傷。 m及再 22 _防止膜 ^ 為遮罩,進行高濃度P型雜皙沾r 植入。由此,可在擴散電阻層30上,形成用// :之’型層31(接觸部形成用P +型層31),同時,亦1觸 _電晶體20之源極層24s及汲極 、型成 此:謂的高濃〇型雜質係指2氣化J 加速電峨能)為術ev程度。植入量為3x】〇]w、二的 31647] 12 200525640 。後,去除第2光阻層4 體基板1〇上的M〇s電曰^即了凡成在同—P型半導 若依上述所示丰^"且0及擴散電阻層3〇。 阻層30 -部分上 錢方法,*會在擴散電 因過钱刻而造成丄/、:鄰接元件分離層之端部之區域) 極電晶體,以大電:f=如動作時(如未圖示之雙 例中所見到的電流茂:J生;焦二得以抑制習用 浪漏之何體裝置的動作^劣Γ避免起因於上述電流
5〇咖程度、間:二:::二中’雖記述元件分離層12為 戶疮AA # 、月吴2為120nm、閘極電極22 Λ 20D …唯本發明並不限 外的其他膜厚形成。 I此以上述以 於本實施態樣中,推 > 曲 硼(Β+),加速帝;Α /辰又Ρ型摻雜植入的雜質為 二二 (電能)為3°KeV程度,植人量係“ (B 而,回/辰度P型摻雜植入的雜質為2氟化硼 、” 唯本發明不限定於此。也就是說;該低 得使用上、…植入及…辰“型雜質之摻雜植入, 型雜質。且於摻雜植入時之加速電堡 里亦可為上述以外之加速電壓及植入量。 又於本實施態樣,M〇s電晶體2〇係以慣用型電晶體 (咖⑽i〇na】t刚sis㈣,將該源極層%及沒極層24^ :P型擴散層形成。唯於本發明不限定於此。也就是說; 若本發明係在’MOS電晶體20之閉極電極22的側壁形成 31647] ]3 200525640 側壁間隔體23s時,該源極層24s及汲極層24d係對具有 由P型擴散層及p +擴散層所成的低摻雜汲極(LkMb D0pened Drain,LDD)構造MOS電晶體適用者。 又於本實施形態中,係於n型拼u進行p型雜質之摻 雜植入,形成P通道型之M0S電晶體2〇及ρ·型之: 阻層30。唯於本發明即不限於此,也就是說;得於在= 半導體基板1〇或P_.U進行,型雜質之摻雜植 形成η通道型之MOS電晶體及n-型之擴散電阻層 於在η型半導體基板^賴進行p型雜質之_植人, 而形成P通道型之则電晶體及p-型之擴散電阻芦 在形成於η型半導縣板之“㈣行⑼㈣之日 入,形成讀道型之M0S電晶體.及n_型之擴散電阻y 【圖式簡單說明】 之半導體裝置製造方法 之半導體装置製造方法 之半導體裝置製造方法 之半導體裝置製造方法 之半導體裝置製造方法 苐1圖係有關本發明實施形態 說明圖(1)。 第2圖係有關本發明實施形態 說明圖(2)。 第3圖係有關本發明實施形態 說明圖(3)。 第4圖係有關本發明實施形態 說明圖(4)。 苐5圖係有關本發明實施形態 說明圖(5)。 316471 14 200525640 第6圖係有關本發明實施形態之半導踱I> 法 說明圖(6)。 第7圖係有關本發明實施形態之半導艏裝复 說明圖(7)。 第8圖係有關習用例之半導體裝置製造方 造方法 明® (1) ⑺ 第9圖係有關習用例之半導體裝置製造方 第1 〇圖係有關習用例之半導體裝置製造方 明圖 (3) (4) (5) 弟11圖係有關習用例之半導體裝置製造方法' 第12圖係有關習用例之半導體裝置製造方法説 明® 明圖 【主要元件符號說明】 10 P型半導體基板 Π η型阱 12 元件分離層 20 M〇S電晶體 21 閘極絕緣膜 22 閘極電極 22a 導電膜 22b 彳貝壞防止膜 CVD絕緣膜 3]647] 15 23 200525640 23s 側壁間隔體 24d 汲極層 24s 源極層 30 擴散電阻層 31 接觸部形成用p+型層 40 光阻層 40m 開口部 41 第1光阻層 41m 開口部 42 第2光阻層 42m 開口部
16 316471

Claims (1)

  1. 200525640 十、申請專利範圍: 1· -種半導體裝置之製造方法,係於具有则電晶體及 =散:阻層於同—半導體基板上的半導體裝置製造方 法’其特徵為具有: ;上述半導版基板上形成多個元件分離層的製程; 在被上述元件分離層圍繞的上述半導體基板上之 ^製程進仃低濃度雜質的摻雜植人,以形成擴散電阻層 上述兀件分離層以及形成於與該元件分離 曰=區域之上料導體絲全面,形成 閘極包極形成用膜之製程; 邱八:、上述閘極電極形成部上與上述擴散電阻層的― 護:=絲刻保護層,且以上述㈣保護層為巍 =極:”_電極形成用膜進行異向性㈣,而形 、电極,同時形成損壞防止膜的製程,及 綾腺/ CVD法’於上述半導體基板全面形成CVD絕 ’將上述CVD絕緣膜予以異向性㈣,而於上 =極電極與損壞防止膜側壁,形成側壁間隔體的製t 2.=請專利範圍第1項之半導體裝置製造方法,其令包 極、::防成止上述側壁間隔體之製程後,以上述閑極電 質的換则隔體為保護罩’進行高濃度雜 而形成上述MOS電晶體之源極層及沒 316471 17 200525640 極層的製造者。 3. —種半導體裝置之製造方法,係於具有MOS電晶體及 第1導電型擴散電阻層於同一第1導電型半導體基板上 的半導體裝置製造方法,其特徵為包括: 於上述第1導電型半導體基板上形成第2導電型阱 的製程,及於上述第2導電型阱内,形成多個元件分離 層的製程; 在被上述元件分離層圍繞的上述第2導電型阱上 的區域,形成具有開口部的光阻層,且以上述光阻層為 保護罩,對上述第2導電型阱進行低濃度之第1導電型 雜質的摻雜植入,以形成第1導電型擴散電阻層的製程; 在包括上述元件分離層以及形成於與該元件分離 層鄰接之區域之閘極絕緣膜之上述半導體基板全面,形 成閘極電極形成用膜之製程; 於上述閘極電極形成部上與上述擴散電阻層的一 部分上形成蝕刻保護層,且以上述蝕刻保護層為蝕刻保 護罩,在上述閘極電極形成用膜進行異向性蝕刻,而形 成進行閘極電極,同時亦形成損壞防止膜的製程,及 以C VD法,於上述半導體基板全面形成C VD絕 緣膜後,將上述CVD絕緣膜予以異向性蝕刻,而於上 述閘極電極與損壞防止膜側壁,形成側壁間隔體的製 程; 以上述閘極電極、損壞防止膜及側壁間隔體為保護 罩,進行高濃度之第1導電型雜質的摻雜植入,而形成 18 316471 200525640 上述MOS電晶體之源極層及汲極層,及上述擴散電阻 層的接觸部形成用高濃度層的製造者。 4.如申請專利範圍第1至3項中任一項之半導體裝置製造 方法,其中, 上述半導體裝置係於形成雙極電晶體時,同時形成 於上述同一半導體基板上者。 ]9 31647]
TW093134066A 2004-01-21 2004-11-09 Method for making a semiconductor device TWI257672B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004013427A JP2005209808A (ja) 2004-01-21 2004-01-21 半導体装置の製造方法

Publications (2)

Publication Number Publication Date
TW200525640A true TW200525640A (en) 2005-08-01
TWI257672B TWI257672B (en) 2006-07-01

Family

ID=34835804

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093134066A TWI257672B (en) 2004-01-21 2004-11-09 Method for making a semiconductor device

Country Status (5)

Country Link
US (1) US7059859B2 (zh)
JP (1) JP2005209808A (zh)
KR (1) KR100674066B1 (zh)
CN (1) CN100411115C (zh)
TW (1) TWI257672B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160092117A (ko) * 2015-01-26 2016-08-04 메이플세미컨덕터(주) 스위칭 특성 제어 공정이 포함된 전력 반도체 장치의 제조방법
GB2610886B (en) * 2019-08-21 2023-09-13 Pragmatic Printing Ltd Resistor geometry

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5232865A (en) * 1991-07-24 1993-08-03 Micron Technology, Inc. Method of fabricating vertically integrated oxygen-implanted polysilicon resistor
JPH07195093A (ja) 1993-12-31 1995-08-01 Sou Giken:Kk バイオリアクタ−を使用する汚水の処理方法
JP2687894B2 (ja) * 1994-09-26 1997-12-08 日本電気株式会社 半導体記憶装置の製造方法
CN100543999C (zh) * 2000-09-01 2009-09-23 精工电子有限公司 Cmos半导体器件及其制造方法

Also Published As

Publication number Publication date
JP2005209808A (ja) 2005-08-04
US20050181589A1 (en) 2005-08-18
KR100674066B1 (ko) 2007-01-25
KR20050076627A (ko) 2005-07-26
US7059859B2 (en) 2006-06-13
CN100411115C (zh) 2008-08-13
TWI257672B (en) 2006-07-01
CN1645573A (zh) 2005-07-27

Similar Documents

Publication Publication Date Title
TWI390666B (zh) 絕緣體上半導體裝置之製造方法
US6768179B2 (en) CMOS of semiconductor device and method for manufacturing the same
JPH08222645A (ja) 軽くドープしたドレイン領域を形成する方法
US8502326B2 (en) Gate dielectric formation for high-voltage MOS devices
TW591723B (en) Method for producing semiconductor device
JP2007165853A (ja) 半導体集積回路装置およびその製造方法
US8063439B2 (en) Semiconductor device and fabrication method thereof
US8318559B2 (en) Method of fabricating CMOS transistor
JP5739404B2 (ja) ゲート・ダイオード構造及びゲート・ダイオード構造の製造方法
TW200525640A (en) Method for making a semiconductor device
TWI353640B (en) Method of forming semiconductor structure
US20080286920A1 (en) Method for manufacturing semiconductor device
CN112366179A (zh) 半导体器件结构和制备方法
JP5205779B2 (ja) 半導体装置の製造方法および半導体装置
JP4041676B2 (ja) 半導体装置の製造方法
KR100732774B1 (ko) 반도체소자의 듀얼게이트 형성방법
TWI239566B (en) Manufacture method for semiconductor device
TW200536120A (en) Flash memory cell transistor and method for fabricating the same
TW389946B (en) Method for improving lattice-dislocation effect in semiconductor device
KR100659830B1 (ko) 반도체 장치 형성 방법
JP4950648B2 (ja) 半導体装置およびその製造方法
KR100861362B1 (ko) 반도체소자의 듀얼 게이트 형성방법
TW432542B (en) Method for producing MOSFET with elevated source/drain region
TW407340B (en) Manufacture method of borderless contact with self-alignment stop layer
KR20060077330A (ko) 마스크 롬 및 이의 제조 방법

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees