TW200425651A - Transceiver circuit, transceiving method, and transceiver apparatus - Google Patents

Transceiver circuit, transceiving method, and transceiver apparatus Download PDF

Info

Publication number
TW200425651A
TW200425651A TW093101606A TW93101606A TW200425651A TW 200425651 A TW200425651 A TW 200425651A TW 093101606 A TW093101606 A TW 093101606A TW 93101606 A TW93101606 A TW 93101606A TW 200425651 A TW200425651 A TW 200425651A
Authority
TW
Taiwan
Prior art keywords
circuit
phase
aforementioned
transfer
speed
Prior art date
Application number
TW093101606A
Other languages
English (en)
Other versions
TWI248725B (en
Inventor
Fumihiro Fukae
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200425651A publication Critical patent/TW200425651A/zh
Application granted granted Critical
Publication of TWI248725B publication Critical patent/TWI248725B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0002Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0015Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy
    • H04L1/0022Systems modifying transmission characteristics according to link quality, e.g. power backoff characterised by the adaptation strategy in which mode-switching is influenced by the user
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1438Negotiation of transmission parameters prior to communication
    • H04L5/1446Negotiation of transmission parameters prior to communication of transmission speed
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L2001/0092Error control systems characterised by the topology of the transmission link
    • H04L2001/0094Bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Communication Control (AREA)

Description

200425651 玖、發明說明: 【發明所屬之技術領域】 本發明係關於可使用於在連接個人電腦及其週邊機器、 Audio/Visual(聲頻/視頻)機器之串列匯流排,例如依據 IEEE(美國電氣與電子工程師學會)發行"IEEE Standard for a High Performance Serial Bus”,[IEEE Std.1394-1995]標準 化之高速之串列匯流排等之收發訊電路、收發訊方法及收 發訊裝置。 【先前技術】 首先,逐項說明有關[IEEE Std.1394-1995]。 < IEEE 1394> 在 IEEE 1394規格中,制定以 100 Mbps(98.3 04 Mbps)、200 Mbps( 196.608 Mbps)、400 Mbps(3 93 ·2 16 Mbps)之資料轉送 之規定,並規定具有上位轉送速度之1394埠可保持與其下 位轉送速度之互換性。因此,100 Mbps、200 Mbps、400 Mbps 之資料轉送可同時並存於同一網路上。 又,在IEEE 13 94規格中,如圖15所示,採用將轉送資料 變換成資料與彌補該訊號之選通之2訊號,可藉取得此2訊 號之11互斥或π而產生時鐘之DS_Link(Data/Strobe Link :資 料/選通連結)編碼方式之轉送格式。 物理層之仲裁訊號以TPA/TPA*、TPB/TPB*之2組雙絞線 表現,一組雙絞線TPA/TPA*發送選通訊號(Strb_TX),並接 收資料訊號(DataJRX)。另一方面,另一組雙絞線TPB/TPB* 發送資料訊號(Data_TX),並接收選通訊號(Sti*b__RX)。
O:\9O\9O07O.DOC 200425651
Strb—TX訊號、Data_TX訊號、如匕—訊號及 Data一Enable訊號係用於產生仲裁訊號、
Arb_B_Rx。發送之仲裁訊號之值與其意義如圖i6所示。 又,接收之仲裁訊號之值與其意義如圖17所示。 在IEEE 1394規格中,其連接方式可使用數位鍵接與節點 岔2種方式。數位鏈接方式可連接具有Π94個埠之機器最多 16即點,其—點間之最長距離為(5m。且併用節點岔方式 時,可構成可連接規格最多之63節點(物理的節點位置)之L 路0 另外,在IEEE 1394規格中,纜線之裝卸動作可利用機写 之工作狀態,即制電源之接通狀態執行,在追加或消除 節點之時點,T自動地再構建網路。此時,可自動地辨:
所連接之節點之機器,並在介面上管理所連接之機器之ID 及其配置。 W <IEEE 1394之長距離傳輸化〉 近年來,雖然業者有意將1394_1995規格引進家庭網路中 使用,但在1394-1995規格中,將金屬纜線之最大長度訂定 為4.5 m,以致於有纜線長度之限制被迫造成推行上之 之憾。 因此,利用將1394物理層電路内之多數金屬收發訊裝置 中至少1個以上例如光收發訊裝置,且將通信路由金屬纜線 置換成例如POF(Plastic 0ptieal Fiber :塑料光纖)等光纖之 OPi· LINK、IEEE 1394b等即可執行長距離傳輸。 < OPi. LINK〉
0:\90\90070.DOC -6 - 200425651 〇Pi· LINK將 IEEE 1394a_20〇〇之通信路由由金屬纟覽線置
(1)調相 (2)速度協商相 (3)資料轉送相
前述訊號檢出電路雖僅用於判斷訊號之有無,但在〇pi. LZNK中,i芯之P0F可執行雙向通信,故即使檢出有接收訊 號,也無法區別該訊號為對方所發送之訊號或自己所發送 之汛唬。也就是說,自己未發送訊號時,所檢出之接收訊 號為對方所發送之訊號,自己有發送訊號時,所接收之訊 唬為自己所發送之訊號或對方所發送之訊號。又,在圖W 中,自己發送訊號之時間之接收訊號係以虛線表示。 僅執行預定次數(在圖18中,為2次)之對方所發送之調訊 號之接收時,在時間1015、1018中,分別呈現表示連接確 立之CONNECT-DETECT之連接確立狀態,作為有效訊號。 在連接確立狀態,在n〇deA發生被要求轉送資料時,表示此 意旨之TPBIAS在時間1016中,成為有效,故如心八接受該 要求’在其次之調訊號之發送時間之丨〇〇9中, 知适長调吞ft
O:\90\90070.DOC 200425651
、接收到此長調訊號之nodeB在對方機器辨識資料轉送要 长之TPBIAS成為有效,在時間1〇2〇中,使bias—邱丁此丁 成為有效,藉以將對方發生資料轉送要求通知自己2ΡΗγ。 nodeB之PHY在發生自己之節點之資料轉送要求時,在時 間1019中,使TPBIAS成為有效,發送連續訊號,完成調相, 同日守轉移至速度協商相。接收到對方機器之連續訊號之 nodeA在時間1017中,使BIASJ3ETECT成為有效,藉以將 對方機器發生資料轉送要求通知自己之ΡΗγ。 而,發送連續訊號,完成調相,轉移至速度協商相。可 藉執行前述短調訊號之收發,由切斷狀態轉移至連接確立 狀態,再藉長調及連續訊號之收發,由將自己機器之資料 轉送要求傳達至對方機器。發送長調之節點為母節點,接 收長調,發送連續訊號之節點為子節點。此等母節點及子 節點與在IEEE 1394規格中,以tree 一 ID相所定之母節點、子 節點並無關係。又,短調訊號及長調訊號之脈衝週期比連 續訊號之脈衝週期充分慢。 圖19係表示在〇Pi· LINK之速度協商相之訊號之收發情 形。 假定nodeA、nodeB之埠之最大轉送速度均為§2〇〇。 nodeA、nodeB進入速度協商相時,首先,在狀態B1發送隨 機資料。又,在狀態B1接收隨機資料之期間,利用位元同 步電路取得位元同步。當B1所預定之時間經過後,轉移至 狀態B2。在狀態B2,比較現在之通信速度nego一speed與自
O:\90\90070.DOC 200425651 己之埠之最大轉送速度,現在之通信速度慢於自己之埠之 最大轉送速度時,發送higher_speed。又,現在之通信速度 相同於自己之埠之最大轉送速度時,發送keep_speed。 在圖19之訊號發送中,由於假定最大轉送速度為S200, 故nodeA在時間2009,nodeB在時間2012分別發送 higher_speed。在狀態B2,接收到higher_speed時,辨識到 相對埠希望提高轉送速度,自己之埠也發送higher_speed 時,將nego_speed提高至S200,再轉移至狀態B 1。 在圖19之訊號發送中,nodeA在時間201 8,nodeB在時間 2022分別由狀態B2轉移至狀態B1。若最大轉送速度為S100 時,轉移至互相確認速度協商相結束之狀態B3,並發送要 求結束速度協商相之end_nego。以S200之轉送速度再轉移 至狀態B1之nodeA、nodeB再度發送隨機資料。又,在接收 隨機資料時,取得位元同步。而,在預定之時間經過後, 轉移至狀態B2時,由於本次,nego_speed與最大轉送速度 均同樣為S200,故發送keep_speed,要求維持轉送速度。 在圖19之訊號發送中,nodeA在時間2023,nodeB在時間 2026分別發送keep_speed。在狀態B2,接收到keep_speed 之nodeA、nodeB辨識對方槔希望維持轉送速度,轉移至互 相確認速度協商相結束之狀態B 3。 在圖19之訊號發送中,nodeA在時間2031,nodeB在時間 2034分別由狀態B2轉移至狀態B3。在狀態B3,發送要求結 束速度協商相之end_nego。 在圖19之訊號發送中,nodeA在時間2029,nodeB在時間
O:\90\90070.DOC 200425651 2032分別發送end 一 nego。在狀態B3,接收到en(Lneg〇時, 速度協商相結束,轉移至資料轉送相D〇。 在圖19之訊號發送中,n〇deA在時間2037,n〇deB在時間 2040分別由狀態B3轉移至狀態D0。在狀態B2及狀態B3中, 接收電路内之錯誤檢出電路檢出有錯誤時,當時之 nego—speed為S100時,在預定時間經過後,結束速度協商 相,轉移至調相。又,在狀態B2及狀態B3中,錯誤檢出電 路檢出有錯誤時,且為S100以外之情形時,放棄該轉送速 度之通信,將nego—speed降低至S100,並經狀態⑴轉移至 狀態B3。 在資料轉送相中,以速度協商相所決定之轉送速度執行 資料轉送。 < OPi· LINK之錯誤處理> 在OPi· LINK中,以10位元之字元為丨單位執行資料之收 發。10位兀之字兀依據8 B10B碼。在接收電路内有錯誤檢 出電路、與稱為invalid一C0unt之計數器存在,在錯誤檢出電 路檢出所接收之字元與8 B10B之表不符或運行不等性異$ 之字元時,使invalid—count加「1」。又,連續接收到正常字 元時,使invalid—count減「!」。依照上述法則增減計數器之 計數值,計數值達到預定值以上時,判斷通信路之品質不 良’而止連續訊號之發送,轉移至調相 又’有別於 invaUcLcount,也有一種稱為p〇rt_err〇r之計數器存在,當 檢出前述錯誤時’用於計數錯誤數。 P〇rt_en:〇r之計數器即使連續接收到正常字元,其值也不 O:\90\90070.DOC -10- 200425651 會減少。因錯誤而轉移至調相之節點,其短調訊號之發送 時間因調相所決定者為母節點或子節點而異,為母節點 時,延遲調週期之半週期之64 ms才開始發送短調訊號,若 為子節點時,則在一轉移至調相時,即立即開始發送短調 訊號。 <暫停禁止> 在OPi. LINK中,有暫停狀態、禁止狀態等狀態存在。通 常,在資料轉送相,内部訊號SUSPEND有效時,在相對之 ?011丁間依據腿£ 13 94執行丁又_81^£體仲裁訊號之收發 時,可使相對之PORT均處於暫停狀態。 在暫停狀態下,PORT呈現調相,藉短調訊號之收發而維 持確立連接之狀態。在暫停狀態下,TPBIAS訊號並非成為 有效,故不發送長調訊號及連續訊號,因此,不會轉移至 速度協商相。 另一方面,再任意狀態下,内部訊號DISABLED成為有效 時,處於禁止狀態。此時,相對之PORT處於暫停狀態。又, 内部訊號DISABLED成為非有效時,若經由與當時之相對之 PORT之連接狀態,而確立與相對之PORT之連接,則轉移 至暫停狀態,若未確立與相對之PORT之連接,則轉移至切 斷狀態。 在禁止狀態中,PORT執行調訊號之收發,並確立與相對 之PORT之連接,但因TPBIAS訊號並非成為有效,故PORT 不會轉移至速度協商相。 又,數位資料通信中,作為錯誤處理之技術,有判定通 O:\90\90070.DOC -11 - 200425651 信時產生之位元錯誤型式或幀錯誤型 隨機狀產生之錯誤’利用其錯誤型 =條件而將協定訊號傳送至發送側之系統(例如參 本特開平8-130530號公報)。 、、、 在^ UNK中,以速度協商相及f料轉送相在接收電路 執灯錯誤檢出,判斷通信路之品f不良時,轉移至調相。 但:在調相中,由於接收電路内之訊號檢出電路僅檢出 有無訊號,故不能判別通信路之品質好到何種程声,杂前 述TPBIAS及簡_耐ECT成為有效時,會立即轉^至:度 協商相。以速度協商相在B2及B3狀態時檢出有錯誤時,會 結束速度協商相,再度轉移至調相。在此種品質之通信路 中,使用於速度協商相之連續訊號用之高速電路之動作之 PLL(鎖相環路)所消耗之電力是一種浪費。 又,在速度協商相中,未檢出錯誤而轉移至資料轉送相 後,部因通信路之品質不良,導致在資料轉送相中,前述 invalid—count達到預定之值時,最少會發生2次 BUS 一 RESET,1次是在轉移至資料轉送相後,另卜欠是在因 錯誤而轉移至資料轉送相之際。IEEE 1394之BUS_RESET 係使整個匯流排執行重複動作,重新調設各節點之狀態及 節點監所構建之邏輯的連結,因某節點間之通信路之品質 不良’導致需要將整個匯流排重新調設,其效率非常的不 良0 另外’在OPi· LINK之速度協商相之錯誤之檢出若與資料 轉送相之錯誤之檢出無關地,導因於在速度協商時未檢出 O:\90\90070.DOC -12- 200425651 ?誤而在請料相才“錯誤之龍路之品f之情形 日才有可犯需要重複執行調相—速度協商相—資料轉送相 1相,當重複執行前述狀態之轉料,包含通信路在内 之正個匯流排會呈現不穩定狀態。 又’因在OPi LINK之資料轉送相之錯誤之檢出而增減之 =hd—⑶械之增減之法則比在⑽職之規格之最低保 之錯誤率l.GxlG t充分嚴格,由資料轉送相轉移至 調相之條件比錯誤率…10-12更充分嚴格。此表示在 贿and_e。誠並料咖定值之程料,㈣動地判斷通信 路之品質不良而不轉移至調相之意。如卿1394之等時性 轉送:般,在不執行重送之封包轉送協定中,有錯誤存在 之通彳§路最好不要存在於匯流排上。 上述之狀態在OPi.UNK中,被檢出有錯誤而由資料轉送 相轉移至調相之際’雖由連接狀態暫時被轉移至切斷狀 悲’但其原因在於未執行與對方機器完全切斷之確認,卻 因鏡線之損傷、收發訊裝置之劣化等導致在通信路之品質 不良之時’也未藉由修理等改良通信路品質,而貿然重 開始通信之故。 又^上述專利文獻^,並未揭示任何有關在境線所連 接之節點彼此因通信路之品質較低而難以正常轉送資料 時’可以轉移至可轉送資料之技術。 貝" 【發明内容】 本發明之第1收發訊電路之特徵在於可藉i或多數轉送速 度轉送資料者;且包含狀態機器,其係包含藉與對方機器 O:\90\90070.DOC -13- 200425651 二奥調訊號以決定與對方機器之連接之通信路之最大轉送 二^周相、及以高於前述調訊號之頻率施行資料轉送之 ⑽者;錯誤檢出電路,其係檢出接收訊號之錯誤 路,誤及字元錯誤)者;及"轉送相轉移抑制電 内檢出料轉送相中,前述錯誤檢出電路在接收訊號 韓2 ’由前述資料轉送相轉移至前述調相,在盆 防止1m利用前述資料轉送相轉移抑制電路加以控制,以 再轉移至資料轉送相者。 信收發訊電路,在資料轉送相中’在判斷通 由資料轉能執行正常資料轉送之程度時,可防止 喪运相轉移至調相後’再轉移至資料轉送相,故可 =貧料轉送相中執行動作之高速電路所需之消耗電力 發=广::訊電路之特徵在於:在本發明之第1收 .I “定時器及錯誤計數器,在前述資料轉送 出僅在前述錯誤檢出電路與前述定時器及錯: P出之-定時間内之錯誤數大於預定料 至調相,在其轉移後,利用前述資料轉= 本發明之第3收發:二:轉在 發訊電路中,包含比較收Μ電路二在本發明之第1收 資料轉送相之轉送速度之轉;速度與在 度比較電路之比較結果在前述資料轉包::述轉运速 發訊電路之最小可轉送速度:之::速度與收 狀心日t,僅在利用前述
O:\90\90070.DOC -14- 200425651 =檢出電路檢出錯誤’由前述資料轉送相轉移至前述調 目守’才利用前述資料轉送相轉移抑制電路加以控制,以 防止再轉移至資料轉送相者。 1月之第4收發机電路之特徵在於可藉^或多數轉送 轉送資料者;且包含狀態機器,其係包含藉與對方機 ::換調訊號以確立與對方機器之連接之調相、將自己之 之可轉达速度以該轉送速度實際互相通知而決定通 訊路之最大可轉送速度之速度協商相及以前述速度協商 y斤決定之轉送速度施行資料轉送之資料轉送相者;錯誤 一欢出電路,其係檢出接收訊號之錯誤(例如位元錯誤及字 :錯 >)者;及速度協商相轉移抑制電路;在前述資料轉 运相中’前述錯誤檢出電路在接收訊號内檢出錯誤時,由 =述資料轉送相轉移至前述調相,在其轉移後,利用前述 速度協商相轉移抑制電路加以控制,以防止轉移至速度協 商相者。 依據本發明之收發訊電路,在資料轉送相中,在判斷通 信路之品質壞到不能執行正常資料轉送之程度時,可防止 由資料轉送相轉移至調相後,轉移至速度協商相,故可嗲 求在速度協商相及資料轉送相中執行動作之高速電= 之消耗電力之降低。 本發明之第5收發訊電路之特徵在於可藉i或多數 度轉送資料者;且包含狀態機器,其係包含藉與對方機琴 父換调讯號以確立與對方機器之連接之調相、將自已 器之可轉送速度以該轉送速度實際互相通知而衫通:
0:\90\90070.DOC -15- 200425651 ==可轉料度之速㈣商相及㈣料度協商相所決 =之轉送速度施行資料轉送之資料轉送相者, ·錯誤檢出電 其係檢出接收訊號之錯誤(例如位元錯誤及字元錯 :’及速度協商相轉移抑制電路;在前述速度協商相;、, 二=檢出:路在接收訊號内檢出錯誤時,由前述資料 相轉:抑:調相’在其轉移後,利用前述逮度協商 :抑制电路加以控制,以防止轉移至速度協商相者。 :據本發明之收發訊電路,在速度協商相中,在判斷通 =路之品質壞到不能正常結束速度協商之程度時,可防止 ::料轉送相轉移至調相後’轉移至速度協商相,故可策 降=逮度協商相中執行動作之高速電路所需之消耗電力之 本發明之第6收發訊電路之特徵在於:在本發明 ^收出發^路電路-中,包含定時^及錯誤計數器,僅在前述錯 ==前述定時器及錯誤計數器所檢出之-定時間 之錯W數大於預定之值時,才由資 相,在其轉移後,利用前述狀態機器相轉 t至调 控制,以防止轉移至速度協商相者。轉移抑制電路加以 本發明之第7收發訊電路之特徵在於:在本發明之 收發訊電$中m較收發tK電路之最小可鏟… 在資料轉送相之轉送速度之轉送速度比較電路=度與 ==”_在前_轉送相之轉:速= 收“電路之攻小可轉送速度相同之狀態時, 达錯誤檢出電路檢出錯誤,由前述資料轉送相轉移至前2
O:\90\90070.DOC -16- 200425651 —Liy q—^ ° ^ 才利用前述速度協商相轉移抑制電路加以控制, 以防止轉移至速度協商相者。 本發明之第8收發訊電路之特徵在於:在本發明之第4或 第5收發訊電路中,該收發訊電路係準據OPi· LINK者,且 -十數器與疋時器,在前述計數器計數由調相對速度協 商相之轉知’在—定時間内之計數值大於預定之值時,判 斷t仏路之品質不良,利用前述速度協商相轉移抑制電路 加以控制,以防止轉移至速度協商相者。 々本發明之第9收發訊電路之特徵在於:在本發明之第2、 第3、第6、第7或第8中任一收發訊電路中,包含前述資料 轉C相轉移抑制電路、與作為速度協商相抑制電路之調訊 唬發送選擇電路,在前述錯誤檢出電路判斷通信路之品質 w不良、’/由資料轉送相轉移至速度協商相日夺,藉前述調訊 旎發送選擇電路防止發送調訊號者。 本發明之第1〇收發訊電路之特徵在於··在本發明之第9收 么Λ電路中,包含接收訊號檢出電路及定時器,在前述調 相中,在前述接收訊號檢出電路及定時器確認一定時間以 上無接收訊號’且完全被切斷時’藉前述調訊號發送選擇 電路再度開始發送調訊號者。 本發明之第il收發訊電路之特徵在於:在本發明之第9收 :訊電路中,包含纜線連接檢出電路,在前述調相中,在 前述境線連接檢出電路確㈣線脫落時,在纜線連接後, 藉前述調訊號發送選擇電路再度開始發送調訊號者。 本發明之第12收發訊電路之特徵在於 在本發明之第2、
〇:\9〇\9〇〇7〇.d〇C -17- 200425651 第3、第6、第7或第8中任一收發訊電路中,包含前述資料 轉送相轉移抑制電路、與作為速度協商相抑制電路之發送 機之電源控制電路,在前述錯誤檢出電路判斷通信路之品 貝不良時,於轉移至調相後,藉前述發送機之電源控制電 路使發送機之電源成為斷電者。 本發明之第13收發訊電路之特徵在於··在本發明之第工2 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認一定時間 以上無接收訊號,且完全被切斷時,藉前述發送機之電源 控制電路使發送機之電源成為通電者。 本發明之第14收發訊電路之特徵在於:在本發明之第12 收發訊電路中,包含纜線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後’藉前述發送機之電源控制電路使發送機之電源成為通 電者。 本發明之第1 5收發訊電路之特徵在於:在本發明之第6、 第7或第8中任一收發訊電路中,該收發訊電路係準據〇pi. LINK者,且在P〇RT部設置TpBIAS遮蔽電路作為前述速度 協商相抑制電路,在前述錯誤檢出電路判斷通信路之品質 不良時,於轉移至調相後,利用上述TPBIAs遮蔽電路遮蔽 來自PHY之TPBIAS訊號,即使在TPBIAS成為有效時,也不 發送長調或連續訊號者。 本發明之第16收發訊電路之特徵在於:在本發明之第15 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 O:\90\90070.DOC -18 - 200425651 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被 切斷時,解除在前述TPBIAS遮蔽電路之TPBIAS訊號之遮 蔽,在TPBI AS成為有效時,發送長調訊號或連續訊號者。 本發明之第17收發訊電路之特徵在於:在本發明之第15 收發訊電路中,包含纜線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後,解除在前述TPBIAS遮蔽電路之TPBIAS訊號之遮蔽,在 TPBIAS成為有效時,發送長調訊號或連續訊號者。 本發明之第18收發訊電路之特徵在於··在本發明之第6、 第7或第8中任一收發訊電路中,該收發訊電路係準據OPi. LINK者,且在PHY部設置TPBIAS抑制電路作為前述速度協 商相抑制電路,在前述錯誤檢出電路判斷通信路之品質不 良時,於轉移至調相後,即使在前述PHY部内部,TPBIAS 成為有效時,也可藉前述TPBIAS抑制電路而不將TPBIAS 成為有效之事通知前述PORT部者。 本發明之第19收發訊電路之特徵在於:在本發明之第18 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被 切斷時,藉前述TPBIAS抑制電路將在前述PHY部内部之 TPBIAS訊號之值原原本本地通知前述PORT部者。 本發明之第20收發訊電路之特徵在於:在本發明之第18 收發訊電路中,包含纜線連接檢出電路,在前述調相中, O:\90\90070.DOC -19- 200425651 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後,藉前述TPBIAS抑制電路將在前述PHY部内部之TPBIAS 訊號之值原原本本地通知前述PORT部者。 本發明之第21收發訊電路之特徵在於:在本發明之第6、 第7或第8中任一收發訊電路中,該收發訊電路係準據OPi. LINK者,且在PORT部設置BIAS—DETECT抑制電路作為前 述速度協商相抑制電路,在前述錯誤檢出電路判斷通信路 之品質不良時,於轉移至調相後,即使在前述PORT部接收 來自對方機器之長調或連續訊號而使BIAS—DETECT成為 有效時,也可藉前述BIAS—DETECT抑制電路而不將 BIAS_DETECT成為有效之事通知前述PHY部者。 本發明之第22收發訊電路之特徵在於:在本發明之第21 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被 切斷時,藉前述BIASJDETECT抑制電路將在前述PORT部 内部之BIAS JDETECT訊號之值原原本本地通知前述PHY 部者。 本發明之第23收發訊電路之特徵在於:在本發明之第21 收發訊電路中,包含纜線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後,藉前述BIAS_DETECT抑制電路將在前述port部内部 之BIAS—DETECT訊號之值原原本本地通知前述PHY部者。 本發明之第24收發訊電路之特徵在於:在本發明之第6、 O:\90\90070.DOC -20- 200425651 第7或第8中任一收發訊電路中,該收發訊電路係準據OPi· LINK者,且在PHY部設置BIAS JDETECT遮蔽電路作為前述 速度協商相抑制電路,在上述錯誤檢出電路判斷通信路之 品質不良時,於轉移至調相後,藉前述BIAS_DETECT遮蔽 電路遮蔽來自前述PORT部之BIAS_DETECT訊號,即使 BIAS—DETECT訊號成為有效時,也不將其意旨通知前述 PHY部者。 本發明之第25收發訊電路之特徵在於:在本發明之第24 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被 切斷時,解除在前述BIASJDETECT遮蔽電路之 BIAS_DETECT訊號之遮蔽,在BIAS_DETECT成為有效 時,將其意旨通知前述PHY部者。 本發明之第26收發訊電路之特徵在於:在本發明之第24 收發訊電路中,包含纔線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後,解除在前述BIAS—DETECT遮蔽電路之BIAS_DETECT 訊號之遮蔽,在BIAS JDETECT成為有效時,將其意旨通知 前述PHY部者。 本發明之第27收發訊電路之特徵在於:在本發明之第2、 第3、第6、第7或第8中任一收發訊電路中,該收發訊電路 係準據IEEE 1394者,且在PHY部設置暫停、禁止控制電路 作為前述速度協商相抑制電路,在前述錯誤檢出電路判斷 O:\90\90070.DOC -21 - 200425651 通信路之品質不良時,在轉移至調相中,藉前述暫停、禁 止控制電路使被檢出錯誤之?0111處於暫停狀態或禁止狀 態者。 本發明之第28收發訊電路之特徵在於:在本發明之第27 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被 切斷時,藉前述暫停、禁止控制電路解除暫停狀態或禁止 狀態者。 本發明之第29收發訊電路之特徵在於··在本發明之第27 收發訊電路中,包含纜線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纜線連接 後,藉前述暫停、禁止控制電路解除暫停狀態或禁止狀能 者。 " 本發明之第30收發訊電路之特徵在於:在本發明之第2、 第3、第6、第7或第8中任一收發訊電路中,在資料轉送相 與調相之間設有待機之狀態,在前述錯誤檢出電路判斷通 信路之品質不良時,由前述資料轉送相轉移至前述待機之 狀L在$述待機之狀態中,僅在確認與對方機器完全切 斷時,才轉移至調相者。 本發明之第31收發訊電路之特徵在於:在本發明之第3〇 收發訊電路中,包含接收訊號檢出電路及定時器,在前述 調相中,在前述接收訊號檢出電路及定時器確認自己之發 送電路發送調訊號後一定時間以上無接收訊號,且完全被
O:\90\90070.DOC -22- 200425651 切斷時’由前述待機之狀態再轉移至調相者。 本發明之第32收發訊電路之特徵在於:在本發明之第% 收發訊電路中,包含鏡線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在繞線連接 後’由前述待機之狀態再轉移至調相者。 在本發明之收發訊電路、收發訊方法中,由於係在確認 通信路完全被切斷時,才解除對上述速度協商相之轉移之 抑制’故可重新開始通信。且可抑制由速度協商相轉移至 資料轉送相後之BUS—RESET,謀求匯流排之穩定化。 本發明之第33收發訊電路之特徵在於可藉多數轉送速度 轉(貝料者’ i包含狀態機器’其係包含藉與對方機器交 換調訊號以確立與對方機器之連接之調相、將自己之機器 =可轉送速度以該轉送速度實際互相通知而決定通訊路之 取大可轉运速度之速度協商相及以前述速度協商相所決定 之轉送速度施行資料轉送之資料轉送相者;錯誤檢出電 路,其係檢出接收訊號之錯誤(例如位元錯誤及字元錯誤) 者,及轉送速度比較電路,其係比較收發訊電路之最小轉 送速度與在資料轉送相之轉送速度者;前述轉送速度比較 電路之比較結果在前述資料轉送相之轉送速度比收發訊電 路之最小轉送速度快之狀態時,在前述資料轉送相中,前 述錯誤檢出電路在接收訊號内檢出錯誤時,由前述資料轉 f相轉移至前述調相後,將在速度協商相之收發訊電路之 取大轉送速度設定於慢於在前述資料轉送相之轉送速度 者。 又
O:\90\90070.DOC -23- 200425651 依據本發明之收發訊電路,在速度協商相中,在資料轉 运相之轉送速度比收發訊電路之最小轉送速度快之狀離 時,在資料轉送相中,在接收訊號内檢出錯誤時,由資 轉送相轉移至前述調相後,將在速度協商相之收發訊電路 之最大轉送速度設定於慢於在前述資料轉送相之轉送速 度’故可抑制速度協商相結束後之最大可轉送速度。 本發明之第34訊電路之特徵在於:在本發明之第33收發 訊電路中,包含接收訊號檢出電路及定時器,在前述調相 中,在前述接收訊號檢出電路及定時器確認自己之發送電 T發送調訊號後一定時間以上無接收訊號,且完全被切斷 時,將在前述速度協商相之收發訊電路之最大轉送速度恢 復成本來之最大可轉送速度者。 本發明之第35收發訊電路之特徵在於:在本發明之第 收發訊電路中,包含纜線連接檢出電路,在前述調相中, 在前述纜線連接檢出電路確認纜線脫落時,在纟覽線再連接 後,將在前述速度協商相之收發訊電路之最大轉送速产恢 復成本來之最大可轉送速度者。 本發明之第36收發訊電路之特徵在於··在本發明之第ι〇 或第13收發訊電路中,前述一定時間(確認接收訊號完全被 切斷用之一定時間)係132 ms以上者。 本發明之第37收發訊電路之特徵在於:在本發明之第 16、第19、第22、第25、第28或第31收發訊電路中,前述 一定時間(確認接收訊號完全被切斷用之一定時間)係Μ mS 以上132 ms以下者。 O:\90\90070.DOC -24- 200425651 本發明之第38收發訊方法之特徵在於:係實現本發明之 第!收發訊電路至第37收發訊電路中任一收發訊電路 發訊方法。 本發明之第39收發訊裝置之特徵在於··包含本發明之第^ 收發訊電路至第38收發訊電路中任一收發訊電路、與外部 顯示裝置;在前述資料轉送相或速度協商相中,被前述錯 誤檢出電路判斷通信路之品質不良,且該收發訊電路處^ 對資料轉送相之轉移抑制狀態、對速度協商相之轉移抑制 狀態或對速度協商相之最大轉送速度之抑制狀態中任一抑 制狀態時,利用前述外部顯示裝置將其意旨通知用戶者。 依據本發明之收發訊裝置,由於可利用外部顯示裝置向 用戶通知對上述資料轉送相之轉移抑制狀態、對速度協商 相之轉移抑制狀態或對速度協商相之最大轉送速度之抑制 狀態等,故可期待迅速執行纜線更換、收發訊機之修理等, 以改善通信路之品質。 【實施方式】 以下,依據圖式,說明本發明之實施形態。 <實施形態1 > 圖1係表示本發明之第1實施形態之電路構成之區塊圖。 又’圖1之收發訊電路係準據〇pi· LINK之收發訊電路,但 本發明並非限定於此。 圖1之收發訊電路係具有PHY狀態機器101、PORT狀態機 器102、發送機1〇3、接收機1〇4、錯誤檢出電路1〇5、錯誤 計數器106及定時器107等。
O:\90\90070.DOC -25- 200425651 PHY狀態機器101係IEEE 1394之PHY狀態機器,為執行準 據IEEE 1394之仲裁及封包轉送之狀態機器。 PORT狀態機器1〇2係準據〇Pi· LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與對方機器之連接,執行 速度協商,速度協商正常結束時,轉移至資料轉送相,將 來自PHY狀態機器1 〇1之準據IEEE 13 94之仲裁訊號及封包 施以8B10B調制,經由發送機1〇3發送至纜線上。又,將接 收自接收機104之接收訊號施以8B10B解調後,經由錯誤檢 出電路105檢出錯誤,將未檢出錯誤之接收訊號輸出至ρΗγ 狀態機器101,以作為準據ΙΕΕΕ 1394之仲裁訊號或封包。 發送機103將PORT狀態機器輸出之準據〇pi· link之訊號 輸出至纜線上。接收機1〇4將接收自纜線之準據〇pi· UNK 之訊號輸入至錯誤檢出電路1〇5。 錯誤檢出電路105將接收機1〇4所接收之準據〇pi. UNKi 接收訊號施以8 B10B解調,有不存在於8 b1〇b表或運行不 等性異常之字元時,使錯誤計數器1〇6之值加「】」。 錯誤計數器106係被來自定時器107之錯誤計數復位訊號 所復位,並藉來自錯誤檢出電路1〇5之錯誤檢出通知而增加 什數器之值。錯誤計數器1〇6之值達到預定值時,錯誤檢出 電路105向P0RT狀態機器1〇2通知通信路之品質不良,且錯 誤率也比預定值差,故促其由資料轉送相轉移至調相。 定時器m在資料轉送相中,以預定之值為上限,繼續計 數’在定時II1G7達到預定之值時,將錯誤計數器⑽復位。 利用此種構成’用戶可在資料轉送相中m時器1〇7之
O:\90\90070.DOC -26- 200425651 上限值與錯誤計數器106之上限值,以任意之錯誤率作為臨 限值,控制由資料轉送相對調相之轉移。 其次,一面參照圖2,一面說明PORT狀態機器102之狀態 轉移。 首先,狀態S101處於資料轉送準備狀態,在OPi· LINK 中,相當於調相及速度協商相。狀態S102處於資料可轉送 狀態,在OPi. LINK中,相當於資料轉送相。但此等狀態機 器並非限定於OPi. LINK,可適用於具有資料轉送準備狀態 與資料可轉送狀態之通信方式。 狀態S101處於資料轉送準備狀態,在通信路之品質良 好,圖1之錯誤計數器106所控制之error_detect為false之情 形,在内部訊號active變成true時,轉移至資料可轉送狀態。 另一方面,error_detect為true之情形,即使在内部訊號active 變成true時,也不會轉移至資料可轉送狀態而維持資料轉送 準備狀態。 狀態S102處於資料可轉送狀態,error_detect成為true,在 被判斷通信路之品質不良時,使内部訊號active變成false, 而轉移至資料轉送準備狀態。將如上所述之狀態機器(資料 轉送相轉移抑制電路)安裝作為PORT狀態機器102時,在資 料可轉送狀態中,當檢出之錯誤數達到預定之值、預定之 錯誤率以上時,可抑制在轉移至資料轉送準備狀態,再度 轉移至資料可轉送狀態。 <實施形態2 > 圖3係表示本發明之第2實施形態之電路構成之區塊圖。 O:\90\90070.DOC -27- 200425651 在本實施形中之特徵在於下列之點:即,在前述 < 實施 形態1 >之收發訊電路(圖1)中追加可轉送速度比較電路 208、接收訊號檢出電路209、纜線連接檢出電路211,並設 有錯誤計數器復位用定時器207與纜線連接檢出用定時器 210作為定時器之點、及在PORT狀態機器202連接外部顯示 裝置214之點、以及PHY狀態機器201、PORT狀態機器202、 可轉送速度比較電路208及錯誤檢出電路205之各動作相異 之點。其他之構成,即發送機203、接收機204及錯誤計數 器206等因具有分別與 < 實施形態1 >所說明之各電路相同 機能,故省略其詳細說明。 PHY狀態機器201係IEEE 13 94之PHY狀態機器,為執行準 據IEEE 1394之仲裁及封包轉送之狀態機器。又,向可轉送 速度比較電路208通知PORT之最低可轉送速度。可轉送速 度為 S100、S200、S400時,通知 S100 ° PORT狀態機器202係準據OPi. LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與對方機器之連接,執行 速度協商,速度協商正常結束時,轉移至資料轉送相,將 來自PHY狀態機器201之準據IEEE 1394之仲裁訊號及封包 施以8B10B調制,經由發送機203發送至纜線上。又,將接 收自接收機204之接收訊號施以8B10B解調後,經由錯誤檢 出電路205檢出錯誤,將未檢出錯誤之接收訊號輸出至PHY 狀態機器201,以作為準據IEEE 1394之仲裁訊號或封包。 再於速度協商結束後,向可轉送速度比較電路208通知速度 協商所決定之通信路之最大轉送速度。 O:\90\90070.DOC -28- 200425651 可轉运速度比較電路208係比較埠之最低可轉送速度與 速度協商所決定之最大轉送速度。 而,在本實施形態中,係在前述〈第丨實施形態> 所示之 動作中,在錯誤計數器206及定時器2〇7確認通信路之錯誤 率比預定之錯誤率差,通信路之品質不良時,例如利用可 轉送速度比較電路208比較現在之最大可轉送速度與p〇RT 之最低可轉送速度相同時,執行通知,藉以防止在轉移至 調相後,轉移至速度協商相。又,在現在之轉送速度大於 PORT之最低可轉送速度時,執行通知,藉以減慢設定下次 之速度協商相之PORT之最大可轉送速度。 接收訊號檢出電路209係用於檢出接收機2〇4所接收之接 收訊號之有無。制定時器21G,在預定時間以上無接收訊 號時’判斷與相對節點之連接完全被切斷,並將其意旨通 知PORT狀態機器202。 在OPi· LINK中,在内部之invaHd—c〇ui^到預定之值, 亚轉移至資料轉送相時,由於在調相所預定之母子(母節點 與子節點)關係’在自己之節點為母節點時,延遲調週期之 半週期之64 ms才開始執行短調訊號之發送。若為子節點 時’則在轉移至調相時’立即發送短調訊號。也就是說, 除了㈣線脫落引起之通信路完全被切斷之錯誤而轉移至 調相之情形以外’即使因錯誤而轉移至調相,I自己之埠 發送調訊號後,在調週期之半週期之64邮後至調週期之】 週期之132 ms後之虛# π & w 間應该可接收到冑方之埠發送之調訊 號。
O:\90\90070.DOC -29- 200425651 因此,在前述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器210復位,而若在未檢出接 收訊號之狀態下,定時器210之值達到在64 ms至132 ms之 間所定之值(一定時間),即可利用接收訊號檢出電路2〇9辨 識對方之PORT之纜線因脫落等原因而完全被切斷。且可利 用纜線連接檢出電路211檢出自己之埠之纜線的脫落,若繞 線連接檢出電路211檢出繞線有脫落,即可辨識與對方之 Ρ Ο RT已完全被切斷。 而,在本實施形態中,若確認與對方之PORT已完全被切 斷,即可施行更換纜線或修理收發訊機等,故可將p〇RTW 態機器202及錯誤檢出電路205復位。 採用此種構成,在資料轉送相中,當錯誤檢出電路Μ;判 斷通信路之品質不良時,且當時之最大可轉送速度與p〇RT 之最低可轉送速度相同時,抑制在轉移至調相後,轉移至 速度協商相。又,在最大可轉送速度大於p〇RT之最低可轉 达速度時,在轉移至調相後,使速度協商時之p〇RT之最大 轉送速度慢於前次之速度協商之最大轉送速度,藉此可抑 制速度協商結束後之最大可轉送速度。 另外,在本實施形態中,若接收訊號檢出電路2〇9及纜線 連接檢出電路2Π辨識與對方之P0RT已完全被切斷,則可 藉將PORT狀態機器202及錯誤檢出電路2〇5復位,而復原為 錯誤檢出前之狀態。 另外,也可利用例如LED等外部顯示裝置214,將通信路 之品質不良而處於抑制對資料可轉送狀態之轉移之狀態通
O:\90\90070.DOC -30- 200425651 知用戶,以期待經由更換鏡線或修理收發訊機等而改善通 信路之品質。 其次,一面參照圖4,一面說明本實施形態之p〇RT狀態機 器202之狀態轉移。又,在本實施形態之說明中,假設P0RT 之可轉送速度為S100、S200、S400。 error_detect係在資料轉送相中’錯誤率大於預定值日$ ’ 成為true之訊號。last—nego_speed係在前次速度協商結束所 決定之最大可轉送速度。last_max—speed係在前次速度協商 時PHY對PORT所設定之最大可轉送速度。max—sPeed係在 速度協商時PHY所設定之PORT之最大可轉送速度。 狀態S201係調相,藉調訊號之收發而確立與相對埠之連 接 0 error一 detect成為 false 時,將 maX-Speed設定為 PORT之 最大可轉送速度之S400’而轉移至速度協商相S202。 error_detect為false時,轉移至速度協商相之S202。 error—detect為 true,且 last_nego—speed為 S100時’辨識即使 在最低可轉送速度也不能正常執行通信,在連續確立後, 也不轉移至速度協商相(狀態S202)。 另一方面,error—detect 為 true,且 last_nego—speed 大於 S 100時,判斷通信路之最大可轉送速度在last_nego_speed 無法正常轉送資料,故藉降低max_speed,在前次通信路之 轉送速度last-nego-speed為S400時,將其降低至S200,S200 時,將其降低至S 100,藉以抑制速度協商時之最大可轉送 速度。 又,在圖3之接收訊號檢出電路209及纜線連接檢出電路 O:\90\90070.DOC -31 - 200425651 211中,確認與對方PORT完全切斷時,disconnect_detect為 成為true,其結果,error_detect為false,而復位至通常之切 斷狀態。 狀態S202係執行速度協商之相,以PHY設定之max_speed 作為最大轉送速度,而在與對方埠之間決定最大可轉送速 度 nego—speed。當決定 nego—speed 之 active 成為 true 時,將 nego_speed 保持於 last—nego—speed,將 max—speed 保持於 last—max一speed,並轉移至資料轉送才目° 狀態S203係資料轉送相,error—detect成為true,判斷通 信路之品質不良時,在内部訊號active成為false,轉移至轉 相。 將如上所述之狀態機器(速度協商相轉移抑制電路)安裝 作為PORT狀態機器202時,在資料轉送相中,當判斷錯誤 率大於預定之值時,且當時之最大可轉送速度為PORT之最 低可轉送速度時,抑制對下次之速度協商相之轉移,又, 最大可轉送速度大於PORT之最低可轉送速度時,可使在下 次之速度協商相之最大轉送速度慢於前次之值,以抑制在 資料轉送相之最大可轉送速度,降低錯誤率。 <實施形態3 > 圖5係表示本發明之第3實施形態之電路構成之區塊圖。 在本實施形態中之特徵在於:在前述 < 實施形態2 >之收 發訊電路中(圖3),不設置轉送速度比較電路而追加調發送 選擇電路308及多工器312之點、以及PORT狀態機器302及 接收訊號檢出用定時器310之動作相異之點。其他之構成, O:\90\90070.DOC -32- 200425651 也就是說,PHY狀態機器301、發送機3〇3、接收機3〇4、錯 誤檢出電路305、錯誤計數器鄕、錯誤計數器復位用定時 器3〇7、接收訊號檢出電路3〇9、纜線連接檢出電路η〗等因 具有分別與 < 實施形態2>所說明之各電路相同機能,故省 略其詳細說明。 PORT狀態機器302係準據OPi· LINf^p〇RT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結切,轉移至資料轉送相,將來 自PHY狀態機器301之準據IEEE 1394之仲裁訊號及封包施 以8B10B調制,經由發送機3〇3發送至纜線上。又,將接收 自接收機304之接收訊號施w8B1〇B解調後,經由錯誤檢出 電路305檢出錯誤,將未檢出錯誤之接收訊號輸出至ρΗγ狀 態機器301,以作為準據ΙΕΕΕ 1394之仲裁訊號或封包。再 於資料轉送相中,藉錯誤檢出電路3〇5、錯誤計數器3〇6、 錯誤計數器復位用定時器307判斷通信路之錯誤率高於預 定錯誤率,通信路之品質不良時,通知調發送選擇電路 308,以便在由資料轉送相轉移至調相後,不要將調訊號發 送至發送機。接到此通知後,調發送選擇電路3〇8通知多工 器3 12消除發送訊號’故多工器3 12無任何輸出。 如前所述,由於未將調訊號發送至纜線上,無法利用與 相對PORT父換調訊號而癌立連接,故可設計成在執行速度 協商之收發訊方法中,不轉移至速度協商相,又,在未執 行速度協商之收發訊方法中,不轉移至資料轉送相。 又,利用接收訊號檢出電路3 09與定時器3 1 〇,在預定之 O:\90\90070.DOC _ 33 - 200425651 -定時間以上未檢出對方訊料,可辨識與對方p〇RT完全 切斷。前述所謂一定時間’由於自己之P0RT未發送調訊 號,故只要在調週期之132 ms以上即可,132似以上未檢 出接收訊號時,即可辨識與對方嫩了完全切斷。且也可利 用缓線連接檢出電路311檢出自己之纜線有脫落,若繞線連 接檢出電路311檢出纜線有脫落,可辨識與對方p〇RT完全 切斷。 利用以上之方法,若確認與對方p〇RT已完全切斷,即可 施行更換I線或修理收發訊機等,故可將態機器 302、錯誤檢出電路3〇5及調發送選擇電路3〇8復位,再將調 訊號發送至纜線上。 又,利用接收訊號檢出電路3〇9與纜線連接檢出電路 3 11 ’辨識與對方p〇RT完全切斷時,可藉由重新開始將原 來被抑制之調訊號發送至纜線上,而重新開始執行通信。 又,利用例如LED等外部顯示|置314,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時,可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態4 > 圖6係表示本發明之第4實施形態之電路構成之區塊圖。 在本實施形態中之特徵在於:在前述<實施形態2>之收 發訊電路中(圖3),不設置可轉送速度比較電路而追加電源 控制電路412與調整器413之點、以及P〇RT狀態機器4〇2及 接收訊號檢出用定時器410之動作相異之點。其他之構成, O:\90\90070.DOC -34- 200425651 也就是說,PHY狀態機器401、發送機4〇3、接收機4〇4、錯 誤檢出電路405、錯誤計數器406、錯誤計數器復位用定時 器407、接收讯號檢出電路4〇9、纜線連接檢出電路“I等因 具有分別與 <實施形態2>所說明之各電路相同機能,故省 略其詳細說明。 PORT狀態機器402係準據OPi· LINK之PORT之狀態機 益,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器4〇丨之準據IEEE丨3 94之仲裁訊號及封包施 以8B10B調制,經由發送機4〇3發送至纜線上。又,將接收 自接收杜;404之接收訊號施以8 b 1 〇B解調後,經由錯誤檢出 電路405榀出錯誤,將未檢出錯誤之接收訊號輸出至ρΗγ狀 態機器401,以作為準據IEEE 1394之仲裁訊號或封包。再 於資料轉送相中,藉錯誤檢出電路405、錯誤計數器4〇6、 錯誤計數器復位用定時器407判斷通信路之錯誤率高於預 疋a誤率通彳5路之品質不良時’通知電源控制電路412, 以便在由資料轉送相轉移至調相後,使發送機403之電源斷 電。 接到此通知後之電源控制電路412例如將l〇w(低位準)電 壓輸出至官理發送機403之電源之調整器413之輸出控制接 腳’使發送機4〇3之電源斷電。有關發送機4〇3之電源,調 整器413只是一例,並非限定於此。 由於電源斷電之發送機4〇3未將調訊號發送至纜線 法利用與相對PQRT交換調訊號而確立連接,故可設計成在
O:\90\90070.DOC -35- 200425651 執仃速度協商之收發訊方法中,不轉移至速度協商相,又, 在未執行速度協商之收發訊方法中,不轉移至資料轉送 相,故可抑制通信路品質不良時在發送機4〇3之電力消耗之 浪費。 又’利用接收訊號檢出電路409與定時器410,在預定之 一定時間以上未檢出對方訊號時,可辨識與對方p〇R 丁完全 切斷。别述所謂一定時間,由於自己之p〇RT未發送調訊 號,故只要在調週期之132 ms#上即可,若132 ms以上未 檢出接收訊號時,即可辨識與對方p〇RT完全切斷。 又,可藉纜線連接檢出電路411檢出自己之埠之纜線有脫 落,且纜線連接檢出電路411檢出纜線有脫落時,也可辨識 與對方PORT完全切斷。 利用以上之方法’若確認與對方PORT已完全切斷,即可 施行更換纜線或修理收發訊機等,故將?〇1111狀態機器 及錯誤檢出電路405及電源控制電路412復位,再使發送機 403之電源通電時,即可再將調訊號發送至纜線上。 又,利用接收訊號檢出電路409及纜線連接檢出電路 411,辨識與對方P〇RT完全切斷時,可藉由重新開始將原 來被抑制之調訊號發送至纜線上,而重新開始執行通信。 又’利用例如LED等外部顯示裝置414,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時,可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態5 > O:\90\90070.DOC -36- 200425651 圖7係表示本發明之第5實施形態之電路構成之區塊圖。 在本a知开》悲中之特徵在於··在前述〈實施形態2 >之收 發訊電路(圖3)中,不設置可轉送速度比較電路而在p〇RT 狀態機器502内設置TPBIAS遮蔽電路512之點、以及p〇RT 狀恶機器502及接收訊號檢出用定時器5丨〇之動作相異之 點。其他之構成,也就是說,ΡΗγ狀態機器5(H、發送機5〇3、 接收機504、錯誤檢出電路505、錯誤計數器5〇6、錯誤計數 裔復位用定時器507、接收訊號檢出電路5〇9、纜線連接檢 出電路5 11等因具有分別與 < 實施形態2 >所說明之各電路 相同機能,故省略其詳細說明。 在本實施形態中,在判斷具有可執行正常資料轉送之程 度之充分品質之通信路時,TPBIAS遮蔽電路512内之遮蔽 成為無效,可直接向p0RT狀態機器5〇2通知來自ρΗγ狀態 機器501之表示資料轉送要求之TpBIAS訊號。 PORT狀態機器5〇2係準據0Pi· [INK之PORT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器501之準據IEEE 1394之仲裁訊號及封包施 以8 B10B調制,經由發送機5〇3發送至纜線上。 又,將接收自接收機504之接收訊號施以8 B1〇B解調後, 經由錯誤檢出電路505檢出錯誤,將未檢出錯誤之接收訊號 輸出至PHY狀態機器501,以作為準據IEEE 1394之仲裁訊 號或封包。又,在資料轉送相中,藉錯誤檢出電路5〇5、錯 誤計數器506、錯誤計數器復位用定時器5〇7判斷通信路之 O:\90\90070.DOC -37- 200425651 錯誤率高於預定錯誤率,通信路之品質不良時,由資料轉 送相轉移至調相後,使tpbIAS遮蔽電路512成為有效,以 遮蔽來自PHY狀態機器501之TPBIAS。 如此一來,由被判斷通信路之品質不良之資料轉送相轉 移至調相時,由於來自PHY之TPBIAS常成為非有效,故 PORT無法再發送連續訊號,而可達成不能轉移至速度協商 相。 又,利用接收訊號檢出電路509與定時器51〇,在預定之 一定時間以上未檢出接收訊號時,可辨識與對方p〇RT完全 切斷。 在OPi. LINK中,在内部之invalid—〇〇11加達到預定之值, 並轉移至資料轉送相時,由於在調相所預定之母節點與子 節點關係,在自己之節點為母節點時,延遲調週期之半週 期之64 ms才開始執行短調訊號之發送。若為子節點時,則 在轉移至調相時,立即發送短調訊號。也就是說,除了因 纜線脫落引起之通信路完全被切斷之錯誤而轉移至調相之 情形以外,即使因錯誤而轉移至調相,在自己之埠發送調訊 號後,在調週期之半週期之64 ms後至調週期之丨週期之132 ms後之間應該可接收到對方ip〇RT^送之調訊號。 因此,在岫述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器51〇復位,而若在接收訊號檢 出電路509未檢出接收訊號之狀態下,定時器51〇之值達到在 前述64似至132 ms之間所定之值(一定時間),即可利用接 收汛唬檢出電路509辨識對方之PORT之纜線因脫落等原因
O:\90\90070.DOC -38- 200425651 而70全被切斷。且可利用鏡線連接檢出電路5丨i檢出自己之 蜂之繞線的脫落,若纜線連接檢出電路5 11檢出纜線有脫 落’即可辨識與對方之PORT已完全被切斷。 利用以上之方法,若確認與對方PORT已完全切斷,即可 加行更換纜線或修理收發訊機等,故將p〇RT狀態機器 5〇2、錯誤檢出電路505及TPBIAS遮蔽電路512復位,使 TPBIAS遮蔽電路512内之遮蔽無效,在phy狀態機器501内 再發生資料轉送要求而使TpBIAS成為有效時,將其意旨通 知PORT狀態機器502,將長調訊號或連續訊號發送至纜線 上’並轉移至速度協商相。 又’利用接收訊號檢出電路509及缓線連接檢出電路 511,辨識與對方P0RT完全切斷時,可藉由重新開始將原 來被抑制之長調訊號及連續訊號發送至纜線上,而重新開 始執行通信。 又’利用例如LED等外部顯示裝置5 14,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時’可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態6 > 圖8係表示本發明之第6實施形態之電路構成之區塊圖。 在本貫施形悲中之特徵在於:在前述 < 實施形態2 >之收 發訊電路(圖3)中,不設置可轉送速度比較電路而在ρΗγ狀 恶機器601内设置TPBIAS產生電路612與TPBIAS遮蔽電路 613之點、以及PORT狀態機器6〇2及接收訊號檢出用定時器 O:\90\90070.DOC -39- 200425651 610之動作相異之點。其他之構成,也就是說,發送機603、 接收機604、錯誤檢出電路605、錯誤計數器606、錯誤計數 器復位用定時器607、接收訊號檢出電路609、纜線連接檢 出電路611等因具有分別與 < 實施形態2 >所說明之各電路 相同機能,故省略其詳細說明。 在本實施形態中,在判斷具有可執行正常資料轉送之程 度之充分品質之通信路時,TPBIAS遮蔽電路613内之遮蔽 成為無效,可直接向PORT狀態機器602通知PHY狀態機器 601内之TPBIAS產生電路612所產生之TPBIAS訊號。 PORT狀態機器602係準據OPi· LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器601之準據IEEE 1394之仲裁訊號及封包施 以8 B10B調制,經由發送機603發送至纜線上。又,將接收 自接收機604之接收訊號施以8 B10B解調後,經由錯誤檢出 電路605檢出錯誤,將未檢出錯誤之接收訊號輸出至PHY狀 態機器6(Π,以作為準據IEEE 13 94之仲裁訊號或封包。又, 在資料轉送相中,藉錯誤檢出電路605、錯誤計數器606、 錯誤計數器復位用定時器607判斷通信路之錯誤率高於預 定錯誤率,通信路之品質不良時,由資料轉送相轉移至調 相後,使TPBIAS遮蔽電路613成為有效,以遮蔽TPBIAS產 生電路612所控制之TPBIAS。 如此一來,由被判斷通信路之品質不良之資料轉送相轉 移至調相時,由於來自PHY之TPBIAS常成為非有效,故 0:\90\90070.DOC -40- 200425651 PORT無法再發送長調訊號或連續訊號,而可達成不能轉移 至速度協商相。 又’利用接收訊號檢出電路609與定時器610,在預定之 一定時間以上未檢出對方訊號時,可辨識與對方p〇RT完全 切斷。 在OPi· LINK中,在内部之invand 一 count達到預定之值, 並轉移至資料轉送相時,由於在調相所預定之母節點與子 節點關係,在自己之節點為母節點時,延遲調週期之半週 期之64ms才開始執行短調訊號之發送。若為子節點時,則 在轉移至調相時,立即發送短調訊號。也就是說,除了因 纜線脫落引起之通信路完全被切斷之錯誤而轉移至調相之 情形以外,即使因錯誤而轉移至調相,在自己之埠發送調訊 號後,在調週期之半週期之64 ms後至調週期之丨週期之132 ms後之間應該可接收到對方之p〇R1^送之調訊號。 因此,在前述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器61〇復位,而若在未檢出接 收訊號之狀態下,定時器610之值達到在64 11^至132⑽之 間所定之值,即可利用接收訊號檢出電路6〇9辨識對方之 poum線因脫落等原因而完全被切斷。且可利用鏡線連 接檢出電路611檢出自己之埠之纜線的脫落,若纜線連接檢 出電路611檢出纜線有脫落,即可辨識與對方之已完 全被切斷。 利用以上之方法,若確認與對*p〇RT已完全切斷,即可 施行更換、、見線或修理收發訊機等,故將p〇RT狀態機器 O:\90\90070.DOC -41- 200425651 602、錯誤檢出電路605及TPBIAS遮蔽電路613復位,使 TPBIAS遮蔽電路613内之遮蔽無效,在phy狀態機器601内 再發生資料轉送要求而使TPBIAS成為有效時,將其意旨通 知;PORT狀態機器6〇2,將長調訊號或連續訊號發送至镜線 上’並轉移至速度協商相。 又’利用接收訊號檢出電路609及纜線連接檢出電路 611,辨識與對方P0RT完全切斷時,可藉由重新開始將原 來被抑制之長調訊號與連續訊號發送至纜線上,而重新開 始執行通信。 又’利用例如LED等外部顯示裝置614,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時,可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態7 > 圖9係表示本發明之第7實施形態之電路構成之區塊圖。 在本實施形態中之特徵在於:在前述<實施形態2>之收 發訊電路(圖3)中,不設置可轉送速度比較電路而在p〇RT 狀態機器702内設置BIAS一DETECt遮蔽電路712與 1八8_0£丁£(::['產生電路713之,點、以及卩〇灯狀態機器7〇2 及接收訊號檢出用定時器710之動作相異之點。其他之構 成,也就是說,PHY狀態機器7(H、發送機7〇3、接收機7〇4、 錯誤檢出電路705、錯誤計數器7G6、錯誤計數器復位用定 時器707、接收訊號檢出電路709、纜線連接檢出電路7ιι等 因具有分別與〈實施形態2>所說明之各電路相同機能,故 O:\90\90070.DOC -42· 200425651 省略其詳細說明。 在本實施形態中,在判斷具有可執行正常資料轉送之程 度之充分品質之通信路時,BIASJDETECT遮蔽電路712内 之遮蔽成為無效,可直接向PHY狀態機器701通知PORT狀 態機器702内之BIAS—DETECT產生電路713所產生之 BIAS_DETECT訊號。 PORT狀態機器702係準據OPi. LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器701之準據IEEE 1394之仲裁訊號及封包施 以8 B10B調制,經由發送機703發送至纜線上。又,將接收 自接收機704之接收訊號施以8 B10B解調後’經由錯誤檢出 電路705檢出錯誤,將未檢出錯誤之接收訊號輸出至PHY狀 態機器701,以作為準據IEEE 1394之仲裁訊號或封包。又, 在資料轉送相中,藉錯誤檢出電路705、錯誤計數器706、 錯誤計數器復位用定時器707判斷通信路之錯誤率高於預 定錯誤率,通信路之品質不良時,由資料轉送相轉移至調 相後,使BIASJDETECT遮蔽電路712成為有效’以遮蔽 BIAS—DETECT產生電路713所控制之BIAS—DETECT。 如此一來,由被判斷通信路之品質不良之資料轉送相轉 移至調相時,由於來自PORT之BIAS—DETECT訊號常成為 非有效,故PHY無法再辨識對方機器與資料轉送要求’而 可達成不能轉移至速度協商相。 又,利用接收訊號檢出電路709與定時器710,在預定之 O:\90\90070.DOC -43 - 200425651 切斷。 定卞間以上未檢出對方訊號時,可辨識與對方PORT完全 在〇Pi. LINK中,在户
情形以外,即使因錯誤而轉移至調相, 並轉移至資料轉送相時 誤而轉移至調相之 在自己之埠發送調 訊號後,在調週期之半週期之64 ms後至調週期之丨週期之 132 ms後之間應該可接收到對方之p〇R1^送之調訊號。 因此,在前述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器71〇復位,而若在未檢出接 收訊號之狀態下,定時器710之值達到在64 mssl32咖之 間所定之值(一定時間),即可利用接收訊號檢出電路7〇9辨 識對方之PORT之纜線因脫落等原因而完全被切斷。且可利 用纜線連接檢出電路711檢出自己之埠之纜線的脫落,若纜 線連接檢出電路711檢出纜線有脫落,即可辨識與對方之 PORT已完全被切斷。 利用以上之方法,若確認與對方P〇RT已完全切斷,即可 施行更換纜線或修理收發訊機等,故將P〇RT狀態機器 702、錯誤檢出電路705及BIAS—DETECT遮蔽電路712復 位,使BIAS—DETECT遮蔽電路712内之遮蔽無效,在P〇RT 狀態機器702内接收對方機器所發送之長調或連續訊號而 O:\90\90070.DOC -44- 200425651 再度使BIAS_DETECT成為有效時,將其意旨通知PHY狀態 機器701並轉移至速度協商相。 又,利用接收訊號檢出電路709及纜線連接檢出電路 711,辨識與對方PORT完全切斷時,可藉由重新開始原來 被抑制之BIAS—DETECT之通知,而重新開始執行通信。 又,利用例如LED等外部顯示裝置714,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時,可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態8 > 圖10係表示本發明之第8實施形態之電路構成之區塊圖。 在本實施形態中之特徵在於:在前述 < 實施形態2 >之收 發訊電路(圖3)中,不設置可轉送速度比較電路而在PHY狀 態機器801内設置BIAS—DETECT遮蔽電路812之點、以及 PORT狀態機器802及接收訊號檢出用定時器810之動作相 異之點。其他之構成,也就是說,發送機803、接收機804、 錯誤檢出電路805、錯誤計數器806、錯誤計數器復位用定 時器807、接收訊號檢出電路809、纜線連接檢出電路811等 因具有分別與 < 實施形態2 >所說明之各電路相同機能,故 省略其詳細說明。 在本實施形態中,在判斷具有可執行正常資料轉送之程 度之充分品質之通信路時,BIAS_DETECT遮蔽電路812内 之遮蔽成為無效,可直接向PHY狀態機器801通知PORT狀 態機器802内所產生之BIAS—DETECT訊號。 O:\90\90070.DOC -45- 200425651 PORT狀態機器802係準據OPi. LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器801之準據IEEE 1394之仲裁訊號及封包施 以8 B10B調制,經由發送機803發送至纜線上。又,將接收 自接收機804之接收訊號施以8 B10B解調後,經由錯誤檢出 電路805檢出錯誤,將未檢出錯誤之接收訊號輸出至PHY狀 態機器801,以作為準據IEEE 13 94之仲裁訊號或封包。又, 在資料轉送相中,藉錯誤檢出電路805、錯誤計數器806、 錯誤計數器復位用定時器807判斷通信路之錯誤率高於預 定錯誤率,通信路之品質不良時,由資料轉送相轉移至調 相後,使BIAS_DETECT遮蔽電路812成為有效,以遮蔽 PORT狀態機器802所產生之BIASJDETECT。 如此一來,由被判斷通信路之品質不良之資料轉送相轉 移至調相時,由於PHY狀態機器801判斷來自PORT狀態機 器802之BIAS—DETECT常成為非有效,故已無法辨識對方 機器之資料轉送要求,而可達成不能轉移至速度協商相。 又,利用接收訊號檢出電路809與定時器810,在預定之 一定時間以上未檢出對方訊號時,可辨識與對方PORT完全 切斷。 在OPi. LINK中,在内部之invalid—count達到予頁定之值, 並轉移至資料轉送相時,由於在調相所預定之母節點與子 節點關係,在自己之節點為母節點時,延遲調週期之半週 期之64 ms才開始執行短調訊號之發送。若為子節點時,則 O:\90\90070.DOC -46- 200425651 在轉移至調相時,立即發送短調訊號。也就是說,除了因 纜線脫落引起之通信路完全被切斷之錯誤而轉移至調相之 情形以外,即使因錯誤而轉移至調相,在自己之淳發送調訊 號後,在調週期之半週期之64 ms後至調週期之1週期之132 ms後之間應該可接收到對方之PORT發送之調訊號。 因此,在前述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器810復位,而若在未檢出接 收訊號之狀態下,定時器810之值達到在64 ms至132 ms之 間所定之值,即可利用接收訊號檢出電路809辨識對方之 PORT之規線因脫落等原因而完全被切斷。且可利用鏡線連 接檢出電路811檢出自己之埠之纜線的脫落,若纜線連接檢 出電路811檢出纜線有脫落,即可辨識與對方之PORT已完 全被切斷。 利用以上之方法,若確認與對方PORT已完全切斷,即可 施行更換纜線或修理收發訊機等,故將PORT狀態機器 802、錯誤檢出電路805及BIAS_DETECT遮蔽電路812復 位,使BIAS—DETECT遮蔽電路812内之遮蔽無效,在PORT 狀態機器802内接收對方機器所發送之長調或連續訊號而 再度使BIAS_DETECT成為有效時,將其意旨通知PHY狀態 機器801並轉移至速度協商相。 又,利用接收訊號檢出電路809及纜線連接檢出電路 811,辨識與對方PORT完全切斷時,可藉由重新開始原來 被抑希《]之BIAS—DETECT之通知,而重新開始執行通信。 又,利用例如LED等外部顯示裝置814,將通信路之品質 O:\90\90070.DOC -47- 200425651 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 時,可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 <實施形態9 > 圖11係表示本發明之第9實施形態之電路構成之區塊圖。 在本實施形態中之特徵在於:在前述 < 實施形態2 >之收 發訊電路(圖3)中,不設置可轉送速度比較電路而在PHY狀 態機器901内設置SUSPEND · DISABLED控制電路912之 點、以及PORT狀態機器902及接收訊號檢出用定時器910之 動作相異之點。其他之構成,也就是說,發送機903、接收 機904、錯誤檢出電路905、錯誤計數器906、錯誤計數器復 位用定時器907、接收訊號檢出電路909、纜線連接檢出電 路911等因具有分別與 < 實施形態2 >所說明之各電路相同 機能,故省略其詳細說明。 在本實施形態中,在判斷具有可執行正常資料轉送之程 度之充分品質之通信路時,SUSPEND · DISABLED控制電 路912所控制之SUSPEND · DISABLED訊號均成為無效。 PORT狀態機器902係準據OPi· LINK之PORT之狀態機 器,藉執行調訊號之收發,確立與相對埠之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀態機器901之準據IEEE 1394之仲裁訊號及封包施 以8B10B調制,經由發送機903發送至纜線上。又,將接收 自接收機904之接收訊號施以8B10B解調後,經由錯誤檢出 電路905檢出錯誤,將未檢出錯誤之接收訊號輸出至PHY狀 O:\90\90070.DOC -48- 200425651 態機器9(Π,以作為準據IEEE 1394之仲裁訊號或封包。又, 在資料轉送相中,藉錯誤檢出電路905、錯誤計數器906、 錯誤計數器復位用定時器907判斷通信路之錯誤率高於預 定錯誤率,通信路之品質不良時,由資料轉送相轉移至調 相後,通知SUSPEND · DISABLED控制電路912使其將 PORT之狀態轉移至SUSPEND(暫停)狀態或DISABLED(禁 止)狀態。接收到此通知後,SUSPEND · DISABLED控制電 路912使SUSPEND成為有效而將PORT轉移至暫停狀態或使 DISABLED成為有效而將PORT轉移至禁止狀態。PORT處於 暫停狀態時,只要PHY狀態機器901不使TPBIAS成為有效, 就不會轉移至速度協商相。又,PORT處於禁止狀態時,只 要DISABLED不再變成非有效,就不會轉移至速度協商相。 如此一來,由被判斷通信路之品質不良之資料轉送相轉 移至調相時,可將其意旨通知PHY狀態機器901内之 SUSPEND · DISABLED控制電路912,使其將PORT之狀態 轉移至暫停狀態或禁止狀態,故可達成不能轉移至速度協 商相。 又,利用接收訊號檢出電路909與定時器910,在預定之 一定時間以上未檢出對方訊號時,可辨識與對方PORT完全 切斷。 在OPi· LINK中,在内部之invalid—count達到預定之值, 並轉移至資料轉送相時,由於在調相所預定之母節點與子 節點關係,在自己之節點為母節點時,延遲調週期之半週 期之64 ms才開始執行短調訊號之發送。若為子節點時,則 O:\90\90070.DOC -49- 200425651 在轉移至調相時,立即發送短調訊號。也就是說,除了因 缓線脫落引起之通信路完全被切斷之錯誤而轉移至調相之 情形以外’即使因錯誤而轉移至調相,在自己之埠發送調訊 號後’在調週期之半週期之64 ms後至調週期之1週期之132 ms後之間應該可接收到對方之卩〇11丁發送之調訊號。 因此’在前述64 ms至132 ms之間定出適當值,在自己之 埠發送調訊號之同時,將定時器91〇復位,而若在未檢出接 收訊號之狀態下,定時器91〇之值達到在64 1113至132瓜3之 間所定之值’即可利用接收訊號檢出電路9〇9辨識對方之 PORT之纜線因脫落等原因而完全被切斷。且可利用纜線連 接檢出電路911檢出自己之埠之纜線的脫落,若纜線連接檢 出電路911檢出纜線有脫落,即可辨識與對方之p〇RT已完 全被切斷。 利用以上之方法,若確認與對方p〇RT已完全切斷,即可 施行更換鏡線或修理收發訊機等,故可將PORT狀態機器 902、錯誤檢出電路9〇5及sUSPEnD· DISABLED控制電路 912復位,使SUSPEND、DISABLED訊號成為非有效藉以 將TPBIAS再度成為有效之事通知p〇RT狀態機器9〇2,使 PORT可轉移至速度協商相。 又,利用接收訊號檢出電路909及纜線連接檢出電路 911,辨識與對方P0RT完全切斷時,可藉由暫停狀態或禁 止狀態復原,而重新開始執行通信。 又,利用例如LED等外部顯示裝置914,將通信路之品質 不良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 〇:\90\90070.DOC -50- 200425651 時,可以期待經由更換纜線或修理收發訊機等而改善通作 路之品質。 ° <實施形態10> 圖12係表示本發明之第10實施形態之電路構成之區塊 圖。 在本貫施形悲中之特徵在於:在前述 < 實施形態2 >之收 發訊電路(圖3)中,P0RT狀態機器1〇〇2及接收訊號檢出用定 時器1〇1〇之動作相異之點。其他之構成,也就是說,ρΗγ 狀態機器1001、發送機1003、接收機1004、錯誤檢出電路 1005、錯誤計數器1006、錯誤計數器復位用定時器1〇〇7、 接收訊號檢出電路1009、纜線連接檢出電路1〇11等因具有 分別與 <實施形態2>所說明之各電路相同機能,故省略其 詳細說明。 PORT狀態機器1 〇〇2係準據〇pi LINK之PORT之狀雜機 器,藉執行调訊號之收發,碟立與相對蟑之連接,執行速 度協商,速度協商正常結束時,轉移至資料轉送相,將來 自PHY狀悲機器1〇〇1之準據ιΕΕΕ 1394之仲裁訊號及封包 施以8 B10B調制,經由發送機1〇〇3發送至纜線上。又,將 接收自接收機1004之接收訊號施以8 b 10B解調後,經由錯 誤檢出電路1005檢出錯誤,將未檢出錯誤之接收訊號輸出 至PHY狀態機器1〇〇1,以作為準據IEEE 1394之仲裁訊號或 封包。又’在資料轉送相中,藉錯誤檢出電路丨〇〇5、錯誤 計數器1006、錯誤計數器復位用定時器1〇〇7判斷通信路之 錯誤率高於預定錯誤率,通信路之品質不良時,PORT狀態 O:\90\9OO7O.DOC -51- 200425651 機器1002由資料轉送相轉移至通信路之品質等待改善之 相。在前述通信路之品質等待改善之相中,重複施行調訊 遽之收發,直到讀認與對方卩⑽丁完全切斷為止。 如此一來,在⑽通信路之品質*㈣,**資料轉送 相轉移至調相,而轉移至通信路之品質等待改善之相,故 可達成不能轉移至速度協商相。 又,利用接收訊號檢出電路1〇〇9與定時器1〇1〇,在預定 之-疋時間以上未檢出接收訊號時,可辨識與對方卩⑽完 王切斷。在〇Pl· LINK中’在内部之invalid-C〇un^到預定 之值,並轉移至資料轉送相時,由於在調相所預定之母節 點與子節㈣係’纟自己之節點為母節點時,延遲調週期 ,半週期之64邮_執行短職號之發送。若為子節點 才則在轉移至调相時,立即發送短調訊號。也就是說, 除了因缓線脫落引起之通信路完全被切斷之錯誤而轉移至 调相之情形以外,即使因錯誤而轉移至調相,在自己之埠 發送調訊號後’在調週期之半週期之64趟至調週期d 週期之132 mS後之間應該可接收到對方之PORT發送之調 因此,在前述64咖至132咖之間定出適當值,在自己之 缚發送調訊號之同時,將定時器1_復位,而若在未檢出 接收㈣之狀態下,定時器刪之值達到在64阳至132阳 1斤疋之值即可利用接收訊號檢出電路1 〇〇9辨識對方 〇RT之、纜線因脫料原因而完全被切斷。且可利用雙線 連接檢出電路1GU檢出自己之淳之緵線的聽,若i線連
O:\90\90070.DOC -52- 200425651
即可辨識與對方之PORT 接檢出電路1011檢出纜線有脫落, 已完全被切斷。 利用以上之方法,若確認與對方p〇RT已完全切斷,即可 線或修理收發訊機等,故Pern狀態機器购可 L路之π"等待改善之相轉移至調相,並將錯誤計數 器1006復位。 用乂上之方法,利用接收訊號檢出電路1 〇⑽及纜線連 接檢出電路1G11,辨識與對方p〇rt完全切斷時,可藉由通 七路之貝等待改善之相轉移至調相,而重新開始執 信。 又,利用例如LED等外部顯示裝置1〇14,將通信路之品質 =良而處於抑制對資料可轉送狀態之轉移之狀態通知用戶 日才可以期待經由更換纜線或修理收發訊機等而改善通信 路之品質。 其—人,一面參照圖13,一面說明本實施形態之PORT狀態 社:器1002之狀恶轉移。又,調相sl〇〇1、速度協商相si〇〇2、 貝料轉送相S1003之各狀態之動作因與〇pi· LINK Verl.O之 ρ·6〇Κ^載之動作相同,故省略其詳細說明。 在責料轉送相中,藉錯誤檢出電路1005、錯誤計數器 1006、錯誤計數器復位用定時器1007判斷通信路之錯誤率 而於預定錯誤率,通信路之品質不良時,由資料轉送相 S 1003轉移至通信路之品質等待改善相sl〇〇4。在前述通信 路之品質等待改善相中,一面施行調訊號之收發,一面等 待與對方PORT完全切斷。
O:\90\90070.DOC -53- 200425651 在圖12之接收訊號檢出電路1〇〇9及纜線連接檢出電路 urn確認與對方port完全切斷,diseGnneet—化⑽成為咖 時,由於通信路之品質有改善之可能性,故錯誤檢出訊號 error—detect成為false,並轉移至初始狀態之調相sl〇〇i。 PORT狀悲機器1002如上所述,由於新具有通信路之品質 等待改善之相,即使在通信路之品質不良時,在由資料轉 送相轉移至調相後,可抑制自動地再轉移至速度協商相。 <實施形態11 > 圖14係表示本發明之第u實施形態之電路構成之區塊 圖。 在本實施形態中之特徵在於:在前述<實施形態丨> 之收 發訊電路(圖1)中,在PORT狀態機器1102内設置狀態轉移計 數器1112及定時器1113,並刪除錯誤計數器之點及p〇RTK 態機器1102之動作相異之點。其他之構成,也就是說,ρΗγ 狀態機器1101、發送機1103、接收機11〇4等因具有分別與 <貫%形悲1 >所說明之各電路相同機能,故省略其詳細說 明。 PORT狀態機器1102内之狀態轉移計數器丨112係在每當由 調相轉移至速度協商相時,可使P〇RT之狀態增加「丨」之 計數器。又,PORT狀態機器1102内之定時器m3係在例如 接上纜線時被復位,用於計測狀態轉移計數器1112達到預 定值為止之時間。 PORT狀態機器11〇2係準據〇Pi· UNK之port之狀態機 益’藉執行調訊號之收發,確立與對方機器之連接,執行 O:\90\90070.DOC 54- 200425651 速度協商,速度協商正常結束時,轉移至資料轉送相,將 來自PHY狀態機器1101之準據IEEE 1394之仲裁訊號及封包 施以8 B1GB調制’經由發送機·發送至1 線上。又,將 接收自接收機1104之接收訊號施以8 B10B解調後,經由錯 誤檢出電路1105檢出錯誤,將未檢出錯誤之接收訊號輸出 至PHY狀態機器1101,以作為準據IEEE 1394之仲裁訊號或 封包。又,在資料轉送相中,内部計數器invalid c〇unt達到 預定值,判斷通信路之品質不良時,或以速度協商相,在 B2或B3狀悲中’核出有錯誤時,在轉移至調相後,當TpBIAS 及BIAS—DETECT成為有效時,轉移至速度協商相。 每田由上述為相轉移至速度協商相i次,狀態轉移計數器 1112即;t曰加1」,右達到預定值之時間在預定時間以内, 則判斷通L路之ϋσ質非常不良,故抑制由調相轉移速度協 商相。實現該轉移之抑制之收發訊電路也可使用前述〈實 施形態…〈實施形態1〇>中任一種收發訊電路益妨。 本發=在不脫離其精神或主要特徵之情況下,以其他 各種型悲貫施。因此,卜奸者 一 上述之貫軛例在所有點中僅不過是 而已’不應作限定性的解釋。本發明之範圍係 公專利乾圍所揭示,不受專利說明書本文任何拘束。 ㈣,申料㈣圍之均#_所屬之變 發明之範圍内。 文又J牡+ 申請案係依據在曰本申請之特願 唬之專利申請案,其内容 請案。又,本專利說明書所丄=而納入本專射 所?丨用之文獻亦經由在此之提及
0:\90\90070.DOC -55- 200425651 而具體地納入其全部。 【圖式簡單說明】 圖1係表示本發明之第i實施形態之電路構成之區塊圖。 圖2係表示本發明之第i實施形態之的灯狀態機器之狀態 轉移動作之模式圖。 圖3係表示本發明之第2實施形態之電路構成之區塊圖。 圖4係表示本發明之第2實施形態之扣灯狀態肩器之狀態 轉移動作之模式圖。 圖5係表示本發明之第3實施形態之電路構成之區塊圖。 圖6係表示本發明之第4實施形態之電路構成之區塊圖。 圖7係表示本發明之第5實施形態之電路構成之區塊圖。 圖8係表示本發明之第6實施形態之電路構成之區塊圖。 圖9係表示本發明之第7實施形態之電路構成之區塊圖。 圖1〇係表示本發明之第8實施形態之電路構成之區塊圖。 圖11係表示本發明之第9實施形態之電路構成之區塊圖。 圖12係表示本發明之第1〇實施形態之電路構成之區塊 圖。 此圖13係表示本發明之第1G實施形態之p〇RT狀態機器之狀 態轉移動作之模式圖。 圖14係表示纟發明之第i i實施形態之電路構成之區塊 圖。 圖15係DS_LINK編碼方式之說明圖。 圖16係表示在正££ 1394規格中之物理層所接收之仲裁訊 號之線路狀態與其意義之圖。 口
O:\90\90070.DOC -56- 200425651 圖17係表示在IEEE 1394規格中之物理層所接收之仲裁訊 號之線路狀態與其意義之圖。 圖18係表示在OPi. LINK之調相之調訊號之收發之圖。 圖19係表示在OPi. LINK之速度協商相之訊號之收發之 圖 【圖式代表符號說明】 PHY狀態機器 PORT狀態機器 發送機 接收機 錯誤檢出電路 錯誤計數器 定時器 可轉送速度比較電路 調發送選擇電路 接收訊號檢出電路 定時器 纜線連接檢出電路 外部顯示裝置 101,201,301,401,501,601, 701,801,901,1001,1101 102, 202, 302, 402, 502, 602, 702, 802, 902, 1002, 1102 103, 203, 303, 403, 503, 603, 703,803,903, 1003, 1103 104, 204, 304, 404, 504, 604, 704, 804, 904, 1004, 1104 105, 205, 305, 405, 505, 606, 705,805,905,1005, 1105 106, 206, 306, 406, 506, 606, 706, 806, 906, 1006 107, 207, 307, 407, 507, 607, 707, 807, 907, 1007 208 308 209, 309, 409, 509, 609, 709, 809, 909, 1009 210, 310, 410, 510, 610, 710, 810, 910, 1010, 1113 211,311,411,511,611,711, 811,911,1011 214, 314, 414, 514, 614, 714, 814,914 O:\90\90070.DOC -57- 200425651 1014 312 多工器 412 電源控制電路 413 調整器 512 TPBIAS遮蔽電路 612 TPBIAS產生電路 613 TPBIAS遮蔽電路 712, 812 BIASJ3ETECT遮蔽電路 O:\90\90070.DOC - 5 8

Claims (1)

  1. 200425651 拾、申請專利範園: 1 · 一種收發訊電路,里 資料者,·且包含:狀態機器:可4:多_送速度轉送 換調訊號以進行與對方;:具有猎與對方機器交 轉:之決疋之調相及以比前述 轉—料轉送相者;錯誤 料 號之錯誤者,·及I^其係檢出接收訊 及貝科轉廷相轉移抑制電路; 在前述資料轉送相中,前 内檢屮辑i杜 錯^檢出電路在接收訊梦 内檢出錯^夺,由前述資料轉 要收心虎 其轉移後,利用前述資料轉 則述調相,在 制,以防止再轉移至資料轉送相者。、路加以控 2.如申請專利範圍第!項之收發 錯誤計數器,· ,、T包合定時器及 在别述資料轉送相中,僅扃兑 定時器及錯誤計數器所“:誤檢出電路與前述 定之值纽Λ 定時_之錯誤數比預 利用前述資料魏相轉移㈣電路加轉移後, 轉移至資料轉送相者。 讀制’以防止再 3.如申請專利範圍第旧之收發訊電路,其人 發訊電路之可絲w 、 〇 5比較該收 取小可轉运速度與在資料轉送相 之轉送速度比較電路; 、速又 I述轉送速度比較電路之比較結果在前述資料轉送相 之轉运逮度與收發訊電路之最小可轉送速一 時’僅在利用前述錯誤檢出電 孥又3之狀先、 双錯誕,由前述資料 O:\90\90070.doc 200425651 轉送相轉移至前述調相時,才利用前述資料轉送相 4. 抑制電路加以控制,以防止再轉移至資料轉送相者。夕 Y種收發訊電路,其特徵在於可藉1或多數轉送速度 貧料者;且包含:狀態機器,其係具有藉與對方機器交 換調訊號以進行與對方機器之連接確立之調相、將自己 之機器之可轉送速度以其轉送速度實際互相通知而決定 通訊路之最大可轉送速度之速度協商相、及以由前述速 ^協商相所㈣之轉送速度施行資料轉送之資料轉送相 者;錯誤檢出電路,其係檢出接收訊號之錯誤者;及速 度協商相轉移抑制電路; 在月』述貝料轉达相中,可述錯誤檢出電路在接收訊號 =出錯誤時’由前述資料轉送相轉移至前述調相,二 制轉移後’利用前述速度協商相轉移抑制電路加以控 制,以防止轉移至速度協商相者。 5. 發=,其特徵在於可藉1或多數轉送速度轉送 ::者,且包含:狀態機器,其係具有藉與 換调訊號以進行與對方機器之連接確立之調相 :機器之可轉送速度以其轉送逮度實際互相通知而決定 路之最大可轉送速度之速度協商相、及以由前述速 度協商相所決定之轉送速度 ,L 者;錯誤檢出電路,其係檢 度協商相轉移抑制電路; 〜、,及速 在别述速度協商相中, 内檢出錯誤時,由前过…曰μ出電路在接收訊號 由别述貝科轉送相轉移至前述調相,在 O:\90\90070.DOC 200425651 其轉移後,利用前述速度協商相轉移抑制電路加以控 制’以防止轉移至速度協商相者。 6·如申請專利範圍第4或5項之收發訊電路,其中包含定時 器及錯誤計數器; 才 八僅在前述錯誤檢出電路與前述定時器及錯誤計數器所 檢出之一定時間内之錯誤數比預定之值大時,才由資料 轉送相轉移至調相’在其轉移後,利用前述狀態機器相 轉移抑制電路加以控制’以防止轉移至速度協商相者。 7·如申請專利範圍第4或5項之收發訊電路,其中包含比較 收發訊電路之最小可轉送速度與在資料轉送相之轉送速 度之轉送速度比較電路; 前述轉送速度比較電路之比較結果在前述資料轉送相 之轉送速度與收發訊電路之最小可轉送速度相同之狀態 時,僅在利用前述錯誤檢出電路檢出錯誤,由前述資料 轉送相轉移至前述調相時,才利用前述速度協商相轉移 抑制電路加以控制,以防止轉移至速度協商相者。 如申4專利範圍第4或5項之收發訊電路,其中該收發訊 電路係依據OPi· LINK者,且包含計數器與定時器; 在前述計數器計數由調相至速度協商相之轉移,在一 疋時間内計數器之值達到預定之值時,判斷通訊路之品 、不良’利用岫述速度協商相轉移抑制電路加以控制, 以防止轉移至速度協商相者。 9.如申請專利範圍第2、3、6、7或8項中任一項之收發訊電 ,〃中包含前述資料轉送相抑制電路與作為速度協商 〇:\9〇\9〇〇7〇 D〇c 相抑2路之調訊號發送選擇電路; 前==錯誤撿出電路判斷通訊路之品質不良,且由 笋送選擇雷、相轉移至速度協商相時,不藉前述調訊號 擇電路發送調訊號者。 〇·如申請專利_第9項之^ 檢出電路及定時器; “中包合接收汛唬 調相中’在前述接收訊號檢出電路及定時器確 W —疋時間以上盔 調訊號發送選摆Γ 全被切斷時,藉前述 、擇電路再度開始發送調訊號者。 利範圍第9項之收發訊電路,其中包含纜線連接 檢出電路; > 中’在藉前述I線連接檢出電路確認缓線 在纜線連接後,藉前述㈣號發送選擇電路再 度開始發送調訊號者。 2·=專利範圍第2、3、6、7或8項中任一項之收發訊電 路’其中包含前述資料轉送相抑制電路、與作為速度協 商相抑制電路之發送機之電源控制電路; 在藉前述錯誤檢出電路判斷通訊路之品質不良時,轉 移至前述調相,在其轉移後,藉前述發送機之電源控制 電路使發送機之電源成為斷電者。 •如申明專利範圍弟12項之你恭4 $ 萃固矛貝之收發矾電路,其尹包含接收訊 號檢出電路及定時器; 在前述調相中,在藉前诫垃队—& 义接收矾唬檢出電路及定時器 確5忍’疋時間以上無接收却缺 收晟唬,且完全被切斷時,藉前 J70.DOC 200425651 述發送機之電源控制電路使發送機之電源成為通電者。 14·如申請專利範圍第12項之收發訊電路,其中包含鏡線連 接檢出電路; 在前述調相中,在藉前述纜線連接檢出電路確認纜線 脫落呀,在境線連接後,藉前述發送機之電源控制電路 使發送機之電源成為通電者。 15 ·如申印專利範圍第6、7或8項中任一項之收發訊電路,其 中該收發訊電路係依據0Pi· LINK者,且在p〇RT部設置 TPBIAS遮蔽電路作為前述速度協商相抑制電路; 在藉前述錯誤檢出電路判斷通訊路之品質不良時,於 轉移至前述調相後,利用上述TPBIAS遮蔽電路遮蔽來自 PHY之TPBIAS訊號,即使在TPBIAS成為有效時,也不發 送長調或連續訊號者。 16.如申請專利範圍第15項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在岫述调相中,在藉前述接收訊號檢出電路及定時器 確認自己發送電路發送調訊號後一定時間以上無接收訊 唬,且完全被切斷時,解除在前述TpB][AS遮蔽電路之 TPBIAS訊號之遮蔽,在TpBIAS成為有效時,發送長調訊 5虎或連績訊號者。 17.如申請專利範圍第15項之收發訊電路’其中包含纜線連 接檢出電路; 在A述调相中,在藉前述纔線連接檢出電路確認繞線 脫落時,在纜線連接後,解除在前述TpBIAS遮蔽電路之 O:\90\90070.DOC 200425651 TPBIAS訊號之遮蔽,在TPBIAS成為有效時,發送長調訊 號或連續訊號者。 18. 如申請專利範圍第6、7或8項中任一項之收發訊電路,其 中該收發訊電路係依據OPi· LINK者,且在PHY部設置 TPBIAS抑制電路作為前述速度協商相抑制電路; 在藉前述錯誤檢出電路判斷通訊路之品質不良時,於 轉移至調相後,即使在前述PHY部内部,TPBIAS成為有 效時,也不藉前述TPBIAS抑制電路將TPBIAS為有效之事 通知前述PORT部者。 19. 如申請專利範圍第18項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在前述調相中,在藉前述接收訊號檢出電路及定時器 確認自己發送電路發送調訊號後一定時間以上無接收訊 號,且完全被切斷時,藉前述TPBIAS抑制電路將在前述 PHY部内部之TPBIAS訊號之值照樣通知前述PORT部者。 20. 如申請專利範圍第18項之收發訊電路,其中包含纜線連 接檢出電路; 在前述調相中,在藉前述纜線連接檢出電路確認纜線 脫落時,在纜線連接後,藉前述TPBIAS抑制電路將在前 述PHY部内部之TPBIAS訊號之值照樣通知前述PORT部 者。 21. 如申請專利範圍第6、7或8項中任一項之收發訊電路,其 中該收發訊電路係依據OPi. LINK者,且在PORT部設置 BIAS一DETECT抑制電路作為前述速度協商相抑制電路; O:\90\90070.DOC 200425651 在藉前述錯誤檢出電路判斷通訊路之品質不良時,於 轉移至調相後,即使在前述PORT部接收來自對方機器之 長調或連續訊號而BIAS_DETECT成為有效時,也不藉前 述BIAS_DETECT抑制電路將BIAS_DETECT為有效之事 通知前述PHY部者。 22.如申請專利範圍第21項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在前述調相中,在藉前述接收訊號檢出電路及定時器 確認自己發送電路發送調訊號後一定時間以上無接收訊 號,且完全被切斷時,藉前述BIASJDETECT抑制電路將 在前述PORT部内部之BIAS—DETECT訊號之值照樣通知 前述PHY部者。 23 ·如申請專利範圍第21項之收發訊電路,其中包含纜線連 接檢出電路; 在前述調相中,在藉前述纜線連接檢出電路確認纜線 脫落時,在纜線連接後,藉前述BIAS_DETECT抑制電路 將在前述PORT部内部之BIASJDETECT訊號之值照樣通 知前述PHY部者。 24.如申請專利範圍第6、7或8項中任一項之收發訊電路,其 中該收發訊電路係依據OPi. LINK者,且在PHY部設置 BIAS—DETECT遮蔽電路作為前述速度協商相抑制電路; 在藉前述錯誤檢出電路判斷通訊路之品質不良時,於 轉移至調相後,藉上述BIASJDETECT遮蔽電路遮蔽來自 前述PORT部之BIASJDETECT訊號,即使BIAS_DETECT O:\90\90070.DOC 200425651 訊號成為有效時,也不將其意旨通知前述PHY部者。 25. 如申請專利範圍第24項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在前述調相中,在藉前述接收訊號檢出電路及定時器 確認自己發送電路發送調訊號後一定時間以上無接收訊 號,且完全被切斷時,解除在前述BIAS—DETECT遮蔽電 路之BIAS_DETECT訊號之遮蔽,在BIASJDETECT成為有 效時,將其意旨通知前述PHY部者。 26. 如申請專利範圍第24項之收發訊電路,其中包含纜線連 接檢出電路; 在前述調相中,在藉前述纜線連接檢出電路確認鏡線 脫落時,在纜線連接後,解除在前述BIAS_DETECT遮蔽 電路之BIAS_DETECT訊號之遮蔽,在前述BIAS—DETECT 成為有效時,將其意旨通知前述PHY部者。 27. 如申請專利範圍第2、3、6、7或8項中任一項之收發訊電 路,其中該收發訊電路係依據IEEE 1394者,且在PHY部 設置暫停、禁止控制電路作為前述速度協商相抑制電路; 在藉前述錯誤檢出電路判斷通訊路之品質不良時,在 前述調相中,藉前述暫停、禁止控制電路使檢出錯誤之 PORT成為暫停狀態或禁止狀態者。 28. 如申請專利範圍第27項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在前述調相中,在藉前述接收訊號檢出電路及定時器 確認自己發送電路發送調訊號後一定時間以上無接收訊 O:\90\90070.DOC 200425651 70王被切斷時’藉前述暫停、禁止控制電路解除 暫停狀態或禁止狀態者。 申@專#!/ Id ϋ第27項之收發訊電路,其中包含鐵線連 接檢出電路; :述周相中,在藉前述纜線連接檢出電路確認纜線 脫洛時’在料連接後,藉前述暫停、禁止控制電路解 除暫停狀態或禁止狀態者。 3 0 ·如申請專利範圊 圍第2、3、6、7或8項中任一項之收發訊電 路,,中在資料轉送相與調相之間設有待用狀態,· 二在糟丽述錯誤檢出電路判斷通訊路之品質不良時,由 刖述貝料轉迗相轉移至前述待用狀態,在前述待用狀態 在確^與對方機器完全切斷時,才轉移至調相者。 31·,申明專利乾圍第3〇項之收發訊電路,其中包含接收訊 破檢出電路及定時器; 在岫述凋相中,在藉前述接收訊號檢出電路及定時器 萑 < 自己發运電路發送調訊號後一定時間以上無接收訊 號,且疋全被切斷時,由前述待用狀態再轉移至調相者。 32·如中請專利範圍第3()項之收發訊電路,其中包含繞線連 接檢出電路; 在泊述凋相中,在藉前述規線連接檢出電路確認鏡線 脫洛時,在纜線連接後,由前述待用狀態再轉移至調相 者。 、,種收务Λ電路,其特徵在於可藉多數轉送速度轉送資 料者;且包含:狀態機器,其係具有藉與對方機器交換 O:\90\90070.DOC 200425651 調訊號以進行與對方機m接確立之調相、將自己機 器之可轉送速度以其轉送速度實際互相通知而決定通訊 路之最大可轉送速度之速度協商相及以由前述速度協商 相所決定之轉送速度施行資料轉送之資料轉送相者;錯 誤檢出電路,其係檢出接收訊號之錯誤者;及轉送速度 比較電路,其係比較收發訊電路之最小轉送速度與在資 料轉送相之轉送速度者; ' 前述轉送速度比較電路之比較結果在前述資料轉送相 之轉送速度比收發訊電路之最小轉送速度快之狀態時, 在前述資料轉送相中’前述錯誤檢出電路在接收訊號内 檢:錯誤時,由前述資料轉送相轉移至前述調相後,將 在前述速度協商相之收發訊電路之最大轉送速度設定於 比在前述資料轉送相之轉送速度慢之速度者。 34.如申。月專利乾圍第33項之收發訊電路,其中包含接收訊 號檢出電路及定時器; 在别述调相中,在藉前述接收訊號檢出電路及定時器 確〜自己發迗電路發送調訊號後一定時間以上盔接收訊 號,…被切斷時,使在前述速度協商相之議電 路之取大轉运速度回到本來之最大轉送速度者。 If申料㈣㈣Μ項之收發訊電包含窥線連 接檢出電路; 在前述調相Φ + #、, 、” 在猎雨述纜線連接檢出電路確認纜線 ,夺在,覽線再連接後,使在前述速度協商相之收發 訊電路之最大轉送速度回到本來之最大轉送速度者。 O:\90\90070.DOC -10- 425651 36·如申請專利範圍第1〇或13項之收發訊電路,其中前述一 定時間係132 ms以上者。 37·如申請專利範圍第16、19、22、25、28、3 1或34項中任一 項之收發訊電路,其中前述一定時間係64 ms以上132 ms 以下者。 38· —種收發訊方法,其係實現申請專利範圍第1至37項中任 一項之收發訊電路者。 • 種收發訊裝置,其特徵在於:包含申請專利範圍第1至 37項中任一項之收發訊電路、與外部顯示裝置;在前述 資料轉送相或速度協商相中,藉前述錯誤檢出電路判斷 通訊路之品質不良,且該收發訊電路構成為對資料轉送 相之轉移抑制狀態、對速度協商相之抑制狀態或對速度 協商相之最大轉送速度之抑制狀態中任一抑制狀態時, 利用前述外部顯示裝置將其意旨通知用戶者。 O:\90\90070.DOC 11 -
TW093101606A 2003-01-23 2004-01-20 Transceiver circuit, transceiving method, and transceiver apparatus of computer network bus TWI248725B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003015182A JP4071117B2 (ja) 2003-01-23 2003-01-23 送受信回路及び送受信方法並びに送受信装置

Publications (2)

Publication Number Publication Date
TW200425651A true TW200425651A (en) 2004-11-16
TWI248725B TWI248725B (en) 2006-02-01

Family

ID=32903007

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093101606A TWI248725B (en) 2003-01-23 2004-01-20 Transceiver circuit, transceiving method, and transceiver apparatus of computer network bus

Country Status (4)

Country Link
US (1) US20040199834A1 (zh)
JP (1) JP4071117B2 (zh)
CN (1) CN100377500C (zh)
TW (1) TWI248725B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7334059B2 (en) * 2004-03-03 2008-02-19 Freescale Semiconductor, Inc. Multiple burst protocol device controller
KR20050099305A (ko) * 2004-04-09 2005-10-13 삼성전자주식회사 디스플레이시스템 및 그 제어방법
US7376878B2 (en) * 2005-07-28 2008-05-20 Microsoft Corporation Compensating for errors received in a signal
CN101354688B (zh) * 2007-07-27 2010-08-25 佛山市顺德区顺达电脑厂有限公司 数据传输速率调校装置及方法
JP2009129301A (ja) * 2007-11-27 2009-06-11 Nec Electronics Corp 自己診断回路及び自己診断方法
JP4935666B2 (ja) * 2007-12-19 2012-05-23 富士通株式会社 ネットワーク中継装置
US7921336B1 (en) * 2008-02-27 2011-04-05 Netapp, Inc. System and method for avoiding categorizing potential link error events as actual link error events based on a proximity to a physical layer signal state change
US9143507B2 (en) * 2008-02-28 2015-09-22 Lattice Semiconductor Corporation Method, apparatus, and system for pre-authentication and processing of data streams
US8069285B2 (en) * 2008-12-31 2011-11-29 Lsi Corporation Methods and systems for improving communication throughput of storage links
US8407527B1 (en) * 2009-06-30 2013-03-26 Emc Corporation Diagnosing hardware faults in a data storage system
JP4910035B2 (ja) * 2009-11-13 2012-04-04 株式会社東芝 電子機器および通信制御方法
JP5495743B2 (ja) * 2009-12-08 2014-05-21 キヤノン株式会社 ネットワーク機器及びその制御方法、並びにプログラム
JP5582943B2 (ja) * 2010-09-28 2014-09-03 矢崎総業株式会社 信号伝送装置
JP5588949B2 (ja) * 2011-09-30 2014-09-10 富士フイルム株式会社 内視鏡システム及び内視鏡の外部制御装置
US10492084B2 (en) * 2016-10-10 2019-11-26 Microsoft Technology Licensing, Llc Collaborative communications
US11334515B1 (en) * 2017-10-27 2022-05-17 Michael Erich Vonbank Method for enhancing port error monitoring in IEEE-1394 high-performance serial bus
US11106518B2 (en) * 2019-03-01 2021-08-31 Western Digital Technologies, Inc. Failure mode study based error correction

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US550950A (en) * 1895-12-10 dexter
US5509050A (en) * 1991-04-16 1996-04-16 Quadphase Corporation Facsimile radio communication system having multiple data speeds
US5790941A (en) * 1993-06-29 1998-08-04 Pacific Communication Sciences, Inc. Method and apparatus for regenerating the symbol clock of a cellular telephone following a sleep cycle
JPH08130530A (ja) * 1994-11-01 1996-05-21 Hitachi Ltd デジタルデータ通信方法およびデジタルデータ通信制御システム
FI982763A (fi) * 1998-12-21 2000-06-22 Nokia Networks Oy Tiedonsiirtomenetelmä ja radiojärjestelmä
US6324167B1 (en) * 1999-02-23 2001-11-27 Ameritech Corporation Method and system for conveying multiple calls on a single telephone line
US6459901B1 (en) * 1999-07-01 2002-10-01 At&T Corp. Wireless network resource allocation
JP3686957B2 (ja) * 2000-02-03 2005-08-24 シャープ株式会社 通信機器及び通信方法
JP2001268049A (ja) * 2000-03-15 2001-09-28 Matsushita Electric Ind Co Ltd データ伝送装置及びデータ伝送方法
JP3544932B2 (ja) * 2000-10-05 2004-07-21 Necエレクトロニクス株式会社 電子装置及びその電力制御方法
JP3655211B2 (ja) * 2001-06-01 2005-06-02 シャープ株式会社 送受信回路及び送受信方法
CN1392499A (zh) * 2001-06-11 2003-01-22 夏普公司 高层合成装置、高层合成方法、使用高层合成方法产生逻辑电路的方法和记录介质

Also Published As

Publication number Publication date
CN100377500C (zh) 2008-03-26
TWI248725B (en) 2006-02-01
CN1518233A (zh) 2004-08-04
JP2004229006A (ja) 2004-08-12
US20040199834A1 (en) 2004-10-07
JP4071117B2 (ja) 2008-04-02

Similar Documents

Publication Publication Date Title
TW200425651A (en) Transceiver circuit, transceiving method, and transceiver apparatus
EP2352253B1 (en) Method and apparatus for protecting link aggregation group of ethernet ring
JP4778712B2 (ja) イーサネット自動保護スイッチング
US6611892B1 (en) Network bus bridge and system
US7389371B2 (en) Method and apparatus for loop breaking in a data bus
CN101355515B (zh) 一种链路聚合控制协议的优雅重启方法
CN101489294B (zh) 调整功率的方法、路由器和网络设备
JP5350534B2 (ja) エネルギー効率のよいイーサネット・ネットワーク・ノードおよびイーサネット・ネットワーク・ノードの使用方法
CN101060485B (zh) 拓扑改变报文的处理方法和处理装置
JP2017527231A (ja) Usb電力搬送ソーシングデバイスのための省電力モード
CN103428060A (zh) 环形网络的无缝冗余实现方法
WO2013097366A1 (zh) 链路聚合的异常恢复方法和交换设备
JP5351689B2 (ja) イーサネット転送装置
WO2015070383A1 (zh) 一种链路聚合的方法、装置和系统
WO2020052687A1 (zh) 一种网元防成环方法、装置、设备及可读存储介质
WO2012083670A1 (zh) 参考链路协商的方法、装置和系统
US7681051B2 (en) Transitioning of a port in a communications system from an active state to a standby state
WO2012062097A1 (zh) 多环以太网及其保护方法
JP2010244457A (ja) Usb通信制御方法、usb通信制御システム及びusbハブ機器
CN101252539B (zh) 通用属性注册方法及节点
WO2015035851A1 (zh) 一种传输数据的方法及设备
JP5538271B2 (ja) 光通信システムおよび通信制御方法
US9063736B2 (en) Method and apparatus for reducing a link rate of communication device in a pre-standby state upon detecting no traffic for a predetermined time period
WO2014082211A1 (zh) 处理残留信息的方法和装置
JP2002016664A (ja) ループバックテスト方法および装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees