TH6430B - กรรมวิธีและอุปกรณ์สำหรับโอนข้อมูลระหว่างเครื่องประมวลผลข้อมูล 2 เครื่อง ซึ่งแต่ละเครื่องขับเคลื่อนด้วยสัญญาณนาฬิกาที่เป็นอิสระต่อกัน - Google Patents

กรรมวิธีและอุปกรณ์สำหรับโอนข้อมูลระหว่างเครื่องประมวลผลข้อมูล 2 เครื่อง ซึ่งแต่ละเครื่องขับเคลื่อนด้วยสัญญาณนาฬิกาที่เป็นอิสระต่อกัน

Info

Publication number
TH6430B
TH6430B TH8701000169A TH8701000169A TH6430B TH 6430 B TH6430 B TH 6430B TH 8701000169 A TH8701000169 A TH 8701000169A TH 8701000169 A TH8701000169 A TH 8701000169A TH 6430 B TH6430 B TH 6430B
Authority
TH
Thailand
Prior art keywords
signal
receiver
storage
clock
reg
Prior art date
Application number
TH8701000169A
Other languages
English (en)
Other versions
TH5058A (th
Inventor
กุนนาร์ ฮอกเบิร์ก นายเบอร์ทิล
Original Assignee
นายปิยะทัศน์ จูฑะพุทธิ
นายศักดิ์ วสุนิรธร
นายสุวิทย์ สุวรรณ
นายสุวิทย์ สุวรรณ นายปิยะทัศน์ จูฑะพุทธิ นายปิยะทัศน์ จูฑะพุทธิ นายศักดิ์ วสุนิรธร
Filing date
Publication date
Application filed by นายปิยะทัศน์ จูฑะพุทธิ, นายศักดิ์ วสุนิรธร, นายสุวิทย์ สุวรรณ, นายสุวิทย์ สุวรรณ นายปิยะทัศน์ จูฑะพุทธิ นายปิยะทัศน์ จูฑะพุทธิ นายศักดิ์ วสุนิรธร filed Critical นายปิยะทัศน์ จูฑะพุทธิ
Publication of TH5058A publication Critical patent/TH5058A/th
Publication of TH6430B publication Critical patent/TH6430B/th

Links

Abstract

กรรมวิธีและอุปกรณ์ที่ใช้ในการย้ายโอนชุดข้อมูลจากหน่วยเก็บข้อมูลของเครื่องส่ง (REG 1) ไปยังหน่วยเก็บข้อมูลของเครื่องรับ (REG 2) ระหว่างอุปกรณ์ส่งและรับข้อมูล ซึ่งขับเคลื่อนด้วยสัญญาณนาฬิกาอันแรก (CL 1) และอันที่ 2 (CL2)ตามลำดับ สัญญาณซึ่งกำหนดสถานะไว้ (WR1) โดยสมมถติให้มีค่าแน่นนอนต่างกัน 2 ค่านั้นจะถูกส่งออกจากด้านเครื่องส่งไปยังด้านเครื่องรับ ซึ่งในภายหลังสถานะของสัญญาณนี้จะถูกเปลี่ยนให้ต่างไปจากที่ส่งมาจากด้านเครื่องส่ง สัญญาณซึ่งกำหนดสถานะไว้นี้จะถูกรับเปลี่ยนโดยวงจรตรรก เพื่อทำให้สัญญาณเขียน (WR 2) เริ่มต้นขึ้น ซึ่งทำให้การบันทึกข้อมูลลงสู่หน่วยเก็บข้อมูลของเครื่องรับ (REG2) เป็นผลสำเร็จ และสัญญาณเขียนจะถูกขัดหวะโดยอาศัยสัญญาณนาฬิกาทางด้านเครื่องรับ (CL2) เข้าช่วย

Claims (1)

1. กรรมวิธีสำหรับย้ายโอนชุดข้อมูลในลักษณะขนานกันจากหน่วยเก็บข้อมูลของเครื่องส่ง (REG1) ไปยังหน่วยเก็บข้อมูลของเครื่องรับ (REG 2) ระหว่างอุปกรณ์ส่งและรับข้อมูล ซึ่งต่างก็ขับเคลื่อนด้วยสัญญาณนาฬิกาตัวที่หนึ่ง (CL1) และตัวเครื่องที่สอง (CL2) ตามลำดับ ซึ่งทำงานเป็นอิสระต่อกันการย้ายโอนข้อมุลนี้เกิดจากการที่หน่วยเก็บข้อมูลของเครื่องรับถูกกระตุ้นด้วยสัญญาณเขียนซึ่งกำหนดสถานะ (WR1)ไว้ โดยอาจะสมมุติเป็นสัญญาณที่แน่นอน 2 ตัว เพื่อใช้งานสลับกันและถูกส่งจากด้านเครื่องส่งไปสู่ด้านเครื่องรับ โดยที่สถานะของสัญญาณเขียนจะมีการเปลี่ยนแปลงเมื่อการย้ายโอนข้อม่าลจากด้านเครื่องส่งเริ่มต้นขึ้นสัญญาณแสดงสถานะจะถูกปรับเปลี่ยนโดยวงจรตรรกพร้อมกับสัญญาณนาฬิกาทางด้านเครื่องรับ เพื่อทำหน้าที่ดังนี้ (ก) ทำให้การเริ่มต้นของสัญญาณเขียน (WR 2) สอดคล้องกับช่วงสัญญาณนาฬิการทางด้านเครื่องรับ (ข) ขัดขวางให้สัญญาณเขียนหยุดลงโดยอาศัยช่วงจังหวะของสวัญญาณนาฬิกาทางด้านเครื่องรับ (CL 2) เข้าช่วย 2. กรรมวิธีสำหรับย้ายโอนชุดข้อมูลในลักษณะขนานกันจากหน่วยเก็บข้อมูลของเครื่องส่ง (REG1)ไปยังหน่วยเก็บข้อมูลของเครื่องรับ (REG 2) ระหว่างอุปกรณ์ส่งและรับข้อมูล ซึ่งขับเคลื่อนด้วยสัญญาณนาฬิกาตัวที่หนึ่ง (CL1) และตัวที่สอง(CL2) ตามลำดับ ทำงานเป็นอิสระต่อกัน การย้ายโอนข้อมูลนี้เกิดจากการที่หน่วยเก็บข้อมูลของเครื่องรับถูกกระตุ้นด้วยสัญญาณเขียนตามข้อถือสิทธิ
1. โดยกำหนดคุณลักษณะที่พิเศษไว้คือทางด้านเครื่องส่งจะมีวงจรตรรกอันแรก (F1) อยู่ด้วยซึ่งจะทำหน้าทีส่งสัญญาณซึ่งกำหนดสถานะไว้ (WR1) ไปยังเครื่องรับในช่วงที่การย้ายโอนข้อมูลเริ่มต้นขึ้น สัญญาณ(WR1) ที่ใช้สามารถสมมุติด้วยวสัญญาณที่แน่นอน 2 ตัวเพื่อใช้สลับกัน ทางต้านเครื่องรับนั้นจะมีวงจรตรรกอันที่สอง (คือ D2, X2, F2) รวมอยู่ด้วย ซึ่งจะถูกกระตุ้นด้วยการเปลี่ยนสถานะของสัญญาณ (WR1) และด้วยสัญญาณนาฬิกาของเครื่องรับ เพื่อบังคับให้สัญญาณเขียน (WR2) เริ่มต้นขึ้นอย่างสอดคล้องกับช่วงสัญญาณนาฬิกาดังกล่าว โดยสัญญารเขียนนี้จะถูกป้อนไปยังหน่วยเก็บข้อมูลของเครื่องรับ (REG 2)เพื่อกระตุ้นให้หน่วยเก็บข้อมูล (REG 2) เริ่มทำงานพร้อมกับการเริ่มช่วงหนึ่งของสัญญาณนาฬิกาตัวที่สอง (CL2) และเมื่อช่วงสัญญาณนาฬิกาตัวที่สองจังหวะต่อไปเกิดขึ้น สัญญาณเขียนที่ป้อนไปยังเครื่องรับ (REG 2) จะถูกขัดจังหวะโดยวงจรตรรกอันที่สอง (D2, X2, F2)
TH8701000169A 1987-04-01 กรรมวิธีและอุปกรณ์สำหรับโอนข้อมูลระหว่างเครื่องประมวลผลข้อมูล 2 เครื่อง ซึ่งแต่ละเครื่องขับเคลื่อนด้วยสัญญาณนาฬิกาที่เป็นอิสระต่อกัน TH6430B (th)

Publications (2)

Publication Number Publication Date
TH5058A TH5058A (th) 1988-08-01
TH6430B true TH6430B (th) 1997-01-29

Family

ID=

Similar Documents

Publication Publication Date Title
KR910010335A (ko) 인터페이스 회로
ES8102439A1 (es) Perfeccionamientos en sistemas de control de transferencia de datos
GB1357028A (en) Data exchanges system
US3820075A (en) Data receiver
TH6430B (th) กรรมวิธีและอุปกรณ์สำหรับโอนข้อมูลระหว่างเครื่องประมวลผลข้อมูล 2 เครื่อง ซึ่งแต่ละเครื่องขับเคลื่อนด้วยสัญญาณนาฬิกาที่เป็นอิสระต่อกัน
TH5058A (th) กรรมวิธีและอุปกรณ์สำหรับโอนข้อมูลระหว่างเครื่องประมวลผลข้อมูล 2 เครื่อง ซึ่งแต่ละเครื่องขับเคลื่อนด้วยสัญญาณนาฬิกาที่เป็นอิสระต่อกัน
JPS61208331A (ja) シリアルデータ通信方式および装置
RU2000603C1 (ru) Микропроцессорна система
CN113570050A (zh) 一种双向异步同步先进先出适配器
JPS56149135A (en) Duplex data reception system
JP2629027B2 (ja) インターフェース方式
SU1381568A1 (ru) Устройство дл передачи и приема цифровой информации
SU1675888A1 (ru) Устройство дл контрол информации при передаче
EP0344736A3 (en) High-speed synchronous data transfer system
JPS5457928A (en) Interface unit
SU737941A1 (ru) Устройство дл ввода информации
SU1144113A1 (ru) Устройство дл сопр жени двух вычислительных машин
JPS63239580A (ja) 携帯可能電子装置
JPS5443641A (en) Connection system between logic blocks
JPS626362A (ja) マイクロプロセツサ間シリアル通信用バツフア回路
JPS5755446A (en) Check system for digital transfer data
SU1444798A1 (ru) Устройство дл обмена данными между абонентами
JPS63152240A (ja) デ−タ転送方式
SU1656546A1 (ru) Устройство дл сопр жени ЭВМ с каналом св зи
KR880001023B1 (ko) 셀프콜록킹 데이타 전송시스템