TH37015A - รูปแบบอินเตอร์เฟชของอินพุต/เอ้าท์พุตของระบบสำหรับกำหนดขนาด - Google Patents
รูปแบบอินเตอร์เฟชของอินพุต/เอ้าท์พุตของระบบสำหรับกำหนดขนาดInfo
- Publication number
- TH37015A TH37015A TH9801002145A TH9801002145A TH37015A TH 37015 A TH37015 A TH 37015A TH 9801002145 A TH9801002145 A TH 9801002145A TH 9801002145 A TH9801002145 A TH 9801002145A TH 37015 A TH37015 A TH 37015A
- Authority
- TH
- Thailand
- Prior art keywords
- designed
- reduce
- system memory
- modulator
- command
- Prior art date
Links
- 238000004513 sizing Methods 0.000 title 1
- 230000001419 dependent effect Effects 0.000 abstract 1
- 230000009916 joint effect Effects 0.000 abstract 1
Abstract
DC60 (07/07/41) อินเตอร์เฟซ I/O ของระบบและโครงสร้างข้อมูลถูกออกแบบมาเพื่อลดการใช้ CPU ที่เป็นโฮสท์ในการขับตัวปรับ อินเตอร์เฟซ ยังถูกออกแบบมาเพื่อลดการรบกวนระบบในการ ประมวลผลคำร้องขอ I/Q ในการกำจัดความต้องการใช้คำสั่ง PIO บล้อคคำสั่ง/สถานะ เพื่อ แลกเปลี่ยนข้อความระหว่างระบบและตัวปรับจะอยู่ในหน่วย ความจำของระบบ โครงสร้างข้อมูล ยังถูกออกแบบมาเพื่อหลีก เลี่ยงเอนทรี่ของการ "บันทึกร่วม" เพื่อที่จะลดต่อไปซึ่ง ค่าใช้จ่ายใน การบำรุงรักษาโคฮีเรนซี่แต่ละส่วนเมื่อทำการ ปรับค่าใหม่แก่เอนทรี่ ในคาเช่ไม่ว่าจะเป็นแบบ กระทำร่วมกัน หรือเรียงลำดับโดยทั้งตัวปรับและ CPU ของระบบ นอกจากนี้โครง สร้างข้อมูล ของบล้อคควบคุมและสถานะจะอยู่ ในหน่วยความจำของระบบ CPU ของระบบจะใช้คำสั่ง STORE เพื่อ เตรียมบล้อคควบคุมและคำสั่ง LOAD เพื่ออ่านจากบล้อคสถานะที่สิ้นสุด ในขณะที่ตัวปรับจะ ขึ้น อยู่กับเครื่อง DMA ของมันเพื่อเคลื่อนข้อมูลเข้า/ออกจาก หน่วยความจำของระบบในการ เข้าถึงบล้อคควบคุม/สถานะ อินเตอร์เฟช I/O ของระบบและโครงสร้างข้อมูลถูกออกแบบมาเพื่อลดการใช้ CPU ทีเป็นโฮลท์ในการขับตัวปรับ อินเตอร์เฟช ยังถูกออกแบบมาเพื่อลดการรบกวนระบบในการประมวลผลคำร้องขอ I/Q ในการกำจัดความต้องการใช้คำสั่ง PIO บล็อคคำสั่ง/สถานะ เพื่อแลกเปลี่ยนข้อความระหว่างระบบและตัวปรับจะอยู่ในหน่วย ความจำของระบบ โครงสร้างข้อมูลยังถูกออกแบบมาเพื่อหลีก เลี่ยงเอนทรี่ของการ "บันทึกร่วม" เพื่อที่จะลดต่อไปซึ่ง ค่าใช้จ่ายในการบำรุงรักษาโคฮีเรนซี่แต่ละส่วนเมื่อทำการ ปรับค่าใหม่แก่เอนทรี่ ในคาเช่ไม่ว่าจะเป็นแบบกระทำร่วมกัน หรือเรียงลำดับโดยทั้งตัวปรับและ CPU ของระบบนอกจากนี้โครง สร้างของข้อมูลของบล็อคควบคุมและสถานะจะอยู่ ในหน่วยความจำของระบบ CPU ของระบบจะใช้คำสั่ง STORE เพื่อ เตรียมบล็อคควบคุมและคำสั่ง LOAD เพื่ออ่านจากบล็อคสถานะที่สิ้นสุด ในขณะที่ตัวปรับจะขึ้น อยู่กับเครื่อง DMA ของมันเพื่อเคลื่อนข้อมูลเข้า/ออกจาก หน่วยความจำของระบบในการเข้าถึงบล็อคควบคุม/สถานะ
Claims (3)
1. วิธีการของการลดการใช้หน่วยประมวลผลการ (CPU) ในระบบคอมพิวเตอร์ที่มีหน่วยความจำของระบบในขณะที่กำลังขับตัว ปรับโดยวิธีการดังกล่าวประกอบด้วยขั้นตอนของ การติดตั้งโครงสร้างข้อมูลที่เป็นบล็อคคำสั่ง/สถานะ เพื่อ แลกเปลี่ยนข้อมูลระหว่างระบบและตัวปรับในหน่วยความจำของ ระบบ
2. วิธีการตามที่ระบุไว้ในข้อถือสิทธิข้อ 1 ที่ซึ่งประกอบ ต่อไปด้วย การออกแบบโครงสร้างของข้อมูลเพื่อหลีเลี่ยงการใช้คำสั่ง บันทึกร่วมกันเมื่อทำการปรับค่าใหม่ให้แก่เอนทรี่เข้าไปใน ค่าเช่โดยทั้งตัวปรับและ CPU
3. วิธีการตามที่ระบุไว้ในข้อถือแท็ก :
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TH37015A true TH37015A (th) | 2000-01-24 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0689296A3 (en) | Communication system and electronic apparatus | |
| SG85716A1 (en) | A method and system for ordering priority commands on a commodity disk drive | |
| US7191197B2 (en) | Method and apparatus for detecting and transferring data of different formats | |
| TH37015A (th) | รูปแบบอินเตอร์เฟชของอินพุต/เอ้าท์พุตของระบบสำหรับกำหนดขนาด | |
| JP2766216B2 (ja) | 情報処理装置 | |
| WO2004003757A3 (en) | Direct transaction mode for peripheral devices | |
| WO2001046793A9 (en) | Reading data from a storage medium | |
| WO2002003387A3 (en) | Data storage system having point-to-point configuration | |
| CN2560040Y (zh) | Scsi从控机 | |
| CN1735855A (zh) | 用于处理数据传送的方法和装置 | |
| CN112306804B (zh) | 一种处理方法及处理装置 | |
| JPH01140276A (ja) | 携帯可能記憶媒体処理装置および携帯可能記憶媒体処理装置の通信方法 | |
| KR950009572B1 (ko) | 고속 중형 컴퓨터에서 고속 온라인 백업 방법 | |
| JPH0322156A (ja) | 磁気ディスク装置 | |
| JPH11110342A (ja) | バス接続方法及び装置 | |
| JP3157794B2 (ja) | 周辺制御処理装置 | |
| JPH10254780A (ja) | ディスクキャッシュ制御方式 | |
| JPH0327427A (ja) | 計算機システム | |
| JP3043361B2 (ja) | 分散プロセッサ制御方式 | |
| JPS6194167A (ja) | 周辺制御装置 | |
| JPS63231545A (ja) | フアイル転送システム | |
| JP2644857B2 (ja) | データ転送方法 | |
| JPS6121696Y2 (th) | ||
| JP3324567B2 (ja) | 論理シミュレーション装置 | |
| JP2000099392A (ja) | メモリ制御システム |