управлени , второй вход - к генератору тактовых импульсов и к второму входу блока управлени , третий вход подключен к выходу второго компаратора и к третьему входу блока управлени , выход сдвигового регистра подключен к управл ющим входам резистивного делител напр жени и усилител с регулируемым коэффициентом усилени , первый вход второго компаратора подключен к выходу усилител с регулируемым коэффициентом усилени , второй .вход второго компаратора подключен к входу первого сомножител устройства, информационный вход резистивного делител напр жени подключен к входу второго сомножител устройства, выход резистивного делител напр жени подключен к второму информационному входу двухпозиционного ключа, управл ющий вход которого подкгвочен к первому ВЫХОДУ блока управлени , а выход ; двухпозиционного ключа подключен к входу ycилиteл с регулируемым коэффициентом усилени , выход которого подключен к второму входу цифроаналогового преобразовател , выход первого компаратора подключен к четвертому входу блока управлени , второй выход блока управлени подключен к входу счетчика, а блок управлени содержит трехвходовый элемент И, сдвиговый регистр , п элементов И, инвертор, вход инвертора и информационный вход сдвигового регистра объединены и вл ютс первым входом блока управлени , первый вход трехвходового элемента И вл етс вторым входом блока управлени второй вход трехвходового элемента И вл етс третьим входом блока управлени , .первые входы п элементов О объединены и вл ютс четвертым входом блока управлени , вторые входы п элементов И подключены к п-разр дным выходам сдвигового регистра, (п+1)-й выход которого подключен к третьему входу трехвходового элемента И и вл етс первым выходом блока управлени , выход инвертора, выходы п элементов И и вторые входы п-1 элементов И вл ю тс вторым выходом блока управлени О . Недостатком известного устройства вл етс сравнительно мала точность работы, обусловленна неоднозначностью вь числени частного при высокочастотных входных сигналов. Цель изобретени - повышение точности работы. Дл достижени поставленной цели в известное множительно-делительное устройство введены первый и второй блоки выборки-хранени , информационные входы которых вл ютс соответственно первым и третьим входами устрой ства, управл ющие входы первого и вто рого блоков выборки-хранени соединены с выходом генератора синхроимпульсов , выход первого блока выборки-хранени подключен к первым входам первого и второго компараторов, выход второго блока выборки-хранени соединен с первым информационным входом двухпозиционного ключа. На чертеже изображена функциональна схема предлагаемого множительноделительного устройства. Устройство содержит peзиctивный делитель 1 напр жени , двухпозиционный ключ 2, усилитель 3 с регулируемым коэффициентом усилени , сдвиговый регистр 4, первый и второй компараторы 5 и 6, цифроаналоговый преобразова тель 7. счетчик 8, блок У управлени , генератор 10 тактовых импульсов, генератор 11 синхроимпульсов, первый и второй блоки 12 и 13 выборки-хранени первый, второй, третий и дополнительный входы 1Д-17 устройства, выход 18 устройства. Устройство работает следующим образом . Сигнал-делимое поступает на первый вход 1, сигнал-делитель - на третий вход 16. Первый и второй блоки 12 и 13 выборки-хранени запоминают величины этих сигналов в. момент поступлений синхроимпульсов. В работе множительно-делительного устройства следует рассматривать два случа . В первом случае величина сигнала на первом входе Il меньше величины сигнала на третьем входе 16. При поступлении первого синхроимпульса от генератора 11 синхроимпульсов блок 9 управлени подключает двухпозиционный ключ 2 к выходу второго блока 13 выборки-хранени . Этот же импульс записывает в первый разр д сдвигового регистра Л логическую 1, котора устанавливает коэффициент усилени усилител 3 с регулируемым коэффициентом усилени равным 1.Так как сигнал на первом входе И меньше сигнала на третьем входе 16, то первый компаратор 5 дает разрешение блоку 9 управлени начать оцифровку и запрещает прохождение импульсов с генератора 10 тактовых импульсов на сдвиговый регистр k. После окончани оцифровки в счетчике 8 записано число, пропорциональное отношению сигналов делимого и делител , т.е. сигналов на первом и третьем 16 входах. Дл аналого-цифрового преобразовани необходимо число импульсов, равное числу разр дов счетчика 8. Следующим тактовым импульсом (большим на 1 числа разр дов счетчика 8) блок 9 управлени подключает двухпозиционный ключ 2 к делителю 1. В первом случае , когда сигнал на первом входе It меньше сигнала на третьем входе 16, напр жение, подключаемое через двухпозиционный ключ 2 к усилителю 3 с регулируемым коэффициентом усилений, равно напр жению на втором входе 15 (сигнал-сомножитель). На выходе аналого-цифрового преобразовател 7, т.е. на выходе 18, формируетс напр жение , пропорциональное произведению 59 сигнала с второго входа 15 на отношемне сигналов с первого и третьего входов Н и 16. Рассмотрим работу во втором случае когда сигнал на первом входе больше сигнала на третьем входе 16. При поступлении первого импульса от генератора 11 синхроимпульсов блок 9 управлени подключает двухпозиционный ключ 2 к второму блоку 13 выборки хранени . Этот же импульс записывает В первый разр д сдвигового регистра k логическую 1, котора устанавливает единичный коэффициент усилени усилител 3 с регулируемым коэффициентом усилени . Так как сигйал на первом входе k больше сигнала на третьем входе 16, то первый компаратор 5 дает разрешение на прохождение импульсов от генератора 10 тактовых импульсов в сдвиговый регистр Ц и не дает разре шение на начало оцифровки. Каждым импульсом тактовой частоты логическа 1 из младшего разр да сдвигового регистра 4 продвигаетс в старшие и измен ет коэффициент усилени усилител 3 с регулируемым коэффициентом усилени до тех пор, пока не сработает первый компаратор 5. Как только этот компаратор сработает, то останавливаетс сдвиговый регистр и начинаетс оцифровка. При по влении логической 1 в соответствующих разр дах сдвигового регистра измен етс коэффициент делени резистивного делител 1 напр жени . После окончани оцифровки, дл которой требуетс число импульсов, равное числу разр дов счетчика 8, в последнем записано число, пропорциональное отношению сигналов на первом 86 и третьем входах 1Ь и 16. Следующим тактовым импульсом блок 9 управлени подключает двухпозицйонный ключ 2 к делителю 1. Из выходе аналого-цифрового преобразовател 7, т.е. на выходе 18,. формируетс напр жение, пропорциональное произведению напр жени на втором входе 15 на отношение напр жений с первого и третьего входов И и 16. По сравнению с устройством-прототипом предлагаемое множительно-делительное устройство обладает более высокой точностью работы. Формула изобретени Множительно-делительное устройство по авт. св. № , о т л и ч аю щ е е с тем, что, с целью повышени точности работы, в него введены первый и второй блоки выборки-хранени , информационные входы которых вл ютс соответственно первым и третьим входами устройства, управл ющие входы перврго и второго блоков выборки-хранени соединены с выходом генератора синхроимпульсов, выход первого блока выборки-хранени подключен к первым входам первого и второго компараторов , выход второго блока выборки-хранени соединен с первым информационным входом двухпозиционного ключа. Источники иь«})Ормации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № , кл. G Об G 7/16, 1979 (прототип ).