SU982191A1 - Интегрирующий аналого-цифровой преобразователь - Google Patents

Интегрирующий аналого-цифровой преобразователь Download PDF

Info

Publication number
SU982191A1
SU982191A1 SU813298347A SU3298347A SU982191A1 SU 982191 A1 SU982191 A1 SU 982191A1 SU 813298347 A SU813298347 A SU 813298347A SU 3298347 A SU3298347 A SU 3298347A SU 982191 A1 SU982191 A1 SU 982191A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
integrator
digital
resistor
Prior art date
Application number
SU813298347A
Other languages
English (en)
Inventor
Владимир Александрович Панфилов
Юрий Серафимович Солодов
Александр Михайлович Сухоруков
Original Assignee
Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт filed Critical Московский Ордена Ленина И Ордена Октябрьской Революции Энергетический Институт
Priority to SU813298347A priority Critical patent/SU982191A1/ru
Application granted granted Critical
Publication of SU982191A1 publication Critical patent/SU982191A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(5) ИНТЕГРИРУЮЩИЙ АНАЛОГО-ЦИФРОВОЙ Изобретение относитс  к цифровой электроизмерительной технике и может быть использовано в цифровых приборах и информационно-измерительных системах . Известна схема цифро-аналоговой компенсации аддитивной погрешности врем импульсных аналого-цифровых преобразователей (АЦП ) ti 3. Недостаток схемы заключаетс  в том что определение направлени  коррекции ,осуществл етс  по мгновенному , значению выходного напр жени  компара тора ( которое представл ет собой случайный процесс )и приводит к дополнительной погрешности. Известен цифровой интегрирующий вольметр, содержащий интегратор компаратор , цифровой индикатор и коммутатор измер емого и образцовых напр жений , который снабжен схемой компенсации дрейфа нул , выполненной в виде последовательно соединенных между выходом компаратора и входом интегра- ПРЕОБРАЗОВАТЕЛЬ тора ключа и резистора, между общей точкой которых и землей подключены последовательно соединенные резистор и конденсатор, а между входом интегратора и землей включены последовательно соединенные резистор и ключ 2. В этой схеме дрейф нул  интегратора запоминаетс  после каждого измерени , что ограничивает быстродействие прибора. Кроме того, ввиду конечных посто нных времени зар да и разр да цепи коррекции происходит неполный зар д конденсатора в течение интервала времени запоминани  и разр д конденсатора в течение интервала коррекции , что снижает точность преобразовани . Наличие в третьем такте обратной св зи снижает устойчивость схемы, что предъ вл ет жесткие требовани  к частотным свойствам компаратора . Цель изобретени  - повышение точности и быстродействи  преобразовани  . Поставленна  цель достигаетс  тем, что в интегрирующий аналого-цифровой преобразователь, содержащий интегратор , вход которого через первый резис тор и соответствующие первый, второй, третий и четвертый ключи соединен с шинами измер емого напр жени , положи тельного и отрицательного рбразцовых напр жений и общей шиной, а выход соединен с входом компаратора, выход которого через п тый ключ и второй резистор соединен с входом интегратора и с входом управл ющего автомата, первый, второй, третий, четвертый и п тый выходы которого подключены к управл ющим входам ключей, введены цифро-аналоговый преобразователь, реверсивный счетчик и узел определени  зна ка математического ожидани , первый вход которого соединен с выходом компаратора , второй вход соединен с шестым выходом управл ющего автомата, а выход через реверсивный счетчик, цифро-аналоговый преобразователь и третий резистор подключен к входу интегратора , а седьмой выход управл ющего автомата подключен к управл ющему входу реверсивного счетчика. На чертеже представлена функциональна  электрическа  схема интегрирующего аналого-цифрового преобразова тел  ( ЩП). Схема интегрирующего АЦП содержит ключи , интегратор 5, компаратор 6 ключ 7, реверсивный счетчик 8, цифро аналоговый преобразователь ч ЦАП; 9, управл ющий автомат 10, резисторы 1113 , узел 14 определени  знака математического ожидани , шину 15 измер емо го напр жени , шины 16 и 17 положительного и отрицательного образцовых напр жений, общую шину 18. Устройство работает следующим образом В течение первого такта работы АЦП ключ 1 замкнут, а все остальные ключи разомкнуты. При этом производитс  интегрирование измер емого напр жени  за определенный интервал времени. Во втором такте замкнут один из ключей 2 или 3 (в зависимости от пол рности Vx , а все остальные ключи разомкнуты При этом интегрируетс  образцовое напр жение и выходное напр жение интегратора в определенный момент достигает нулевого значени . Этот момент соответствует окончанию второго такта интегрировани  и фикси98 14 руетс  компаратором Длительность такта пропорциональна измер емому напр жению и преобразуетс  в цифровую форму. В течение третьего такта ключи и 7 замкнуты При этом происходит установка начальных нулевых условий интегратора. Один раз в несколько циклов измерени  выдел етс  дополнительный интервал времени, необходимый дл  формировани  сигнала компенсации дрейфа нул  интегратора и называемый в дальнейшем интервалом коррекции , в течение которого ключ k замкнут , остальные ключи разомкнуты напр жение дрейфа нул  интегратора при этом интегрируетс  и подаетс  на вход компаратора о Напр жение на выходе компаратора на интервале коррекции представл ет .собой случайный процесс, содержащий информацию о разности дрейфа нул  усилител  интегратора и компенсирующего напр  : ени ,, Узел 1 определ ет знак математического ожидани  этого процесса и передает соответствующую информацию на вход управлени  направлением счета реверсивного счетчика 8„ В конце интервала коррекции на счетный вход реверсивного счетчика 8 из управл ющего автомата 10 поступает импульс, что приводит к изменению содержимого счетчика и выходного напр х(ени  управл емого им ЦАП 8, соответствующего уменьшению разности . напр жений дрейфа-нул  и компенсирующего сигнала, пропорционального выходному напр жению ЦАП и подаваемого через резистор 13 на вход интегратора 5. Затем цикл измерени  повтор етс . Таким образом, за несколько интервалов коррекции на выходе ЦАП устанав- ливаетс  напр жение, необходимое дл  компенсации дрейфа нул  интегратора. Преобразователь позвол ет скомпенсировать дрейф нул  даже в том случае , если он меньше кванта АДЦ и исключить дополнительную погрешность, вызванную наличием случайного процесса на выходе компаратора Разделение функций установки нулевых начальных условий интегратора, осуществл емой перед каждым циклом измерени , и запоминани  дрейфа нул  интегратора, осуществл емого один раз в несколько циклов измерени , а также выделение посто нной составл ющей дрейфа и замена аналоговой пам ти циф

Claims (1)

  1. Формула изобретения
    Интегрирующий аналого-цифровой пре- 20 образователь, содержащий интегратор, вход которого через первый резистор и соответствующие первый, второй, тре-. тий и четвертый ключи соединен с шинами измеряемого напряжения, положи- и тельного и отрицательного образцовых напряжений и общей шиной, а выход соединен с входом компаратора, выхбд которого через пятый ключ и второй резистор соединен с входом интегратора и с входом управляющего автомата, первый, второй, третий, четвертый и пятый выходы которого подключены к управляющим входам ключей, отличающийся тем, что, с целью повышения точности и быстродействия преобразованиявведены, цифро-аналоговый преобразователь, реверсивный счетчик и узел определения знака мате; матического ожидания, первый вход которого соединен с выходом компарадора, второй вход соединен с шестым выходом управляющего автомата, а выход через реверсивный счетчик, цифроаналоговый преобразователь и третий резистор подключен к входу интегратора , а седьмой выход управляющего автомата подключен к управляющему входу реверсивного счетчика.
SU813298347A 1981-03-25 1981-03-25 Интегрирующий аналого-цифровой преобразователь SU982191A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813298347A SU982191A1 (ru) 1981-03-25 1981-03-25 Интегрирующий аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813298347A SU982191A1 (ru) 1981-03-25 1981-03-25 Интегрирующий аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU982191A1 true SU982191A1 (ru) 1982-12-15

Family

ID=20961951

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813298347A SU982191A1 (ru) 1981-03-25 1981-03-25 Интегрирующий аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU982191A1 (ru)

Similar Documents

Publication Publication Date Title
JP3234238B2 (ja) アナログ・デジタル変換器
US4357600A (en) Multislope converter and conversion technique
US4816745A (en) Method and arrangement for measuring the resistance ratio in a resistance half-bridge
US4217543A (en) Digital conductance meter
USRE34899E (en) Analog to digital conversion with charge balanced voltage to frequency converter having polarity responsive offset
JPS5821921A (ja) A−d変換器
US4574271A (en) Multi-slope analog-to-digital converter
US4034364A (en) Analog-digital converter
US4445111A (en) Bi-polar electronic signal converters with single polarity accurate reference source
US4196419A (en) Analog to digital converter
EP0530420A2 (en) Charge-controlled integrating successive-approximation analog to-digital converter
JPH04345321A (ja) ジュアルスロープインテグレーティングa/dコンバーター
SU982191A1 (ru) Интегрирующий аналого-цифровой преобразователь
US4074257A (en) Auto-polarity dual ramp analog to digital converter
JPH03501915A (ja) アナログ‐ディジタル変換器
KR880003485A (ko) 에러검출 및 교정시스템을 갖춘 주기형 d/a 변환기
CA1224879A (en) Voltage-to-frequency and analog-to-digital converter circuit
US5614902A (en) Ratiometric analog to digital converter with automatic offset
SU855534A1 (ru) Устройство дл измерени сопротивлени посто нному току
SU1547058A1 (ru) Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей
JPH0583135A (ja) 2重積分型a/dコンバータ
JP3036561B2 (ja) A/d変換装置
SU949807A1 (ru) Аналого-цифровой преобразователь
JPH0537248Y2 (ru)
SU1688191A1 (ru) Устройство дл измерени больших сопротивлений