(5) ИНТЕГРИРУЮЩИЙ АНАЛОГО-ЦИФРОВОЙ Изобретение относитс к цифровой электроизмерительной технике и может быть использовано в цифровых приборах и информационно-измерительных системах . Известна схема цифро-аналоговой компенсации аддитивной погрешности врем импульсных аналого-цифровых преобразователей (АЦП ) ti 3. Недостаток схемы заключаетс в том что определение направлени коррекции ,осуществл етс по мгновенному , значению выходного напр жени компара тора ( которое представл ет собой случайный процесс )и приводит к дополнительной погрешности. Известен цифровой интегрирующий вольметр, содержащий интегратор компаратор , цифровой индикатор и коммутатор измер емого и образцовых напр жений , который снабжен схемой компенсации дрейфа нул , выполненной в виде последовательно соединенных между выходом компаратора и входом интегра- ПРЕОБРАЗОВАТЕЛЬ тора ключа и резистора, между общей точкой которых и землей подключены последовательно соединенные резистор и конденсатор, а между входом интегратора и землей включены последовательно соединенные резистор и ключ 2. В этой схеме дрейф нул интегратора запоминаетс после каждого измерени , что ограничивает быстродействие прибора. Кроме того, ввиду конечных посто нных времени зар да и разр да цепи коррекции происходит неполный зар д конденсатора в течение интервала времени запоминани и разр д конденсатора в течение интервала коррекции , что снижает точность преобразовани . Наличие в третьем такте обратной св зи снижает устойчивость схемы, что предъ вл ет жесткие требовани к частотным свойствам компаратора . Цель изобретени - повышение точности и быстродействи преобразовани . Поставленна цель достигаетс тем, что в интегрирующий аналого-цифровой преобразователь, содержащий интегратор , вход которого через первый резис тор и соответствующие первый, второй, третий и четвертый ключи соединен с шинами измер емого напр жени , положи тельного и отрицательного рбразцовых напр жений и общей шиной, а выход соединен с входом компаратора, выход которого через п тый ключ и второй резистор соединен с входом интегратора и с входом управл ющего автомата, первый, второй, третий, четвертый и п тый выходы которого подключены к управл ющим входам ключей, введены цифро-аналоговый преобразователь, реверсивный счетчик и узел определени зна ка математического ожидани , первый вход которого соединен с выходом компаратора , второй вход соединен с шестым выходом управл ющего автомата, а выход через реверсивный счетчик, цифро-аналоговый преобразователь и третий резистор подключен к входу интегратора , а седьмой выход управл ющего автомата подключен к управл ющему входу реверсивного счетчика. На чертеже представлена функциональна электрическа схема интегрирующего аналого-цифрового преобразова тел ( ЩП). Схема интегрирующего АЦП содержит ключи , интегратор 5, компаратор 6 ключ 7, реверсивный счетчик 8, цифро аналоговый преобразователь ч ЦАП; 9, управл ющий автомат 10, резисторы 1113 , узел 14 определени знака математического ожидани , шину 15 измер емо го напр жени , шины 16 и 17 положительного и отрицательного образцовых напр жений, общую шину 18. Устройство работает следующим образом В течение первого такта работы АЦП ключ 1 замкнут, а все остальные ключи разомкнуты. При этом производитс интегрирование измер емого напр жени за определенный интервал времени. Во втором такте замкнут один из ключей 2 или 3 (в зависимости от пол рности Vx , а все остальные ключи разомкнуты При этом интегрируетс образцовое напр жение и выходное напр жение интегратора в определенный момент достигает нулевого значени . Этот момент соответствует окончанию второго такта интегрировани и фикси98 14 руетс компаратором Длительность такта пропорциональна измер емому напр жению и преобразуетс в цифровую форму. В течение третьего такта ключи и 7 замкнуты При этом происходит установка начальных нулевых условий интегратора. Один раз в несколько циклов измерени выдел етс дополнительный интервал времени, необходимый дл формировани сигнала компенсации дрейфа нул интегратора и называемый в дальнейшем интервалом коррекции , в течение которого ключ k замкнут , остальные ключи разомкнуты напр жение дрейфа нул интегратора при этом интегрируетс и подаетс на вход компаратора о Напр жение на выходе компаратора на интервале коррекции представл ет .собой случайный процесс, содержащий информацию о разности дрейфа нул усилител интегратора и компенсирующего напр : ени ,, Узел 1 определ ет знак математического ожидани этого процесса и передает соответствующую информацию на вход управлени направлением счета реверсивного счетчика 8„ В конце интервала коррекции на счетный вход реверсивного счетчика 8 из управл ющего автомата 10 поступает импульс, что приводит к изменению содержимого счетчика и выходного напр х(ени управл емого им ЦАП 8, соответствующего уменьшению разности . напр жений дрейфа-нул и компенсирующего сигнала, пропорционального выходному напр жению ЦАП и подаваемого через резистор 13 на вход интегратора 5. Затем цикл измерени повтор етс . Таким образом, за несколько интервалов коррекции на выходе ЦАП устанав- ливаетс напр жение, необходимое дл компенсации дрейфа нул интегратора. Преобразователь позвол ет скомпенсировать дрейф нул даже в том случае , если он меньше кванта АДЦ и исключить дополнительную погрешность, вызванную наличием случайного процесса на выходе компаратора Разделение функций установки нулевых начальных условий интегратора, осуществл емой перед каждым циклом измерени , и запоминани дрейфа нул интегратора, осуществл емого один раз в несколько циклов измерени , а также выделение посто нной составл ющей дрейфа и замена аналоговой пам ти циф