SU949807A1 - Аналого-цифровой преобразователь - Google Patents

Аналого-цифровой преобразователь Download PDF

Info

Publication number
SU949807A1
SU949807A1 SU792705590A SU2705590A SU949807A1 SU 949807 A1 SU949807 A1 SU 949807A1 SU 792705590 A SU792705590 A SU 792705590A SU 2705590 A SU2705590 A SU 2705590A SU 949807 A1 SU949807 A1 SU 949807A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
integrators
switch
control unit
Prior art date
Application number
SU792705590A
Other languages
English (en)
Inventor
Александр Сергеевич Очков
Владимир Алексеевич Яночкин
Владимир Алексеевич Фокин
Original Assignee
Предприятие П/Я В-8495
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8495 filed Critical Предприятие П/Я В-8495
Priority to SU792705590A priority Critical patent/SU949807A1/ru
Application granted granted Critical
Publication of SU949807A1 publication Critical patent/SU949807A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс  к электронной измерительной технике и используетс  при разработке цифровых вольтметров, тестеров контрол  параметров цифроаналоговых и аналого-цифровых преобразователей и других изделий электронной техники.5
Известен аналого-цифровой преобразователь , содержащий первый операционный усилитель с емкостной отрицательной обратной св зью, выход которого подключен к первому входу компаратора, и выполненный Q на четырех параллельно-перекрестных ключах коммутатор аналоговых сигналов, выходы которого соединены через резисторы с инвентирующими входами первого и второго операционных усилителей, а также блок управлени , вход которого соединен с вы- 5 ходом компаратора, а первый л второй выходы - соответственно с отсчетным устройством и коммутатором аналоговых сигналов . Второй операционный усилитель охвачен резистивной отрицательной обратной 20 св зью (усилитель - инвертор) и выход его через резистор соединен с инвертирующим входом первого операционного усилител , а второй вход компаратора соединен с общей щиной 1.
Недостатком известного устройства  вл етс  низка  точность преобразовани .
Известен также аналого-цифровой преобразователь , представл ющий собой двухканальный АЦП с дифференциальными входами , двум  интеграторами и трехходовым пороговым устройством, состо щим из двух пороговых устройств, первые входы которых подключены соответственно к выходам первого и второго интеграторов, а вторые объединены и подключены к источнику порогового уровн  2.
Недостатком данного устройства также  вл етс  низка  точность преобразовани .
Цель изобретени  - повыщение точности преобразовани .

Claims (2)

  1. Поставленна  цель достигаетс  тем, что в известный аналого-цифровой преобразователь , содержащий первый ко.ммутатор, первый и второй входы которого соединены с первой и второй входными шинами соответственно , третий вход - с первым выходом блока управлени , а первый и второй выходы - соответственно с входами первого и второго интеграторов, выходы которых соединены с первым и вторым входами компаратора, выход которого соединен с входом блока управлени , второй выход которого соединен с входом отсчетного устройства , введен аналогичный первому второй коммутатор, первый и второй входы которого соединены с первой и второй шиной опорного сигнала соответственно, третий вход - с третьим выходом блока управлени , а первый и второй выходы - соответственно с входами первого и второго интеграторов. На чертеже представлена блок-схема преобразовател . Аналого-цифровой преобразователь содержит первый интегратор 1, компаратор 2, и выполненный на четырех параллельно-перекрестных ключах, первый коммутатор 3 аналоговых сигналов, второй интегратор 4, блок 5 управлени , отсчетное устройство 6, второй коммутатор 7 аналоговых сигналов. Преобразователь работает следующим образом. На входы первого коммутатора 3 аналоговых сигналов подаетс  входной аналоговый сигнал Ux, и на входы второго коммутатора 7 аналоговых сигналов - опорный сигнал Е. При замыкании параллельных ключей первого коммутатора 3 аналоговых сигналов по команде блока 5 управлени  входной сигнал без инвертировани  подаетс  на входы интеграторов 1 и 4 интегрируетс  одновременно в течение калиброванного временного интервала, формируемого отсчетным устройством 6. При этом / электрические зар ды, накапливаемые на конденсаторах С интеграторов 1 и 4, имеют противоположные пол рности При преобразовании входного сигнала в код после интегрировани  на входы интеграторов 1 и 4 путем замыкани  параллельных или перекрестных (в зависимости от пол рности входного сигнала) ключей второго коммутатора 7 аналоговых сигналов подаетс  опорный сигнал Е, так чтобы интеграторы 1 и 4 могли разр дитьс  до исходного состо ни . Момент окончани  разр да фиксируетс  компаратором 2, подающим сигнал на блок 5 управлени , размыкающий ключи второго коммутатора 7 аналоговых сигналов. В течение времени разр да по команде блока 5 управлени  производитс  отсчет результата измерени  отсчетным устройством 6. При измерении разности или суммы входных сигналов до разр да интеграторов 1 и 4 опорным сигналом Е производитс  интегрирование второго входного сигнала в течение временного интервала, равного интервалу первого интегрировани . При этом дл  получени  суммы снова замыкаютс  параллельные ключи первого коммутатора 3 аналоговых сигналов, а дл  получени  разности - его перекрестные ключи, обеспечива  инвертирование входного сигнала, необходимое дл  вычитани . Затем производитс  разр д интеграторов 1 и 4 опорным сигналом Е до исходного состо ни  с одновременным отсчетом импульсов отсчетным устройством 6, как уже было описано. Точность преобразовани  не зависит от точности и стабильности интегрирующих резисторов R, поскольку компаратор 2 реагирует только на разность напр жений интеграторов 1 и 4, а не на их абсолютные значени , при этом важен только суммарный зар д интеграторов, который зависит от Uy и сумм резисторов R, но не зависит от отношени  этих резисторов. Поскольку резисторы R участвуют и в разр де интеграторов, погрешность их суммы компенсируетс , вследствие чего преобразование производитс  с более высокой точностью. Формула изобретени  Аналого-цифровой преобразователь, содержащий первый коммутатор, первый и второй входы которого соединены с первой и второй входными шинами соответственно, третий вход - с первым выходом блока управлени , а первый и второй выходы - соответственно с входами первого и второго интеграторов, выходы которых соединены с первым и вторым входами компаратора. выход которого соединен с входом блока управлени , второй выход которого соединен с входом отсчетного устройства, отличающийс  тем, что, с целью повышени  точности преобразовани , в него введен аналогичный первому второй коммутатор, первый и второй входы которого соединены с первой и второй шинами опорного сигнала соответственно , третий вход - с третьим выходом блока управлени , а первый и второй выходы - соответственно с входом первого и второго интеграторов, Источники информации, прин тые во внимание при экспертизе 1.«Приборы и техника эксперимента, 1978, № 2, с. 83-85.
  2. 2.Авторское свидетельство СССР № 641462, кл. Н 03 К 13/20, 1976 (прототип ).
    С
SU792705590A 1979-01-04 1979-01-04 Аналого-цифровой преобразователь SU949807A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792705590A SU949807A1 (ru) 1979-01-04 1979-01-04 Аналого-цифровой преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792705590A SU949807A1 (ru) 1979-01-04 1979-01-04 Аналого-цифровой преобразователь

Publications (1)

Publication Number Publication Date
SU949807A1 true SU949807A1 (ru) 1982-08-07

Family

ID=20802271

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792705590A SU949807A1 (ru) 1979-01-04 1979-01-04 Аналого-цифровой преобразователь

Country Status (1)

Country Link
SU (1) SU949807A1 (ru)

Similar Documents

Publication Publication Date Title
SU949807A1 (ru) Аналого-цифровой преобразователь
JPH0820473B2 (ja) 連続的周期−電圧変換装置
SU855534A1 (ru) Устройство дл измерени сопротивлени посто нному току
SU1336233A1 (ru) Устройство дл измерени дифференциальной нелинейности цифроаналоговых преобразователей
Kumar et al. Digital converter for push-pull type resistive transducers
SU1548798A1 (ru) Устройство дл моделировани прогиба корпуса турбины
RU2223507C2 (ru) Схема обработки сигнала с тензодатчика в последовательный код
SU1449913A1 (ru) Устройство дл измерени сигналов мостовых датчиков
SU982191A1 (ru) Интегрирующий аналого-цифровой преобразователь
SU947874A1 (ru) Логарифмический аналого-цифровой преобразователь
RU2060586C1 (ru) Преобразователь напряжения в интервал времени
SU720513A1 (ru) Аналоговое запоминающее устройство
RU2093956C1 (ru) Аналого-цифровой преобразователь с кодовой отрицательной обратной связью
SU668088A1 (ru) Преобразователь неэлектрических величин в интервал времени
SU464781A1 (ru) Преобразователь малых перемещений в скважность импульсов
SU824437A1 (ru) Преобразователь напр жени вчАСТОТу
SU729841A1 (ru) Логарифмический аналогоцифровой преобразователь
SU817999A1 (ru) Устройство дл измерени погрешнос-Ти цифРОАНАлОгОВОгО пРЕОбРАзОВАТЕл
SU1441330A1 (ru) Частотно-импульсный функциональный преобразователь сопротивлени резистивного датчика
SU742811A1 (ru) Устройство дл измерени разности амплитуд двух дискретных электрических сигналов
SU922690A1 (ru) Нормализатор инфранизкочастотного сигнала
SU840942A1 (ru) Множительно-делительное устройство
SU661780A2 (ru) Цифро-аналоговый квадратичный преобразователь
SU818006A1 (ru) Интегрирующий преобразователь на-пР жЕНи B иНТЕРВАл ВРЕМЕНи
SU974566A1 (ru) Интегрирующий преобразователь напр жени в код