SU982054A1 - Устройство дл приема кодовых комбинаций посто нного веса - Google Patents

Устройство дл приема кодовых комбинаций посто нного веса Download PDF

Info

Publication number
SU982054A1
SU982054A1 SU813234978A SU3234978A SU982054A1 SU 982054 A1 SU982054 A1 SU 982054A1 SU 813234978 A SU813234978 A SU 813234978A SU 3234978 A SU3234978 A SU 3234978A SU 982054 A1 SU982054 A1 SU 982054A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
inputs
register
switch
Prior art date
Application number
SU813234978A
Other languages
English (en)
Inventor
Юрий Петрович Зубков
Владимир Игнатьевич Ключко
Станислав Валентинович Кузнецов
Юрий Иванович Николаев
Валентин Васильевич Хромов
Original Assignee
Ордена Трудового Красного Знамени Предприятие П/Я Г-4190
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Предприятие П/Я Г-4190 filed Critical Ордена Трудового Красного Знамени Предприятие П/Я Г-4190
Priority to SU813234978A priority Critical patent/SU982054A1/ru
Application granted granted Critical
Publication of SU982054A1 publication Critical patent/SU982054A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

KfjpMe того, логический блок содержит кодер, регистр пам ти, переключатель и элемент ИЛИ, выход которого соединен с первым входом переключател ., первый выход которого соединен с первым входом регистра па м ти, вторые,входы регистра пам ти соединены с выходами кодера, второй выход переключател  и выход регистра пам ти соединены с выходами логического блока, вход кодера, второй вход переключател , входы элемента ИЛИ соединены с соответственно с пер вым - четвертым входами логического блока. На фиг.1 изображена блок-схема устройства; на фиг.2 - функциональна  схема логического блока; на фиг.3-5 - алгоритмы работы переключател , кодера логического блока и порогового блока устройства соответственно . В качестве примера рассматривают устройство, которое принимает дев тичную шестнадцатиразр дную комбинацию кода с посто нным весом, равным восьми, и преобразует ее в тридцатисемиразр дную комбинацию полного двоичного кода. Устройство содержит входной регистр 1 сдвига (шестнадцатиразр дный ) , в который вводитс  подлежаща  преобразованию исходна  кодова  ком бинаци , логические блоки 2 -2 , пороговые блоки 3 1б г преобразователь 4 кода посто нного веса в полны двоичный код, ключ 5, элемент ИЛИ б регистр 7 полного двоичного кода (тридцатисемиразр дный). Логический блок 2 (фиг.2) содержит элемент ИЛИ 8, переключатель 9, регистр 10 пам ти и кодер 11. Устройство работает следующим об разом. Прин та  и подлежаща  преобразованию шестнадцатиразр дна  (И-16) комбинаци  исходного дев тичного (Й+ 1) 9 кода с посто нным весом Р - 8 параллельным кодом вводитс  в регистр 1. Далее она. преобразуетс в рвоичную шестнадцатиразр дную кодовую комбинацию с весом Р 8 с помощью пороговых блоков по тупает в преобразователь 4 двоичного кода с посто нным весом в полный двоичный код. В этом преоб разователе определ етс  первый if -и единичный разр д в исходной двоичной комбинации посто нного веса, и записываетс  единичный символ в соо ветствующий разр д выходного регист ра , (на фиг.1 не показан) преобразов тел  4. Затем точно также прёобраЭу етс  следующа  по старшинству един ца равновесного двоичного кода. Такое преобразование осуществл ют до тех пор, пока тринадцатиразр дна  к бинаци  полного двоичного кода, заIписанна  в этом,регистре, не будет однозначно соответствовать р ненулевым разр дам исходной комбинации двоичного кода посто нного веса. После этого тринадцатиразр дна  комбинаци  посредством ключа 5 выводитс  из преобразовател  4 и записываетс  в регистр 7. Сигналы с выхода по эоговых блоков 3 3/6 также поступают на вторые входы переключателей 9в логических блоках . Если сигнал соответствует символу О, то трехразр дный двоичный регистр 10данного логического блока как бы ,закорачиваетс , т.е. 1 нформаци  из предыдущего логического блока через элемент ИЛИ,8, переключатель 9 поступает сразу же, мину  трехраэр дный регистр 10, на вход элемента ИЛИ 8 следующего логического блока. После такой коммутации в логических блокахвосемь регистров 10 с теми  чейками регистра 1, в которых записаны импульсы О (таких  чеек восемь), Закорочены по входу 9, а восемь оставшихс  образуют двадцатичетырехразр дныи двоичный регистр, в который записано восемь трехразр дных кодовых комбинаций поставленных в однозначное соответствие кодерами 11, соответствующим ненулевым символам дев тичной комбинации регистра 1. После этого через ключ 5 и элемент ИЛИ 6 выводитс  двадцатичетырехраэр дна  двоична  комбинаци  в регистр. В результате регистре находитс  тридцатисемиразр дна  комбинаци  полного двоичного кода, соответствующа  Исходной шестнадцатиразр дной дев тичной комбинации с посто нным весом равным 8. После установки всех блоков устройства в нулевое состо ние цикл работы повтор етс . В предлагаемом устройстве в случае использовани  .дл  передачи информации сигналов со структурой шестнадцатиразр дных комбинаций двоичных кодов с посто нным весом скорости манипул ции V 600 Бод скорость передачи информации равна: . R XBog-j CjJjraoO О - сЛ /еооСвН;, Использование же дл  передачи информации сигналов на основе шестнадцатиразр дных дев тичных коДов с посто нным весом дает: Ra--v,eog-2 ( --боо( /eog-,(eit) Таким образом, использование изобретени  позвол ет сусцественно увеличить скорость передачи информации , т.е. более полно использовать пропускную способность существующих
каналов св зи, что существенно поBt iaeT информативность устройства.

Claims (2)

1. Устройство дл  приема кодовых комбинаций посто нного веса, содер ацее pierHCTp сдвига, входы которого соединены с входами устройства, и преобразователь кода посто нного веса в полный двоичный код, от л ичающеес  тем, что, с целью повышени  информативности устройства , в него введены логические блоки , пороговые блоки, элемент ИЛИ, регистр псшнЬго двоичного кода, ключ, ВЫХОД: ВХОДНОГО регистра сдвига соединены непосредственно с первыми входами логических блоков и через пороговые блоки с вторыми входами соответствующих логических блоков и соответствую1ф1ми входсЫи преоб разовател  кода посто иногр веса в полный двоичный код, выход которого соединен с первым входом ключа, первый и второй выходы кгокдого логического блока соединены с третьим и четвертым входами Последующего логического блока, выходы последнего
логического блока соединены через злемент ИЛИ с вторым входом ключа, I выход которого соединен с входом регистра полного двоичного кода, выход которого соединен с выходом 5I устройства.
2. Устройство по П.1-, о т л и чающеес  тем, что,логический .блок содержит кодер, регистр пам ти, переключатель и злемент ИЛИ, выход
10 которого соединен с первым входом переключател , первый выход которого соединен с первым входом регистра пам ти, вторые входы регистра пам ти соединены с выходами кодера, второй
5 выход перключател  и выход регистра пам ти соединены с выходами логического блока, вход, кодера, второй вход .переключател , входы элемента ИЛИ соединены соответственно с первым -
2Q четвертым входами логического блока.
Источники информации, прин тые во внимание при экспертизе
1.Бородин Л.Ф. Введение в теорию 25 помехоустойчивого кодировани . М.,
Советское радио, 1968, с. 192.
2.Авторское свидетельство СССР 260963, кл. Н 03 К 13/24, 1968. (прототип).
мг. J
SU813234978A 1981-01-08 1981-01-08 Устройство дл приема кодовых комбинаций посто нного веса SU982054A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813234978A SU982054A1 (ru) 1981-01-08 1981-01-08 Устройство дл приема кодовых комбинаций посто нного веса

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813234978A SU982054A1 (ru) 1981-01-08 1981-01-08 Устройство дл приема кодовых комбинаций посто нного веса

Publications (1)

Publication Number Publication Date
SU982054A1 true SU982054A1 (ru) 1982-12-15

Family

ID=20938334

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813234978A SU982054A1 (ru) 1981-01-08 1981-01-08 Устройство дл приема кодовых комбинаций посто нного веса

Country Status (1)

Country Link
SU (1) SU982054A1 (ru)

Similar Documents

Publication Publication Date Title
US3587088A (en) Multilevel pulse transmission systems employing codes having three or more alphabets
JPS5564445A (en) Code converter circuit
KR840000125A (ko) 채널 용량을 증가시킨 연속 프레임 디지탈 멀티플렉서
SU982054A1 (ru) Устройство дл приема кодовых комбинаций посто нного веса
GB1203659A (en) Multi-level code signal transmission system
SU558658A3 (ru) Устройство дл передачи цифровой информации
SU748396A1 (ru) Многоразр дный датчик двоичного кода
SU982055A1 (ru) Устройство дл передачи кодовых комбинаций посто нного веса
SU564720A1 (ru) Многоканальна система передачи дискретной информации
SU395995A1 (ru) Устройство передачи телеметрической информации
SU559417A1 (ru) Устройство дл преобразовани сигналов в системах передачи дискретной информации
SU1485221A1 (ru) Генератор функций уолша
SU1120319A1 (ru) Устройство дл логарифмировани
SU556466A1 (ru) Устройство дл распознавани символов
SU1167746A1 (ru) Система передачи информации с решающей обратной св зью
SU860056A1 (ru) Преобразователь параллельного кода в последовательный
SU843269A1 (ru) Устройство дл формировани кода
SU1083394A2 (ru) Устройство дл ввода информации
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
JPS55133158A (en) Pulse code communication system
JPS5776633A (en) Signal processor
SU1167638A1 (ru) Устройство дл приема избыточной информации
SU506133A1 (ru) Аппаратура передачи двоичных сигналов
SU809301A1 (ru) Устройство дл формировани ипЕРЕдАчи СООбщЕНий
SU690523A1 (ru) Передающее многоканальное телеметрическое устройство