SU970660A1 - Pulse train generator - Google Patents

Pulse train generator Download PDF

Info

Publication number
SU970660A1
SU970660A1 SU803222661A SU3222661A SU970660A1 SU 970660 A1 SU970660 A1 SU 970660A1 SU 803222661 A SU803222661 A SU 803222661A SU 3222661 A SU3222661 A SU 3222661A SU 970660 A1 SU970660 A1 SU 970660A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
shift register
bus
Prior art date
Application number
SU803222661A
Other languages
Russian (ru)
Inventor
Михаил Александрович Летов
Николай Федорович Сопач
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU803222661A priority Critical patent/SU970660A1/en
Application granted granted Critical
Publication of SU970660A1 publication Critical patent/SU970660A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(5) ГЕНЕРАТОР ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ(5) PULSE SEQUENCE GENERATOR

Изобретение относитс  к импульсной технике и может быть использова но в вычислительной технике и автоматике . Известен генератор последовательности импульсов, содержа1ций генератор импульсов, триггеры, элементы И ИЛИ, НЕ, блоки элементов И, счетчики импульсов, дешифратор tl1. Однако данный генератор не имеет возможности генерировать последовательности импульсов, сдвинутые по фа зе. Наиболее близким к предлагаемому  вл етс  генератор последовательност импульсов, содержаи;ий генератор импульсов , два триггера, два блока эле ментов И, два сметчика импульсов, шифратор, элемент ИЛИ, три элемента И 2. Однако известиь|11 генератор генери рует последовательноTI1 импульсов г низкой uacroToii. Цель изобретени  - расширение диапазона частоты следовани  генерируемых последовательностей импульсов. Поставленна  цель достигаетс  тем, что в генератор последовательности импульсов, содержащий задающий генератор , выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу триггера , первый вход которого соединен с выходом элемента ИЛИ, первый вход которого подключен к выходу счетчика импульсов, разр дные входы которого соединены с выходами блока элементов И, первые входы которого подключены к шине установочных входов, второй вход элемента ИЛИ соединен с шиной сброса, шину запуска, дополнительно введены два элемента ИЛИ и регистр сдвига, вход синхронизации которого соединен с выходом элемента И, установочный вход регистра сдвига подключен к выходу первогч) дополнительного элемента ИЛИ, первый вход которого соединен со вторым входом триггера, с шиной запуска и со вторы ми входами блока элементов И, второй вход первого дополнительного элемен та ИЛИ подключен к входу счетчика им пульсов, к последнему разр дному выхо ду регистра сдвига и к первому входу второго дополнительного элемента ИЛИ второй вход которого соединен с первы входом триггера и с первым и последним разр дными входами регистра сдвига , остальные разр дные входы которого подключены к выходу второго дополнительного элемента ИЛИ. На чертеже представлена функциона ьна  схема предлагаемого генератор Генератор содержит задающий генератор 1, счетчик 2 импульсов, блок 3 элементов И, триггер , элемент И 5, элементы ИЛИ 6-8, регистр 9 сдвига, шину 10 запуска, шину 11 сброса, шину 12 установочных входов, выходные шины 13. Устройство работает следующим образом . . В исходном состо нии после поступлени  импульса по шине 11 сброса, триггер 4 и регистр 9 сдвига обнулены , импульсы на выходных шинах 13 устройства отсутствуют. С приходом одиночного импульса по шине 1 запуска число с шин 12 через блок 3 элементов И записываютс  в счетчик 2. Одновременно записываетс  единица в первый разр д регистра 9 сдвига и переключаетс  триггер k, разреша  прохождение тактовых импульсов, генератора 1 через элемент И 5 на синхронизирующий вход регистра сдвига, Единица в регистре 9 сдвигаетс  тактовыми импульсами и на шину 13 поступают импульсы. Импульс с последнего разр да регистра 9 сдвига поступает на вход счетчика 2, увеличива  его состо ние на единицу, а .также на входы элементов ИЛИ 7 и 8. Через элемент ИЛИ 8 происходит об нуление всех разр дов регистра 9 сдв га, кроме первого и последнего, повы. ша  тем самым надежность устройства, а через элемент ИЛИ 7 в первый разр д регистра 9 сдвига вновь записываетс  единица, котора  начинает сдв гатьс  тактовыми импульсами. Циркул  ци  единиц в регистре 9 сдвига продолжаетс  до тех пор, пока на выходе счетчика 2 не по витс  импульс пере полнени . Этот импульс, пройд  через элемент ИЛИ 6 и 3, обнул ет регистр 9 сдвига и устанавливает в исходное состо ние триггер 4, после чего устройство готово к приему следующего запускающего импульса. Число импульсов в генерируемой последовательности определ етс  числом на шинах 12, а частота смены выходных сигналов частотой задающего генератора 1. Таким образом, предлагаемый генератор позвол ет генерировать частоту следовани  последовательности импульсов в расширенном диапазоне частот, вплоть дсгчастоты задающего генератора . формула изобретени  Генератор последовательности импульсов , содержащий задающий генератор , выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу триггера, первый вход которого соединен с выходом элемента ИЛИ, первый вход которого подключен к выходу счетчика импульсов , разр дные входы которого соединены с выходами блока элементов И, первые входы которого подключены к шине установочных входов, второй вход элемента ИЛИ соединен с шиной сброса, шину запуска, отличающийс  тем, что, с .целью расширени  диапазона частоты следовани  генерируемых последовательностей импульсов, в него дополнительно введены два элемента ИЛИ и регистр сдвига, вход синхронизации которого соединен с выходом элемента И, установочный вход регистра сдвига подключен к выходу первого дополнительного элемента ИЛИ, первый вход которого соединен со вторым входом триггера, с шиной запуска и со вторыми входами блока элементов И, второй вход первого дополнительного элемента ИЛИ подключен к входу счетчика импульсовj к последнему разр дному выходу регистра сдвига и к первому входу второго дополнительного элемента ИЛИ, второй вход которого соединен с первым входом триггера и с первым и последним разр дным входами регистра сдвига, остальные разр дные входы которого подключены к выходу второго дополнительного элемента ИЛИ. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 736361, кл. Н 03 К 3/84, 1977. 2.Авторское свидетельство СССР № 76795, кл. Н 03 К З/б, 1978.The invention relates to a pulse technique and can be used in computing and automation. A known generator of a sequence of pulses, containing a generator of pulses, triggers, elements AND, OR, NOT, blocks of elements AND, counters of impulses, a decoder tl1. However, this generator does not have the ability to generate sequences of pulses that are shifted in phase. The closest to the proposed one is a pulse train generator, containing a pulse generator, two triggers, two AND blocks, two pulse estimators, an encoder, an OR element, and three AND 2 elements. However, the lime | 11 generator generates a sequence of pulses of low1 G pulses uacroToii. The purpose of the invention is to expand the range of the frequency of the generated pulse sequences. The goal is achieved by the fact that the pulse sequence generator contains a master oscillator, the output of which is connected to the first input of the element AND, the second input of which is connected to the output of the trigger, the first input of which is connected to the output of the OR element, the first input of which is connected to the output of the pulse counter, the bit inputs of which are connected to the outputs of the block of elements AND, the first inputs of which are connected to the bus of the installation inputs, the second input of the element OR is connected to the reset bus, the start bus, additionally entering There are two OR elements and a shift register, the synchronization input of which is connected to the output of the AND element, the setup input of the shift register is connected to the output of the primary OR element, the first input of which is connected to the second trigger input, the trigger bus and the second inputs of the AND block , the second input of the first additional element OR is connected to the input of the pulse counter, to the last bit output of the shift register and to the first input of the second additional element OR the second input of which is connected to the first input tr ggera and with the first and last bits dnymi input shift register, the others The discharge whose inputs are connected to the output of the second OR additional member. The drawing shows the functional scheme of the proposed generator. The generator contains a master oscillator 1, a pulse counter 2, a block of 3 elements AND, a trigger, an element AND 5, elements OR 6-8, a shift register 9, a start bus 10, a reset bus 11, an installation bus 12 inputs, output bus 13. The device operates as follows. . In the initial state, after a pulse arrives on the reset bus 11, the trigger 4 and the shift register 9 are zero, there are no pulses on the output buses 13 of the device. With the arrival of a single pulse on bus 1, the number from bus 12 through block 3 of elements And is recorded in counter 2. At the same time, the unit is recorded in the first digit of shift register 9 and trigger k is switched, allowing clock pulses, generator 1 to pass through AND 5 to synchronizing the input of the shift register, the unit in register 9 is shifted by clock pulses and pulses are sent to bus 13. The pulse from the last bit of register 9 shift arrives at the input of counter 2, increasing its state by one, and also to the inputs of the elements OR 7 and 8. Through the element OR 8, all bits of the register 9 are shifted to zero, except for the first and the last one. This means that the device is reliable, and through the OR element 7, the unit for the first bit of the shift register 9 records the unit again, which begins to shift with clock pulses. The circulation of the units in shift register 9 continues until an overflow pulse appears at the output of counter 2. This pulse, having passed through the element OR 6 and 3, zeroed the shift register 9 and resetted the trigger 4, after which the device was ready to receive the next trigger pulse. The number of pulses in the generated sequence is determined by the number on buses 12, and the frequency of output signals changing by frequency of master oscillator 1. Thus, the proposed generator allows generating the pulse frequency in the extended frequency range, up to dsg frequency of master oscillator. Invention A pulse sequence generator comprising a master oscillator, the output of which is connected to the first input of an AND element, the second input of which is connected to the output of a trigger, the first input of which is connected to the output of an OR element, the first input of which is connected to the output of a pulse counter, the discharge inputs of which are connected with the outputs of the AND block whose first inputs are connected to the bus of the installation inputs, the second input of the OR element is connected to the reset bus, a launch bus, characterized in that, with the purpose of expansion range of the frequency of the generated pulse sequences, it additionally includes two OR elements and a shift register, the synchronization input of which is connected to the output of the AND element, the setup input of the shift register is connected to the output of the first additional OR element, the first input of which is connected to the second trigger input, with a bus start and with the second inputs of the block of elements AND, the second input of the first additional element OR is connected to the input of the pulse counter j to the last bit output of the shift register and to the first input of the second additional element OR, whose second input is connected to the first input of the trigger and to the first and last digit inputs of the shift register, the remaining bit inputs of which are connected to the output of the second additional element OR. Sources of information taken into account during the examination 1. USSR author's certificate No. 736361, cl. H 03 K 3/84, 1977. 2. USSR author's certificate No. 76795, cl. H 03 K S / b, 1978.

1212

Claims (1)

формула изобретенияClaim Генератор последовательности импульсов, содержащий задающий генератор, выход которого соединен с первым входом элемента И, второй вход которого подключен к выходу триггера, первый вход которого соединен с выходом элемента ИЛИ, первый вход которого подключен к выходу счетчика импульсов, разрядные входы которого соединены с выходами блока элементов И, первые входы которого подключены к шине установочных входов, второй вход элемента ИЛИ соединен с шиной сброса, шину запуска, отличающийся тем, что, с .целью расширения диапазона частоты следования генерируемых последовательностей импульсов, в него дополнительно введены два элемента ИЛИ и регистр сдвига, вход синхронизации которого соединен с выходом элемента И, установочный вход регистра сдвига подключен к выходу первого дополнительного элемента ИЛИ, первый вход которого соединен со вторым входом триггера, с шиной запуска( и со вторыми входами блока элементов И, второй вход первого дополнительного элемента ИЛИ подключен к входу счетчика импульсов; к последнему разрядному выходу регистра сдвига и к первому входу второго дополнительного элемента ИЛИ, второй вход которого соединен с первым входом триггера и с первым и последним разрядным входами регистра сдвига, остальные разрядные входы которого подключены к выходу второго дополнительного элемента ИЛИ.A pulse sequence generator containing a master oscillator whose output is connected to the first input of the AND element, the second input of which is connected to the output of the trigger, the first input of which is connected to the output of the OR element, the first input of which is connected to the output of the pulse counter, the bit inputs of which are connected to the outputs of the block AND elements, the first inputs of which are connected to the bus of the installation inputs, the second input of the OR element is connected to the reset bus, the start bus, characterized in that, in order to expand the frequency range of the trace In order to generate the generated pulse sequences, two OR elements and a shift register are additionally introduced into it, the synchronization input of which is connected to the output of the AND element, the setting input of the shift register is connected to the output of the first additional OR element, the first input of which is connected to the second input of the trigger, with a trigger bus ( and with the second inputs of the block of AND elements, the second input of the first additional OR element is connected to the input of the pulse counter; to the last bit output of the shift register and to the first input of the second additional OR element, the second input of which is connected to the first input of the trigger and the first and last bit inputs of the shift register, the remaining bit inputs of which are connected to the output of the second additional OR element.
SU803222661A 1980-12-17 1980-12-17 Pulse train generator SU970660A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803222661A SU970660A1 (en) 1980-12-17 1980-12-17 Pulse train generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803222661A SU970660A1 (en) 1980-12-17 1980-12-17 Pulse train generator

Publications (1)

Publication Number Publication Date
SU970660A1 true SU970660A1 (en) 1982-10-30

Family

ID=20933714

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803222661A SU970660A1 (en) 1980-12-17 1980-12-17 Pulse train generator

Country Status (1)

Country Link
SU (1) SU970660A1 (en)

Similar Documents

Publication Publication Date Title
SU970660A1 (en) Pulse train generator
SU1140234A2 (en) Pulse sequence generator
SU627580A1 (en) Pulse synchronizing device
SU1170596A1 (en) Device for synchronizing pulses
SU932602A1 (en) Random pulse train generator
SU949786A1 (en) Pulse train generator
SU790231A1 (en) Pulse train monitoring device
SU1075413A1 (en) Frequency divider with variable division ratio
SU687577A1 (en) Device for obtaining the difference between two pulse trains
SU1381419A1 (en) Digital time interval counter
SU853790A1 (en) Pulse synchronizing device
SU1713093A1 (en) Device for delaying pulses
SU894865A1 (en) Distributor
SU826325A1 (en) Multichannel clock pulse shaper
SU957436A1 (en) Counting device
SU1485223A1 (en) Multichannel data input unit
SU1018215A1 (en) Pulse shaper
SU1406510A1 (en) Phase-to-code converter
SU803113A1 (en) Method and device for synchronizing
SU911713A1 (en) Device for registering video pulse center
SU663094A1 (en) Pulse delay device
SU900458A1 (en) Register
SU684758A1 (en) Arrangement for synchronizing by cycles
SU712943A1 (en) Device for control of register cell
SU1005288A2 (en) Pulse delay device