SU970396A1 - Устройство дл моделировани полосы частот с маркером - Google Patents
Устройство дл моделировани полосы частот с маркером Download PDFInfo
- Publication number
- SU970396A1 SU970396A1 SU813297521A SU3297521A SU970396A1 SU 970396 A1 SU970396 A1 SU 970396A1 SU 813297521 A SU813297521 A SU 813297521A SU 3297521 A SU3297521 A SU 3297521A SU 970396 A1 SU970396 A1 SU 970396A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- block
- counter
- inputs
- Prior art date
Links
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Description
Изобретение относитс к электронному моделированию в области радиотехники и- может быть использовано при решении задач по обеспечению электромагнитной совместимости (ЭМС) радиоэлектронных средств (РЭС),
Известно математическое модели . рование электромагнитного вли ни на радиоприемник полезных и мешаю- щих сигналов, позвол ющее проводить прогностическую оценку уровн ЭМС РЭС tl.
Указанное математическое моделирование требует применени арифьютических цифровых машин, что неизбезкно приводит к длительным и трудоемким операци м по программированию вычислений с привлечением квалифицированных специалистов.
Известно также устройство дл моделировани полосы частот (модул тор ) .
Наиболее близким техническим решением к предлагаемому изобретению вл етс устройство дл моделировани полосы частот,содержащее блок управлени , синхронизатор, дес тичные счетчики,.триггеры, элементы И и ИЛИ, делитель частоты и переключатели 2 .
Недостаток известного устройства заключаетс в длительности проведени подготовительных к моделированию операций при выполнении команд
модул ци
реверс
а таки
же в ограниченных функциональных возможност х: устройство не позвол ет отметить или выделить сигналы, соответствующие определенным спект10 ральным составл юцим в полосе моделируегвлх частот.
В описзыэаемом устройстве исключены операции, св занные с выполнением команд реверс. и модул ци ,
15 расширены функциональные возможности - устройство позвол ет маркировать - интересующие исследовател сигналы . Кроме того, предложенное устройство ориентировано на использо20 вание элементов и узлов цифровых вычислительных машин широкого применени , 4то ведет к повышению надежности G0здaвae ыx систем моделировани .
25
Цель изобретени - повышение быстродействи устройства.
Указанна цель достигаетс тем, . что в устройство дл моделировани полосы частот с маркером, содержа30 щее счетчики, триггер, выход., которого подключен к первом входу элемента И, а первый вход соединен с выходом элемента ИЛИ, первый вход которого вл етс первым входом устройства, введены блок умножеии- на два, два дешифратора, сумматор, ,два регистра и программный блок, первый выход которого подключен к первым входам первого и второго регистров и к первому управл ющему вкоду дешифратора, второй выход программного блока соединен с синхронизирующими входаг-ш cyf«.iaTopa и блока умножени на два, разрешающие входы которых подключены к третьем/ выходу, програмглного блока. четвертый выход которого соединен с синхрониэирующиГЯи входа1ми первого и второго счетчиков, п тый выход програмг- ного блока подключен к первому , установочног-ту входу первого счетчика и к второму входу элемента И, шестЪй выход програм шого блока подключен к второму установочном, входу первого счетчика,, к вторым входа первого и -Второго регистров и к первому ycTaHOBO4HONty входу второго счетчика, выходьл которого соединены с входом первого де1аифра.тора, а второй установочный вход соединен с выходом блока умножени на два, информационный вход KOTi -poro по.цключен к пepвo y выходу второго регистра, второй выход .которого соединен с первым входом cyf taTopa, второй вход которого соединен с выходом перво-го регистра, выход сумг штора подключен к третьем установочному входу первого счетчика, выход которого подключен к входу второго дешифрато™ ра, выход которого соединен с входом элемента ИЛИ, выход элемента И соединен с третьим установочным входом второго счетчика, выход перBoi o разр да первого дешифратора подключен к второму входу триггера.
Другое отличие устройства состоит в Том, что програм шый блок содержит ге.нератор одиночных имз1ульсов , п ть последовательно соеди ненных элементов задержки, формирователь синхроимпульсов, клавшаный регистр и преобразователь дес тичного кода в двоичный, первый вход которого подключен к выходу клавишного регистра, второй вход соединен с выходом генератора одиночных импульсов , выход преобразовател дес тичного кода в .двоичный вл етс первым выходом программного блока, вторым, третьим, четвертым и шесетм жлходами которого вл ютс выходы соответственно первого, второго, третьего и п того элементов задержки , выход четвертого элемента задержки соединен с первым входом формировател синхроимпульсов, второй
вход которого подключен к выходу и п того элемента задержки, а выход вл етс п тым выходом блока.
На чертеже представлена структурна схема устройства дл моделировани полосы частот.
Устройство содержит блоки 1-5 элементов задержки, клавишный регист б, блок 7 преобразовани дес тичного кода в двоичный., генератор одиночных ньшульсов ,8., форглкрователь 9 синхроимпульсов, элемент И. 10, сумматор .11, регистры 12 и 13, счетчики 14 и 15, дешифраторы 16 и 17 кодов, блок 18 умножени на два, триггер 19, элемент ИЛИ 20. Совокупность соединенных между собой блоков 1-9 образуют программный блок 21
Блоки 1-5 временных задержек соеднены последовательно. Регистр через блок 7 преобразовани подключен к первому выходу программного блока 21 Выходы блоков 1, 2, 3 и 5 подключены соответственно к второму, третьеfvty , четвертому и шестому выходам програг.1много блока 21, п тый выход которого соединен с выходом блока 4 через формирователь 9 синхроимпульсо Первый выход блока 21 подключен.к первым входам регистров 12 и 13, вторле входы которых соединены с шестым выходом блока 21. 1йзходы регистров 12 и 13 подключены к входам cy viaTOpa 11,два других, входа: которого соединёны с вторым и третьим выходами блока 21„ &1ход сумматора 11 соединен с- входом счетчика .14, выходы которого подключены к входам двиифратора 16 кода , Выкод дешифратора 16 кода чере элемент.ИЛИ 20 подключен к входу триггера 19. Второй выход регистра 13 соединен через блок 18 умножени на два с входом.регистра-счетчика 15. К другим входам счетчика 15 подключены четвертый и шестой выходы пpoгpaм лнoгo блока 21. Выходы регистра-счетчика 15 соединены с входами дииифраторов 17 кодов, к другим вxoдa которого подключены выходы программного блока 21. Вход устройства соединен с ВТОГЖЕМ входом элемента ИЛИ 20. П тый выход бло;ка 21 через .элемент И 10 соединен с выходом устройства, другие
м
устройства подключены
выходы
к выходам дешифратора 17 кодов.
Устройство работает следующим образом .
На пульте 6 набираютс числа
и f. Число -j означает половину
ширины полосы частот (передачи или приема в зависимости от применени модул тора). Число f означает среднюю частоту основного или неосновно го излучений или частоту основного
или побочного канала приема. Домифратор 16 постепеннЬ настроен на код
0...0, Дешифратор 17 предварительно
настраиваетс на коды чисел
F- -F
-,...-, оэначшовдсе маркируемые часF тоты в полосе 0-F. Числа и f в
блоке 7 преобразуютс в двоичный ко Затем с генератора 8 подаетс импульсный сигнал, который последог. вательно проходит аерез блоки 1-5 временных задер% ек, обеспечива необходимое функционирование про граммного блока 21. При этом на тлходные шины програмЕлного блока 21 через заданные интервалы времени последовательно поступают сизгналы Установка, К-1, ,
3
СИ
Сбро
.-. t
и
По сигнапу Установка а,. блока 7
F
передаютс кодаг чисел и f в регистры 12 и 13. Через промежуток времени, необходимый - передачи и записи указанных чисел, с выхода блока 1 .в сумматор 11 поступает
Kotoptdi вл етс
сигнал
командой дл выполнени операдни - - р 1 вычитани f - . Одновременно в
блок 18 поступает команда на умножеtние числа х на два. После выполнени операций вычитани и умножени с выхода 3 программногоблока 2i в сумматор 11 и блок 18 поступает ко манда У-2, в соответствии с которой код вычисленного значени
F f - передаетс в счетчик 14, коТО1 1Й в начальном состо нии имеет структуру регистра. Одновременно ко числа F передаетс с блока 18 в счечик 15. Через интервал времени, необходиьий дл передачи кодов чисел
.ptF и f 2, с выхода блока 3 через
четвертой выход програмг«1ого блока 21 подаетс -команда У-3 в счетчики 14 и 15, в соответствии с которой последние перестраиваютс (пег ресоедин ютс ) по схеме счетчика обратного хода. Описанные выше операции вл ютс подготовительным к процессу моделировани .
Моделирование полосы частот начинаетс с подачи сигнала с выхода блока 4 на вход формировател 9, Который при этом включаетс . После включени блока 9 синхроимпульсы начинают nocT,yrsaTb через п тый выход програмьшого блока 21 на вход счетчика 14, в котором производитс операци вычитани . Вычитание в счечике 14 осуществл етс до момента
поступлени f - го синхроимпульса.
При этом в счетчике 14 образуетс код 0...0, в результате этого на выходе дешифратора 16 кода возникает сигнал, который через элемент ИЛИ 20 поступает на вход триггера 19..
Подобный сигнал может быть сформирован в других установках, и тогда он подаетс на второй вход элемента ШПГ 20 через вход Вн.
0 устройства.
Поступивший с элемента ИЛИ 20 на вход триггера 19 сигнал переводит его из одного состо ни в другчэе. При этом открываетс элемент И 10, Через бткгйтый элемент И 10 на виИ
устройства начинают
хор
поступать синхроимпульсы. ОдноЗре менно с выхода элемента К 10 синхроимпульсы поступают на вход счетчзг ка 15 (к этому моменту перестроенного в режим счетчкка обратного хода). При этом в блоке 15 производитс oneради вычитани , и с каждом новым поступлением импульсов на вход счетчика 15 код числа, записанного в регистре этого счетчика, кзькгн етс от кода, соответствующего числу F, до кода 0.,.0. В моменты времени, соответствующие образованию в счетчике 15
F F кодов чисел -f-r Г на его выходах
по вл ютс комби гационные сигналы, . которые двиифратором 17 кодов преобразуютс в сигналы совпадени . Указанные сигналы совпадени подаютс соответственно на выходные шины т,...,п дешифратора 17, которые подм
устройства.
ключены - к выхода.
м
Сигналы, поступающие на выходы
вл ютс маркерными. После прохождени F-ro синхрош-Ехульса с момента открыти К 10 в регистре счетчика 15 запис5:1ваетс код 0...0, При этом с выхода дешифратора 17 подаетс снгна.п на вход триггера 19, который возвращаетс в исходное состо ЕП е и закрывает элемент И 10.
Таким образом, на выход И устройства поступают импульсы в теченне интервала времени, длительност которого численно равна моделируемой ширине полосы частот излучени или приема, т.е. в течение времени следоF F
ванм of- -го по синхроимпульс . Одновременно в моменты времени , соответствующие маркируемом частотным составл югцим, на выходы М устройства поступают маркерные сигналы .
Claims (2)
- Через промежуток времени, соответствующий моделируемому диапазону частот, с шестого выхода программно- го блока 21 подаетс сигнал Сброс привод щий устройство в исходное состо ние . Предлагаемое устройство повышает быстродействие и расшир ет функциональные возможности устройства. При этом достигаетс оперативный ввод исходных данных, исключаютс операции по программированию вычислений , требующие привлечени квалифицированных специалистов. Анализ эффективности предлагаемо изобретени показывает следующее. Предложенное решение обеспечивает возможность создани и совериенст ,вовани моделей приекшиков, передат чиков, устройств ангшиза к оценки электромагнитной совместимости ради электронных средств. Благодар пред ложенному изобретению в указанных устройствах реализуетс оперативный ввод исходных данных, достигаетс необходимое быстродействие процесса моделировани условий ЭМС радио средств, исключаютс операции по составленкго в отладке программы вы числений , требующие привлечени кв лифицированных специсшистов. Перечисленные преимущества изоб тени , в частности, отсутствие опе раций по составлению и отладке программ вычислений, позвол т примен ть его в установках, решающих задачи оперативного обеспечени электромагнитной совместимости в комплексах РЭС. . Формула изобретени 1, Устройство дл моделировани полосы частот с маркером,, содержащее счетчики, триггер, выход котррого подключен к первому входу элемен та И, а-первый вход соединен с выходом элемента ИЛИ, первый вход ко торого . вл етс первым входом устройства , о тличающеес тем, что, с целью повышени быстродействи , в него введены блок ум ножени на два, два дешифратора, сумматор, два регистра и программный блок, первый выход которого п ключен к первым входам первого и в рого регистров и к первому управл щему входу первого дешифратора, вт рой выход nporpaiuiMHoro блока нен с синхронизирующими входами су матора и блока умножени на два. разрешающие входы которых подключе к третьему выходу программного блока, четвертый выход которого со динен с синхронизирующими входами первого и второго счетчиков, п тый выход программного блока подключен к первому установочному входу первого счетчика и к второму входу элемента И, шестой выход программного блока подключен к второму установочному входу первого счетчика ,, к вторым входам первого и второго регистров и к первому установочному входу второго счетчика, выходы которого соединены с входом первого дешифратора, а второй установочный вход соединен с выходом блока умножени на два, информационный вход которого подключен к первому выходу второго регистра, второй выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом первого регистра, выход сумматора подключен к щ етьему установочному входу первого счетчика, выход которого подключен к входу второго дешифратора , выход которого соединен с вторым входом элемента ЮШ, выход элемента И соединен с третьим установочным входом второго счетчика , выход первого разр да первого дешифратора подключен к второму входу триггера. 2. Устройство по п., 1, о т л и чающеес тем, что программный блок содержит генератор импульсов , п ть последовательно соединенных элементов задержки, формирователь синхроимпульсов, клавишный регистр и преобразователь дес тичного кода в двоичный, первый вхрд которого подключен к выходу клавишного регистра, второй вход соединен с выходом генератора импульсов, выход преобразовател дес тичного кода в двоичный вл етс первым выходом программного блока, вторым, третьим, четвертым и шестым выходами которого вл ютс выходы соответственно первого, второго , третьего и п того элементов задержки, выход четвертого элемента задержки соединен с первым входом формировател синхроимпульсов, второй вход которого подключен к выходу п того элемента задержки, а выход вл етс п тым выходом блока. Источники информации, прин тые во внимание при экспертизе 1.Радиоэлектроника за руВёжом. Вып. 21-22, 1966, М., НИИИЭИР, с.41.
- 2.Авторское свидетельство СССР 732919, кл. G Об G 7/625, 1979 (прототип).ВюдВидмодым
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813297521A SU970396A1 (ru) | 1981-02-27 | 1981-02-27 | Устройство дл моделировани полосы частот с маркером |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813297521A SU970396A1 (ru) | 1981-02-27 | 1981-02-27 | Устройство дл моделировани полосы частот с маркером |
Publications (1)
Publication Number | Publication Date |
---|---|
SU970396A1 true SU970396A1 (ru) | 1982-10-30 |
Family
ID=20961624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813297521A SU970396A1 (ru) | 1981-02-27 | 1981-02-27 | Устройство дл моделировани полосы частот с маркером |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU970396A1 (ru) |
-
1981
- 1981-02-27 SU SU813297521A patent/SU970396A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU970396A1 (ru) | Устройство дл моделировани полосы частот с маркером | |
SU1599850A1 (ru) | Генератор систем базисных функций Аристова | |
SU752317A1 (ru) | Устройство дл ввода информации | |
SU1012283A1 (ru) | Устройство дл моделировани радиоприемника | |
SU993244A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1038880A1 (ru) | Масштабирующий преобразователь | |
RU2665305C1 (ru) | Устройство для решения задачи о назначениях исполнителей по работам | |
SU813429A1 (ru) | Устройство управлени цифровойиНТЕгРиРующЕй СТРуКТуРы | |
SU807322A1 (ru) | Умножитель частоты | |
SU972525A1 (ru) | Устройство дл моделировани излучений гетеродина приемника | |
SU1432514A1 (ru) | Устройство дл формировани широкополосного случайного процесса | |
SU919066A1 (ru) | Цифровой след щий умножитель частоты | |
RU2023348C1 (ru) | Устройство для исправления ошибок при многократном повторении сообщений | |
SU881731A1 (ru) | Шифратор двоично-дес тичного кода | |
SU651418A1 (ru) | Регистр сдвига | |
SU1368957A1 (ru) | Устройство дл формировани последовательностей импульсов | |
SU744544A1 (ru) | Устройство дл преобразовани кодов | |
SU1552198A1 (ru) | Устройство дл моделировани систем передачи данных | |
SU1430946A1 (ru) | Цифровой генератор периодических функций | |
SU734870A1 (ru) | Устройство дл формировани импульсных кодов псевдослучайных последовательностей | |
SU1252792A1 (ru) | Устройство дл решени систем линейных дифференциальных уравнений | |
SU731436A1 (ru) | Двоично-дес тичное арифметическое устройство | |
SU1116424A1 (ru) | Преобразователь кода системы остаточных классов в позиционный код | |
SU1665382A1 (ru) | Устройство дл вычислени математических функций | |
SU758139A1 (ru) | Преобразователь двоичного кода угла в код градусов, минут, секунд 1 |