SU945880A1 - Shortest path code former in digital communication system - Google Patents
Shortest path code former in digital communication system Download PDFInfo
- Publication number
- SU945880A1 SU945880A1 SU813239314A SU3239314A SU945880A1 SU 945880 A1 SU945880 A1 SU 945880A1 SU 813239314 A SU813239314 A SU 813239314A SU 3239314 A SU3239314 A SU 3239314A SU 945880 A1 SU945880 A1 SU 945880A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shortest path
- digital communication
- communication system
- path code
- code former
- Prior art date
Links
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Description
(5Ю ФОРМИРОВАТЕЛЬ КОДА КРАТЧАЙШЕГО ПУТИ В ЦИФРОВОЙ СЕТИ СВЯЗИ(5Y SHORT WAY CODE FORMER IN DIGITAL COMMUNICATION NETWORK
1one
Изобретение относитс к проектированию устройств обработки данных в вычислительной технике.The invention relates to the design of data processing devices in computing.
Известно устройство дл определени кратчайших путей между узлами сети , содержащее элементы НЕ, ИЛИ, схемуупор доченной выборки номеров ветвей кратчайшего пути, диоды, цепи задержки Cl 3 .A device is known for determining the shortest paths between nodes of a network, containing elements of NOT, OR, an ordered circuit of a sample of numbers of branches of the shortest path, diodes, a delay circuit Cl 3.
Однако из-за высокой аппаратурной избыточности, быстродействие известного устройства вл етс низким, что делает затруднительным его использование в цифровых сет х св зи, требующих высоких темпов обмена информацией (, данными).However, due to the high hardware redundancy, the speed of the known device is low, which makes it difficult to use it in digital communication networks that require high rates of information exchange (data).
Наиболее близким к предлагаемому техническим решением вл етс формирователь кода кратчайшего пути в цифровой сети св зи, содержащий , генератор тактовых импульсов, выход которо|го подключен к управл ющему входу Первого регистра кода адреса, входThe closest to the proposed technical solution is the shortest path code generator in a digital communication network, containing a clock generator, the output of which is connected to the control input of the First Address Code Register, input
формировател кода кратчайшего пути соединен с информационными входами первого и второго регистров кода, выходы которых подкгвочены к соответствующим входам первой группы элементов И, выходы которых через вторую группу элементов И соединены с соот-. ветствующими первыми входами третьей группы элементов И, вторые входы которой подключены к соответствующим выходам счетчика, выход генератора тактовых импульсов соединен с входом счетчика и с входом первого буферного регистра, выходы которого и выходы второго регистра кода адреса подключены к соответствующим входам первого выходного;регистра 2.the shortest path code generator is connected to the information inputs of the first and second code registers, the outputs of which are connected to the corresponding inputs of the first group of elements I, the outputs of which through the second group of elements I are connected with respectively. corresponding first inputs of the third group of elements And, the second inputs of which are connected to the corresponding outputs of the counter, the output of the clock generator is connected to the input of the counter and the input of the first buffer register, the outputs of which and the outputs of the second register of the address code are connected to the corresponding inputs of the first output; register 2.
Недостатком известного устройства вл етс невозможность работы с дуп20 лексным каналом св зи, что ограничивает его функциональные возможности.A disadvantage of the known device is the inability to work with duplex communication channel, which limits its functionality.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813239314A SU945880A1 (en) | 1981-01-21 | 1981-01-21 | Shortest path code former in digital communication system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813239314A SU945880A1 (en) | 1981-01-21 | 1981-01-21 | Shortest path code former in digital communication system |
Publications (1)
Publication Number | Publication Date |
---|---|
SU945880A1 true SU945880A1 (en) | 1982-07-23 |
Family
ID=20939887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813239314A SU945880A1 (en) | 1981-01-21 | 1981-01-21 | Shortest path code former in digital communication system |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU945880A1 (en) |
-
1981
- 1981-01-21 SU SU813239314A patent/SU945880A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910021023A (en) | Asynchronous Transfer Mode Switch | |
ATE73241T1 (en) | DATA PROCESSING SYSTEM BUS WITH FAULT CYCLING OPERATION. | |
SU945880A1 (en) | Shortest path code former in digital communication system | |
SU911519A1 (en) | Device for computing elementary functions | |
SU877531A1 (en) | Device for computing z x y function | |
SU983714A1 (en) | Multi-level device for switching processors in multi-processor computer system | |
SU968799A1 (en) | Device for interfacing peripherial device with input-output main channel | |
SU792253A2 (en) | Apparatus for successive interrogation of data source | |
SU615473A1 (en) | Multichannel device for interfacing communication channels with digital computer | |
SU888121A1 (en) | Device for shaping execution addresses | |
SU983705A1 (en) | Device for binary number arithmetic and logic processing | |
SU1425630A1 (en) | Walsh function generator | |
SU940151A1 (en) | Information exchange device | |
SU964619A1 (en) | Lingvistic terminal | |
SU997029A1 (en) | Device for determining numbers nearest to the given one | |
RU2020744C1 (en) | Universal modulo-m parallel counter-decoder of bits in n-bit binary code | |
SU1087997A1 (en) | System for coding interruption request with senior priority | |
SU868750A1 (en) | Adder | |
SU824198A1 (en) | Device for adding in redundancy notation | |
SU947849A1 (en) | Interface | |
SU636810A1 (en) | Arrangement for error protection of telegraphy messages | |
SU805310A1 (en) | Multichannel priority device | |
SU679973A1 (en) | Multichannel interlinking device | |
SU911498A2 (en) | Microprogramme interface | |
SU1283778A1 (en) | Interphase for linking group of computers |