SU943693A1 - Data input device - Google Patents

Data input device Download PDF

Info

Publication number
SU943693A1
SU943693A1 SU803221964A SU3221964A SU943693A1 SU 943693 A1 SU943693 A1 SU 943693A1 SU 803221964 A SU803221964 A SU 803221964A SU 3221964 A SU3221964 A SU 3221964A SU 943693 A1 SU943693 A1 SU 943693A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
information
keyboard
Prior art date
Application number
SU803221964A
Other languages
Russian (ru)
Inventor
Валерьян Михайлович Болотов
Original Assignee
За витель
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by За витель filed Critical За витель
Priority to SU803221964A priority Critical patent/SU943693A1/en
Application granted granted Critical
Publication of SU943693A1 publication Critical patent/SU943693A1/en

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Description

(S) УСТРОЙСТВО дл  ВВОДА ИНФОРМАЦИИ(S) DEVICE FOR INPUT OF INFORMATION

Изобретение относитс  к автоматик и вычислительной технике и может быть использовано дл  набора и передачи информации в вычислительные машины и другие цифровые устройства. Известно устройство дл  ввода информации , содержащее клавиатуру, шифратор, блок сдвигающих регистров элемент ИЛИ и триггер Пи Недостатком этого устройства  вл етс  низка  надежность клавиатуры имещей нормально-замкнутые и нормал но-разомкнутые механически управл емые контакты, а также то, что клави атура представл ет собой клавишную декаду, что снижает функциональные возможности устройства. Наиболее близким техническим решением к изобретению  вл етс  устройство дл  ввода информации, содержащее последовательно соединенные клавиатуру и шифратор, элемент ИЛИ и триггер, регистр, элемент задержт, ки, инвертор и элемент ИЛИ-НЕ, .причем входы элемента ИЛИ подключены к выходам дешифратора, а выход - к единичному входу триггера, выход которого подключен к одному из входов элемента ИЛИ-НЕ и через элементы задержки к другому входу элемента ИЛИНЕ , к нулевому входу триггера и ко входу инвертора, выход которого и выход элемента ИЛИ-НЕ подключены ко входам регистра Г2. Вычислительные машины и другие цифровые устройства, как правило, имеют входной (приемный) регистр, причем управление регистром производитс  той вычислительной машиной, тем устройством, в котором он расположен , в частности разрешение на ввод производитс  после сброса, а сбрис регистра производитс  после чтени  данных из регистра. Так как чтение и обработку данных производит вычислительна  машина (другое цифровое устройство), то и сброс регистра и разрешение на ввод данных устройство дл  ввода информации моЖет не производить , тогда е целью упрощени  устройства дл  ввода информации можно исключить регистр из устройства дл  ввода информации, но при этом разрешение ввода в устройство дл  ввода информации поступает от вычислительной машины (другого цифрового yctpoйcтвa). Кроме того, в известно устройстве дл  ввода информации возможна потер  информации, так как пос ле прекращени  сброса регистра двоичный код, поступающий с шифратора, запоминаетс  и хранитс  в регистре некоторое врем  после отпускани  кла виши, причем промежуток времени хранени  информации в регистре зависит от длительности времени разр да конденсатора элемента задержки и если за врем  разр да конденсатора, вычислительна  машина (другое цифровое устройство) не прин ла информа цию, то информаци  тер етс , что снижает надежность устройства дл  ввода информации. Таким сбразом, дво ичный код, существующий в течение всего времени нажати  клавиши, тер етс , если вычислительна  машина не прин ла информацию в Течение всего времени нажати  клавиши. Цель изобретени  - повышение надежности устройства. Указанна  цель достигаетс  тем, что в известное устройство дл  ввода информации, содержащее последовательно соединенные клавиатуру и шифратор , элемент ИЛИ и первый триггер введены элемент И, второй триггер и первый формирователь импульсов, выход Которого соединен с входом клави атуры, а вход  вл етс  первым входом устройства и соединен с первым входо элемента И, второй вход которого сое динен с выходом первого триггера, первый вход которого соединен с перв входом второго триггера и  вл етс  вторым входом устройства, второй вхо второго триггера соединен с выходом элемента И, а выход  вл етс  первым выходом уст|эойства, второй формирова тель импульсов, выход которого соеди нен с вторым входом первого триггера выход шифратора соединен с входом элемента ИЛИ и  вл етс  вторым выхо дом устройства, выход элемента ИЛИ соединен с входом второго формировател  импульсов. На чертеже изображена структурна  блок-схема устройства дл  ввода информации . Устройство содержит клавиатуру 1, шифратор 2, блок сопр жени  и коммутации 3, элемент ИЛИ k, второй формирователь импульсов 5, первый триггер 6, элемент И 7, второй триггер 8 и первый формирователь импульсов 9. Устройство работает следующим образом . В исходном состо нии с соответст-вующего входа устройства поступает низкий уровень напр жени  на второй вход элемента И 7 и на вход второ го формировател  импульсов 5, т.е. присутствует разрешение на ввод данных . Кроме этого, с соответствующего входа устройства поступает высокий уровень напр жени  на второй вход первого триггера 6 и второго триггера 8, при-этом оба триггера наход тс  в нулевом, т.е. на выходе первого триггера 6 и второго триггера 8 (на выходе устройства) присутствует высокий уровень напр жени . Таким образом, на выходе второго три|- Гера 8 и на выходе устройства отсутствует запрос на ввод данных. Тогда с выхода первого формировател  импульсов 9 высокий уровень напр жени  поступает на вход клавиатуры 1, при этом устройство готово дл  ввода данных. В исходном состо нии, когда ни одна из клавиш клавиатуры 1не включена, с выходных шин шифратора 2 поступает низкий уровень напр жени , тогда с выхода элемента ИЛИ низкий уровень напр жени  поступает на вход второго формировател  5, на выходе которого присутствует высокий уровень напр жени , поступающий на первый вход первого триггера 6. При нажатии любой клавиши клавиатуры 1 на выходных шинах шифратора 2по вл етс  параллельный двоичный код клавиши в виде высоких уровней напр жени , имеющих вид импульсов с пр моугольными фронтом. Этот сигнал поступает на вход блока 3 через элемент ИЛИ k поступает на вход второго формировател  импульсов 5, причем блок сопр жени  и коммутации 3 и второй формирователь импульсов 5 формирует на выходе низкий уровень напр жени . По переднему фронту импульса первый триггер 6 переключаетс , и на его выходеThe invention relates to automation and computing and can be used to type and transfer information to computers and other digital devices. A device for inputting information is known, comprising a keyboard, an encoder, a block of shift registers, an OR element, and a trigger PI. A disadvantage of this device is the low reliability of a keyboard having normally closed and normal open mechanically controlled contacts, and that the keyboard represents a keyboard decade, which reduces the functionality of the device. The closest technical solution to the invention is an information input device comprising a serially connected keyboard and encoder, an OR element and a trigger, a register, a delay element, a ki, an inverter and an OR-NOT element, and the inputs of the OR element are connected to the outputs of the decoder, and output - to a single trigger input, the output of which is connected to one of the inputs of the element OR NOT and through the delay elements to another input of the element ORINE, to the zero input of the trigger and to the input of the inverter, whose output and output of the element OR NOT HE Connected to the inputs of the register G2. Computers and other digital devices, as a rule, have an input (receiving) register, and the register is controlled by that computer, the device in which it is located, in particular, permission to enter is done after a reset, and the register is generated after reading data from register. Since a computer (another digital device) reads and processes the data, both the register reset and the data entry permission cannot be made by the information input device, then, in order to simplify the information input device, you can delete the register from the information input device, but at the same time, the permission to enter the device for entering information comes from the computer (of another digital device). In addition, in the information input device, information loss is possible, since after the register is cleared, the binary code received from the encoder is stored and stored in the register some time after the key is released, and the information storage time in the register depends on the length of time the discharge of the capacitor of the delay element, and if during the discharge of the capacitor, the computer (another digital device) did not receive the information, then the information is lost, which reduces the reliability of the device enter information. Thus, a duplicate code that exists during the entire time a key is pressed is lost if the computer does not receive information during the entire time the key is pressed. The purpose of the invention is to increase the reliability of the device. This goal is achieved in that a known input device containing a serially connected keyboard and an encoder, an OR element and a first trigger, has an AND element, a second trigger and a first pulse driver, whose output is connected to the keyboard input, and the input is the first input. device and connected to the first input element And, the second input of which is connected to the output of the first trigger, the first input of which is connected to the first input of the second trigger and is the second input of the device, the second input of the second the trigger is connected to the output of the AND element, and the output is the first output of the device, the second pulse generator, the output of which is connected to the second input of the first trigger, the output of the encoder is connected to the input of the OR element and the second output of the device, the output of the OR element is connected with the input of the second pulse former. The drawing shows a structural block diagram of a device for entering information. The device comprises a keyboard 1, an encoder 2, an interface and a switching unit 3, an OR element k, a second pulse shaper 5, a first trigger 6, an And 7 element, a second trigger 8 and a first pulse shaper 9. The device works as follows. In the initial state, a low voltage level is supplied from the corresponding input of the device to the second input of the And 7 element and to the input of the second pulse shaper 5, i.e. there is permission to enter data. In addition, a high level of voltage is applied to the second input of the first flip-flop 6 and the second flip-flop 8 from the corresponding input of the device, while both the flip-flops are in zero, i.e. At the output of the first trigger 6 and the second trigger 8 (at the output of the device) there is a high voltage level. Thus, at the output of the second three | - Gera 8 and at the output of the device there is no request for data input. Then, from the output of the first pulse generator 9, a high voltage level is fed to the input of the keyboard 1, and the device is ready for data input. In the initial state, when none of the keyboard keys 1 is turned on, the output voltage of the encoder 2 receives a low voltage level, then from the output of the OR element a low voltage level is fed to the input of the second driver 5, the output of which has a high voltage level arriving at the first input of the first trigger 6. When you press any key of the keyboard 1 on the output buses of the encoder 2po, the parallel binary code of the key is in the form of high voltage levels, having the form of pulses with a right-angled front. This signal is fed to the input of block 3 through the OR element k and is fed to the input of the second pulse shaper 5, with the gate and switching unit 3 and the second pulse shaper 5 forming a low voltage level at the output. On the leading edge of the pulse, the first trigger 6 is switched, and at its output

Claims (1)

Формула изобретения Устройство для ввода информации, содержащее последовательно соединен· ные клавиатуру и шифратор, элемент ИЛИ и первый триггер, о т л и чающееся тем, что, с целью повышения надежности, в него введены элемент И, второй триггер и первый формирователь импульсов, выход которого соединен с входом клавиатуры, а вход является первым входом устройства и соединен с первым входом элемента И, второй вход которого соединен с выходом первого триггера, первый вход которого соединен с первым входом второго триггера и является вторым входом устройства, второй вход второго триггера соединен с выходом элемента И, а выход является первым выходом устройства, вторЬй формирователь импульсов, выход которого соединен с вторым входом первого триггера, выход шифратора соединен с входом элемента ИЛИ и является вторым выходом устройства, выход элемента ИЛИ соединен с входом второго формирователя импульсов.SUMMARY OF THE INVENTION A device for inputting information comprising a keyboard and encoder connected in series, an OR element, and a first trigger, in which, in order to increase reliability, an And element, a second trigger and a first pulse shaper are inserted into it, an output which is connected to the keyboard input, and the input is the first input of the device and connected to the first input of the And element, the second input of which is connected to the output of the first trigger, the first input of which is connected to the first input of the second trigger and is the second input device, the second input of the second trigger is connected to the output of the And element, and the output is the first output of the device, the second pulse shaper, the output of which is connected to the second input of the first trigger, the encoder output is connected to the input of the OR element and is the second output of the device, the output of the OR element is connected with the input of the second pulse shaper.
SU803221964A 1980-12-22 1980-12-22 Data input device SU943693A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803221964A SU943693A1 (en) 1980-12-22 1980-12-22 Data input device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803221964A SU943693A1 (en) 1980-12-22 1980-12-22 Data input device

Publications (1)

Publication Number Publication Date
SU943693A1 true SU943693A1 (en) 1982-07-15

Family

ID=20933461

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803221964A SU943693A1 (en) 1980-12-22 1980-12-22 Data input device

Country Status (1)

Country Link
SU (1) SU943693A1 (en)

Similar Documents

Publication Publication Date Title
KR900018793A (en) Control data generating device of sorting device
SU943693A1 (en) Data input device
KR880011656A (en) Resistor circuit
SU1037233A1 (en) Data input device
SU723558A1 (en) Information input arrangement
SU388259A1 (en) DEVICE FOR THE DETERMINATION OF THE UNDERSTANDING PERFORMED OPERATIONS IN THE COMPUTATIONAL
SU374663A1 (en) ALL-UNION
SU478363A1 (en) Shift register
SU608154A1 (en) N-digit binary number comparing arrangement
US2998918A (en) Full adder
SU739515A1 (en) Device for data input to digital computer
SU1013947A1 (en) Accumulating adder
SU1451691A2 (en) Modulo-m adding and subtracting device
SU690476A1 (en) Device for sequential discriminating of "ones" from n-digit binary code
RU2024925C1 (en) Device for convolution by arbitrary modulus
SU603987A1 (en) Arrangement for discriminating the maximum and minimum numbers represented in residual class system
RU2007034C1 (en) Device for generation of indexes of members of multiplicative groups from galois fields gf(p)
SU1439569A1 (en) Information input device
SU451080A1 (en) Firmware Control
KR930004768Y1 (en) Decoder curcuit for glich prevented
SU944105A1 (en) Switching apparatus
SU809352A1 (en) Information recording apparatus
SU1481735A2 (en) Data input device
SU1531172A1 (en) Parallel asynchronous register
SU1084749A1 (en) Device for tolerance checking of pulse sequences