SU942086A2 - Device for signalling state of distributed objects - Google Patents

Device for signalling state of distributed objects Download PDF

Info

Publication number
SU942086A2
SU942086A2 SU803000118A SU3000118A SU942086A2 SU 942086 A2 SU942086 A2 SU 942086A2 SU 803000118 A SU803000118 A SU 803000118A SU 3000118 A SU3000118 A SU 3000118A SU 942086 A2 SU942086 A2 SU 942086A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
decoder
state
Prior art date
Application number
SU803000118A
Other languages
Russian (ru)
Inventor
Андрей Анатольевич Обухович
Михаил Никитич Бобов
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU803000118A priority Critical patent/SU942086A2/en
Application granted granted Critical
Publication of SU942086A2 publication Critical patent/SU942086A2/en

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ СИГНАЛИЗАЦИИ О СОСТОЯНИИ РАССРЕДОТОЧЕННЫХ Изобретение относитс  к охранной сигнализации и может быть использовано дл  сигнализации о состо ни х рассредоточенных объектов, имеющих общую проводную линию св зи. По основному авт. св. N 873259 известно устройство дл  сигнализации о состо нии рассредоточенных объектов, содержащее на диспетчерском пункте генератор , элемент задержки, блок вызывных сигналов, дешифратор, счетчик, регистр сдвига и формирователь, причем первый выход генератора подключен ко входу фор мировател , второй выход генератора через элемент задержки подключен к первому входу регистра сдвига, второй вход которого соединен с выходом счетчика, а выход через дешифратор соединен со входом блока вызывных сигналов, а на каждом из последовательно соединенных линейных комплектов дешифратор пол рности счетчик тактовых импульсов, коммутатор, регистр блока датчиков, элемент ИЛИ, первый выход второго дешифратора пол рнОБЪЕКТОВ ности подключен к первому входу элемента ИЛИ, второй вход дешифратора пол рности соединен с первым входом коммутатора , второй вход которого соединен с выходом счетчика на диспетчерском пункте. Устройство содержит дешифратор пол рности и элемент И-НЕ, первый вход которого подключен к выходу элемента задержки , второй вход - к первому выходу дешифратора пол рност-и, соединенному также со вторым входом блока вызывных сигналов, выход элемента И-НЕ соединен со входом счетчика, второй вход дешифратора пол рности подключен к третьему входу регистра сдвига, вход дешифратора пол рности соединен с выходом последнего линейного комплекта, вход первого линейного комплекта соединен с выходом формировател , а на каждом линейном комплекте имеютс  блок поразр дного сравнени  и регистр эталона, первый выход коммутатора подключен к первым входам счетчика тактовых импульсов и регистра блока датчиков, второй вход которого и первый вход регистра эталона соединены со вторым, выходом коммутатора , второй вход регистра эталона и второй вход элемента ИЛИ подключены ко второму выходу регистра блока датчиков , первый и вторые входы блока поразр дного сравнени  соединены соответс венно с первыми выходами регистра блока датчиков и регистра эталона, третий выход элемента ИЛИ подключен к первому выходу блока поразр дного сравнени  второй выход которого подключен ко вто рому входу коммутатора l . Известное устройство обладает высоким быстродействием, однако не обеспечивает сигнализашпо о неустойчивых состо ни х контролируемых пунктов. Цель изобретени  - расширение функциональных возможностей устройства путем обеспечени  сигнализашш о неустойчивых состо них контролируемьрс пунктов.. Поставленна  цель достигаетс  тем, что в устройство, содержащее на диспетчерском пункте блок вызывных сигналов, дешифратор, генератор, элемент И-НЕ, счетчик, регистр сдвига, формирователь, дешифратор пол рности и элемент задерж ки, первый выход генератора через элемент задержки соединен с первыми входами регистра сдвига и элемента И-НЕ, выход которого через счетчик подключен ко второму входу регистра сдвига, выход которого через дешифратор подключен к первому входу блока вызьшных сигналов третий вход регистра сдвига подключен к первому выходу пол рности , второй выход которого соединен со вторыми входами блока вызывных сигналов и элемента И-НЕ, второй выход генератора через формирователь соединен с первым из последовательно соединенных линейных комплектов, каждЬ1й из которых содержит второй дешифратор пол рности , счетчик тактовых импульсов, коммутатор, регистр блока датчиков, регистр эталона, элемент ИЛИ и блок поразр дного сравнени , причем первый выход второго дешифратора пол рности соединен с первым входом коммутатора, первый выход которого соединен с первыми входами регистра блока датчиков и регистра эталона, а второй выход - с вторым входом регистра сдвига блока датчиков и через счетчик тактовых импульсов со вторым своим входом, входы блока поразр дного сравнени  соединены с группами выходов регистра эталона и 9 64 регистра блока датчиков, второй выход которого соединен со вторым входом элемента ИЛИ, первый вход которого соединен со вторым- выходом второго дешифратора Пол рности, а выход - со входом последующего линейного комплекта, а у последнего линейного комплекта - со входом дешифратора пол рности диспетчерского пункта, введены 13 каждом линей- ном комплекте второй и третий дешифратора , ключ, дополнительный регистр, второй элемент ИЛИ и второй элемент задержки , причем первый выход второго деши})ратора соединен с третьим входом коммутатора, второй выход второго дешифратора - с третьим входом регистра блока датчиков и входом третьего дешифратора , выход которого соединен со вторым входом ключа, первый которого подключен ко второму выходу регистра блока датчиков, а выход - ко второму входу ре1 истра эталона, первый выход блока поразр дного сравнени  соединен со вторым входом второго элемента ИЛИ и третьим входом первого элемента ИЛИ, второй выход блока поразр дного сравнени  соединен со вторым входом дополнительного регистра и первым входом второго элемента ИЛИ, выход которого через второй элемент задержки соединен с первым входом дополнительного регистра, третий вход которого соединен с третьим выходом второго деч1ифратора, четвертый вход дополнительного регистра соединен со вторым выходом третьего дешифратора , а выход - с-входом второго дешифратора , четвертый выход которого соединен с четвертым входом первого элемента ИЛИ. На чертеже показана функвдональна  схема предлагаемого устройства. Устройство содержит на диспетчерском пункте блок 1 вызывных сигналов, дешифратор 2, генератор 3, элемент И-НЕ 4, счетчик 5, регистр 6 сдвига, формирователь 7, дешифраторе пол рности, элемент 9 задержки, а на каждом линейном комплекте второй дешифратор 1О пол рности, счетчик 11 тактовых импульсов, коммутатор 12, второй дешифратор 13, регистр 14 блока датчиков, блок 15 поразр дного сравнени , регистр 16 эталона, линейный комплект 17, второй элемент 18 задержки , второй элемент ИЛИ 19, дополнительный регистр 2О, элемент ИЛИ 21, третий дешифратор 22, ключ 23, Устройство работает следующим образом . 59 Генератор вырабатьтает последоватепъ ностъ импульсов, которые поступают на входы формировател  7 и элемента 9 задерхоси . Формирователь 7 формирует импу сы положительной пол рности, которые поступают на вход первого пинёййого комплекта 17, проход т через второй деши4)втор 1О ирв рности, коммутатор 12 в поступают на первые входы регистра 14 блока датчиков и регистра 16 эталона. При поступлении каждого импульса на первые входы регистров 14 и 16 последние выдают записанные на них коды на входы блока 15 поразр дного сравнени . Возможны два случа . В обоих случа х все линейные комплекты 17 работают одинаково. 6. 6 В первом случае происходит сравнение кодов, записанных в регистрах 14 и 16, т, е. состо ние контролируемого пункта не измен етс . Сигнал положитепъ ной пол рности с первого выхода блока 15 поразр дного сравнени  поступает через элемент ИЛИ 21 в линию св зи с линейными комплектами 17. и череа второй элемент ИЛИ 19 и второй элек1ент 18 задержки на первый вход дополнительного регистра 2О. По этому сигналу содержимое дополнительного регистра 2О поступает на второй дешифратор 13, который анализирует поступивший код и в соответствии с этим выдает следующие сигналы со своих выходов. ПеречеН1 сигналов приведен в таблице.(54) DEVICE FOR ALARM-CONNECTED DEVICE The invention relates to intruder alarms and can be used to signal the states of dispersed objects having a common wired communication line. According to the main author. St. No. 873259, a device for signaling the state of dispersed objects is known, which contains a generator, a delay element, a ringing signal block, a decoder, a counter, a shift register and a driver at the control station, the first generator output connected to the formatter, the second generator output through the delay element connected to the first input of the shift register, the second input of which is connected to the output of the counter, and the output through the decoder is connected to the input of the ring signal block, and is connected in series on each of linear polarity decoder, clock counter, switch, sensor unit register, OR element, the first output of the second polarizer, is connected to the first input of the OR element, the second input of the decoder of the polarity is connected to the first input of the switch, the second input of which is connected to the output counter at the control room. The device contains a polarity descrambler and an NAND element, the first input of which is connected to the output of the delay element, the second input - to the first output of the decoder of the polarity, and also connected to the second input of the ring signal unit; the output of the NAND element is connected to the counter input , the second input of the polarity decoder is connected to the third input of the shift register, the input of the polarity decoder is connected to the output of the last linear set, the input of the first linear set is connected to the output of the imager, and on each linear set there is a one-bit comparison unit and a standard register, the first output of the switch is connected to the first inputs of the clock counter and the register of the sensor unit, the second input of which and the first input of the standard register are connected to the second, the output of the switch, the second input of the standard register and the second input of the OR element are connected to the second output of the register of the sensor unit, the first and second inputs of the one-bit comparison unit are connected respectively to the first outputs of the register of the sensor unit and the standard register, the third output of the element OR is connected ene to first output bit-wise comparison unit a second output of which is connected to rum l Auto switch entry. The known device has a high speed, however, does not provide a signaling of unstable conditions of controlled items. The purpose of the invention is to expand the functionality of the device by providing signaling of unstable conditions to control points. The goal is achieved by the fact that the device containing a ringing unit, a decoder, a generator, an NAND element, a counter, a shift register, a driver , the polarity decoder and the delay element, the first output of the generator through the delay element is connected to the first inputs of the shift register and the NAND element, the output of which is connected to the second through a counter the input of the shift register, the output of which through the decoder is connected to the first input of the signal block, the third input of the shift register is connected to the first output of the polarity, the second output of which is connected to the second inputs of the call signal unit and the NAND element, the second output of the generator is connected to the first output of the generator of series-connected linear sets, each of which contains a second polarity decoder, a clock counter, a switch, a register of the sensor unit, a reference register, an OR element, and a block bitwise comparison, the first output of the second polarity decoder is connected to the first input of the switch, the first output of which is connected to the first inputs of the register of the sensor unit and the standard register, and the second output - to the second input of the shift register of the sensor unit and through its second counter input, the inputs of the block of comparison are connected to the groups of outputs of the register of the standard and 9 64 registers of the sensor block, the second output of which is connected to the second input of the OR element, the first input of which is connected to the second The output is the output of the second Polarity decoder, and the output is with the input of the subsequent linear set, and for the last linear set with the input of the describer of the polarity of the control room, 13 of each linear set have the second and third decoder, a key, an additional register, the second element OR is the second delay element, the first output of the second deshi}) of the rator is connected to the third input of the switch, the second output of the second decoder to the third input of the register of the sensor unit and the input of the third decoder, the output of which is It is connected to the second input of the key, the first of which is connected to the second output of the register of the sensor unit, and the output to the second input of the register of the reference, the first output of the bit comparison unit is connected to the second input of the second OR element and the third input of the first OR element, the second output of the block This connection is connected to the second input of the additional register and the first input of the second OR element, the output of which is connected to the first input of the additional register through the second delay element, the third input of which is connected to the third the output of the second digitizer, the fourth input of the additional register is connected to the second output of the third decoder, and the output is connected to the input of the second decoder, the fourth output of which is connected to the fourth input of the first OR element. The drawing shows a functional diagram of the device. The device contains at the control station a ringing unit 1, a decoder 2, a generator 3, the element AND-NO 4, a counter 5, a shift register 6, a driver 7, a polarity decoder, a delay element 9, and on each linear set a second decoder 1O polarity , clock counter 11, switch 12, second decoder 13, sensor block register 14, bit comparison block 15, reference register 16, linear kit 17, second delay element 18, second OR 19 element, additional 2O register, OR 21 element, third decoder 22, key 23, Ustr ystvo works as follows. 59 The generator generates a sequence of pulses that are fed to the inputs of the former 7 and the element 9 of the dander. The shaper 7 generates positive polarity impulses that enter the input of the first pin set 17, pass through the second deshi4) sec 1O, switch 12 enters the first inputs of register 14 of the sensor unit and register 16 of the standard. When each pulse arrives at the first inputs of registers 14 and 16, the latter issue the codes recorded on them to the inputs of block 15 of the same comparison. Two cases are possible. In both cases, all linear sets 17 work in the same way. 6. 6 In the first case, the codes recorded in registers 14 and 16 are compared, i.e., the state of the controlled point does not change. The signal of positive polarity from the first output of block 15 of bitwise comparison is transmitted through the element OR 21 to the communication line with the linear sets 17. and through the second element OR 19 and the second delay element 18 to the first input of the additional register 2О. On this signal, the contents of the additional register 2O goes to the second decoder 13, which analyzes the received code and accordingly issues the following signals from its outputs. The list of signals is given in the table.

Единица в коде состо ни  означает изменение состо ни  контролируемого пункта в данном цикле опроса (последнему циклу соответствует младший разр д ).A unit in the status code means a change in the state of the item being monitored in a given polling cycle (the last cycle corresponds to the least significant bit).

Во втором спучае состо ние контролируемого объекта измен етс , т. е. сравнение кодов, записанных в регистрах 14 и 16, не происходит. Сигнал положительной пол рности со второго. выхода блока 15 поступает на второй вход регистра 2 О состо ний, в результате чего в его младший разр д записываетс  единиш . Этот же сигнал через второй элемент ИЛИ 19 и второй элемент 18 задержки поступает на первый вход дополнительного регистра 20, считыва  его содержимое на второй дешифратор 13. Дальнейша  работа линейного комплекта 17 определ етс  сигналами с выходов дешифратора 13, который анализирует поступивший код.In the second case, the state of the object being monitored changes, i.e., a comparison of the codes recorded in registers 14 and 16 does not occur. A positive polarity signal from the second. the output of block 15 is fed to the second input of the status register 2, as a result of which one is written to its low-order bit. The same signal through the second element OR 19 and the second delay element 18 arrives at the first input of the additional register 20, reading its content at the second decoder 13. Further operation of the linear set 17 is determined by signals from the outputs of the decoder 13, which analyzes the received code.

Назначение сигналов с выходов второго дешифратора 13 следующее. Сигнал с третьего выхода дешифратора 13 осуществл ет сдвиг содержимого дополнительного регистра 20 на один разр д, подготавлива  тем самым младший разр д дл  записи в него результатов сравнени  содержимого регистров 14 и 16 в следующем цикле опроса. Сигнал с первого выхода второго дешифратора 13 управл ет режимом работы линейного комплекта 17. В случае отсутстви  сигнала на этом выходе (О в таблице) линейный комплект 17 продолжает работу описанным выше образом. Сигнал, соответспвующий единице с выхода второго дешифратора 13 по вл етс  в случа х, когда состо ни  контролируемого объекта признаны неустойчивыми (анализируемые коды О1О1 или оно) или когда изменилось (устойчивое изменение - код 0111) состо ние контролируемого объекта.The purpose of the signals from the outputs of the second decoder 13 is as follows. The signal from the third output of the decoder 13 shifts the contents of the additional register 20 by one bit, thus preparing the lowest bit to write to it the results of comparing the contents of registers 14 and 16 in the next poll cycle. The signal from the first output of the second decoder 13 controls the operation mode of the line set 17. In the absence of a signal at this output (O in the table), the line set 17 continues operation in the manner described above. The signal corresponding to the unit from the output of the second decoder 13 appears in cases when the states of the monitored object are recognized as unstable (the analyzed O1O1 codes or it) or when the state of the monitored object has changed (stable change - code 0111).

Со второго выхода второго дешифратора 13 на третий вход регистра 14 блока датчиков и вход третьего дешифратор 22 поступает код, определ ющий вид изменени  состо ни  контролируемого объекта . В регистре 14 блока датчиков этот код записываетс  в специальные разр ды. Третий дешифратор 22 анализирует поступивший код и выдает сигналы на входы ключа 23 и дополнительного регистра 20, причем при поступлении на дешифратор 22 кодов 01 или 10 он формирует сигнал , по которому кпюч 23 запираетс , а при поступлении кода 11 - сигналы, по которым ключ 23 Ъткрьшаетс  и дополнительный регистр 20 устанавливаетс  в нулевое состо ние. Сигнал с четвертого выхода второго дешифратор 13 поступает на четвертый вход элемента ИЛИ 21 тогда, когда состо ние контролируемого объекта измен етс , но это изменение нельз  классифицировать как устойчивое. Этот сигнал предназначен дл  опроса состо ний после дуюших линейных комплектов 17. В случае, когда на третий вход комму татора 12 поступает сигнал от второго дешифратора 13, он подключает свой второ выход. Импульсы положительной пол рное ти поступают на вход счетчика 11 так- тйвых импульсов и второй вход регистра 14. Импульсы, поступаюшие на второй вход рюгистра 14, поразр дно считывают его содержимое на второй вход элемента ИЛИ 21 и первый вход ключа 23. Импульсы кода, считываемого из регистра 14, имеют отрицательную пол рность . Они через элемент ИЛИ 21 поступают в линию св зи с линейными комплеи тами 17. В случае, когда ключ 23 от крыт (случай устойчивого изменени  состо ни  контролируемого пункта), код нового состо ни  контролируемого пункта переписываетс  в регистр 16 эталона. Счетчик 11 выдает сигнал на коммутатор 12 после того, как на его вход поступит К импульсов ( К - число разр дов в регистре 14). По сигналу от счетчика 11 ком(1утатор 12 подключает свой первый выход. Таким образом, содержимое регистра 14 переписано в регистр 16 и передано в линию св зи с другими линейными комплектами 17. Через линейные комплекты 17 код состо ни  проходит по цепи: вход второго деши4ратора 10 пол рности, первый вход элемента ИЛ И 2 выход линейного комплекта 17. Обработка кода состо ни  контролируемого пункта на диспетчерском пункте происходит следующим образом. Импульсы кода состо ни  через дешифратор 8 пол рности поступают на третий вход регистра 6 сдвига. Запись кода в регистр 6 сдвига осуществл етс  следующим образом. Первый импульс кода состо ни  поступает на вход регистра 6 сдвига и записываетс  в его первый разр д . После этого происходит сдвиг содержимого регистра 6. Сдвигающие им- пульсы поступают на первый вход регист ра 6 от генератора 3 через элемент 9From the second output of the second decoder 13 to the third input of the register 14 of the sensor unit and the input of the third decoder 22, a code is received defining the type of state change of the monitored object. In register 14 of the sensor unit, this code is written into special bits. The third decoder 22 analyzes the received code and outputs signals to the inputs of the key 23 and additional register 20, and when a code 01 or 10 arrives at the decoder 22, it generates a signal by which the terminal 23 is locked, and when the code 11 is received, the signals by which the key 23 Z is closed and the additional register 20 is set to the zero state. The signal from the fourth output of the second decoder 13 enters the fourth input of the element OR 21 when the state of the object being monitored changes, but this change cannot be classified as stable. This signal is designed to interrogate the states after the blowing line sets 17. In the case when the signal from the second decoder 13 arrives at the third input of the switch 12, it connects its second output. The positive polar pulses are fed to the input of the counter 11 of the pulses and the second input of the register 14. The pulses fed to the second input of the registrar 14 read the contents of the second input of the element OR 21 and the first input of the key 23 bit. The pulses of the code read from register 14, have a negative polarity. They are transmitted through the OR 21 element to the link with the linear sets 17. In the case when the key 23 is open (the case of a steady change in the state of the controlled item), the code of the new state of the controlled item is rewritten into the register 16 of the standard. Counter 11 outputs a signal to switch 12 after K pulses arrive at its input (K is the number of bits in register 14). By a signal from the counter, 11 com (1outator 12 connects its first output. Thus, the contents of register 14 are rewritten to register 16 and transmitted to the communication line with other linear sets 17. Through the linear sets 17, the status code passes through the circuit: input of the second desirator 10 polarities, the first input of the IL-2 element and the output of the linear set 17. The processing of the state code of the controlled point at the control room is as follows: The state code pulses through the polarity decoder 8 arrive at the third input of the shift register 6. The code is written to the shift register 6 as follows: The first pulse of the state code is input to the shift register 6 and is written to its first bit. After that, the contents of register 6 are shifted. The shifting pulses are fed to the first input of register 6 from generator 3 through element 9

задержки. Подсчет количества записанных дешифратора. в регистр 6 импульсов осуществл ет счетчик 5. Подсчет происходит следующим образом. Так как импульсы кода состо ни  имеют отрицательную пол рность , на входы элемента И-НЕ 4 поступают импульсы только от элемента 9 задержки, следовательно, на вход счетчика поступают импульсы только в том случае, когда в регистре 6 осуществл етс  запись кода состо ни  линейного комплекта 17. Счетчик 5 вылает сигнал переполнени  и обнул етс  после поступлени  на его вход К импульсов. По сигналу от счетчика 5 содержимое регистра 6 считываетх:  на дешифратор 2 , а сам регистр 6 обнул етс . Код состо ни  через дешифратор 2 поступает на блок 1 вызывных сигналов, где отображаютс  номер линейного комплекта, вид изменени  состо ни  и текущее новое состо ние этого линейного комплекта. В случае, когда состо ни  контролируемых пунктов не измен ютс , импульсы положительной пол рности обрабатьгоают- с  на диспетчерском пункте следующим образом. Импульсы со второго выхода дешифратора 8 пол рности поступают на вторые входы блока 1 вызьюных сигналов и элемента И-НЕ 4. Блок 1 вызывных сигналов по этим сигналам определ ет исправность линии св зи с линейными комплектами. Указанные сигналы, поступа  на второй вход элемента И-НЕ 4 запрещают прохождение импульсов от линии 9 задержки на вход счетчика 5, Величина задержки, обеспечиваема  элементом 9, равна задержке импульса при прохождении линейных комплектов 17. Таким образом, предлагаемое устройство производит начальную обработку вида изменени  состо ни  контролируемого объекта на линейном комплекте. В результате этой обработки на диспетчерский пункт передаетс  информаци  об изменении состо ни  контролируемого объекта, причем указанна  информаци  передаетс  приустойчивом изменении состо ни  контролируемого пункта или при изменении его состо ни  по определенному закону. Вид закона изменени  состо ни  контро- лируемого пункта, при котором на диспетчерский пункт передаетс  его последнее состо ние, может задаватьс  на каждом линейном комплекте путем соответствук щей коммутации выходов его второгоdelays. Counting the number of recorded decoder. The register 6 pulses is performed by the counter 5. The counting is as follows. Since the state code pulses are negative polarity, only inputs of delay element 9 are received at the inputs of the NAND 4 element, therefore, the counter input pulses only when the state of the linear set is written in register 6 17. Counter 5 generates an overflow signal and zeroes after the K pulses at its input. By a signal from counter 5, the contents of register 6 are read: to decoder 2, and register 6 itself is zeroed. The status code through the decoder 2 is supplied to the ringing unit 1, where the linear set number, the type of state change and the current new state of this linear set are displayed. In the case when the states of the controlled points do not change, the positive polarity pulses are processed at the control point as follows. The pulses from the second output of the decoder 8 polarity are fed to the second inputs of the block 1 of vyznyy signals and the element IS-NOT 4. The ringing signal 1 of these signals determines the health of the communication line with linear sets. These signals, entering the second input element AND-NOT 4 prohibit the passage of pulses from the delay line 9 to the input of counter 5, the delay provided by element 9 is equal to the delay of the pulse during the passage of the linear sets 17. Thus, the proposed device performs the initial processing of the change state of the controlled object on the linear set. As a result of this processing, information about a change in the state of the controlled object is transmitted to the control room, and this information is transmitted by a susceptible change in the state of the controlled point or when its state changes according to a certain law. The type of the law of state change of the controlled point, at which its last state is transmitted to the control room, can be set on each linear set by the corresponding switching of the outputs of its second

Claims (1)

1. Авторское свидетельство СССР № 873259, кл. G08 В 25/ОО, 19.12.79 (прототип).1. USSR author's certificate number 873259, cl. G08 B 25 / OO, 12.19.79 (prototype).
SU803000118A 1980-10-31 1980-10-31 Device for signalling state of distributed objects SU942086A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803000118A SU942086A2 (en) 1980-10-31 1980-10-31 Device for signalling state of distributed objects

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803000118A SU942086A2 (en) 1980-10-31 1980-10-31 Device for signalling state of distributed objects

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU873259 Addition

Publications (1)

Publication Number Publication Date
SU942086A2 true SU942086A2 (en) 1982-07-07

Family

ID=20924508

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803000118A SU942086A2 (en) 1980-10-31 1980-10-31 Device for signalling state of distributed objects

Country Status (1)

Country Link
SU (1) SU942086A2 (en)

Similar Documents

Publication Publication Date Title
SU942086A2 (en) Device for signalling state of distributed objects
SU873259A1 (en) Device for signalling distributed object status
SU1043631A1 (en) Comparison device
SU1424001A1 (en) Data exchange device
SU1397936A2 (en) Device for combination searching
US3987437A (en) Key switch signal multiplexer circuit
SU1084749A1 (en) Device for tolerance checking of pulse sequences
SU1552171A1 (en) Device for comparison of numbers in residual classes system
SU1386849A1 (en) Device for converting signals of photoelectric transducer
SU637810A1 (en) Mn-digit number sorting arrangement
SU1439565A1 (en) Function generator
SU1659984A1 (en) Device for complex system situation control
SU444190A1 (en) Apparatus for calculating ordered selection functions
SU798815A1 (en) Device for comparing numbers
SU1264197A1 (en) Device for generating combinations
SU1545330A1 (en) Device for monitoring fibonacci p-codes
SU1363183A1 (en) Number comparison device
SU489104A1 (en) Device for comparing binary numbers
SU667966A1 (en) Number comparing device
SU1278811A1 (en) Situation control device
SU1661770A1 (en) Test generator
SU928386A1 (en) Device for remote indication of distributed objects state
SU1280602A1 (en) Information input device
SU1188789A1 (en) Storage with self-check
SU752328A1 (en) Binary number comparing device