SU934469A1 - Устройство дл вычислени логарифмических функций - Google Patents
Устройство дл вычислени логарифмических функций Download PDFInfo
- Publication number
- SU934469A1 SU934469A1 SU802995859A SU2995859A SU934469A1 SU 934469 A1 SU934469 A1 SU 934469A1 SU 802995859 A SU802995859 A SU 802995859A SU 2995859 A SU2995859 A SU 2995859A SU 934469 A1 SU934469 A1 SU 934469A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- counter
- output
- argument
- computing
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ЛОГАРИФМИЧЕСКИХ ФУНКЦИЙ
1
Изобретение относитс к вычислительной технике, а именно к устройствам воспроизведени функций на основе полигональной аппроксимации, и может найти применение в измерительной аппаратуре, в специализированных вычислител х, линеаризатррах и т.п.
Известно цифровое устройство дл воспроизведени функций на основе кусочно-линейной аппроксимации, содержащее цифровой управл емый преобразователь , счетчик участков, дешифратор и запоминак цее устройство, которое обеспечивает воспроизведет ние логарифмической функции 1 3«
Недостаток данного устройства - значительный объем запоминающего устройства при повышенной точности воспроизведени .
Наиболее близким к предлагаемому .по технической сущности вл етс устройство, предназначенное дп воспроизведени логарифмической функции , которое содержит узел запуска с включенным на входе генератором счетш гх импульсов, первый, второй и третий двоичные умножители, схему коррекции погрешности и счетчики аргумента и функции 2 },
Недостатком известного устройства вл етс сложность, что снижает надежность и эффективность использовани оборудовани , затрудн ет реализацию его в интегральном исполнении и расширение его возможностей.
Цель изобретени - упрощение устройства .
Поставленна цель достигаетс тем, что устройство, содержащее счетчик аргумента, счетчик функции, генератор импульсов, ключ, три группы элементов И, регистр сдвига, дешифратор , блок пам ти и сумматор импульсов , причем выход генератора импульсов соединен с информационным входом ключа, управл ющий вход которого соединен с выходом счетчика аргумента , вход которого соединен с выходами элементов И первой группы, первые входы элементов И которой соединены с и 1кодами регистра сдвига , выход дешифратора соединен со входом блока пам ти, выход младшего разр да которого соединен с упрал ющим входом сумматора импульсов, выход блока пам ти соединен с первыми входами элементов И второй группы, выход сумматора импульсов со входом счетчика функхщи, информационные входы сумматора импульсов соединены с ш 1ходами элементов И второй и третьей групп, а входы элементов И третьей группы со входами устройства, дв,оичный счетчик, вход которого соединен с выходом ключа, выходы двоичного счетчика соединены со вторыми входами элементов И nepacrfi, второй и третьей групп, выходы старших разр дов двоичного счетчика соединеиэ со входами дешифратора, выход перемножени двоичного счетчика соединен со входом регистра сдвига .
йа чертеже представлена блоксхема устройства,
Устройстао содержит генератор I импульсов, кцюч 2, двоичный счетчик 3, регистр 4 сдвига, группы элементов И, дешифратор 8, блок 9 пам ти , сумматор 10 импульсов; счетчи 11 аргумента, счетчик 12 функции, вход 13 пуска, вход 1-4 знака суммировани сумматора и вход 15 кода посто нного числа,
Предпагаемое устройство работаел следуьлцим образом.
Коэффициент пересчета счетчика П аргумента устанавливаетс равным текущему значению аргумента, а в девый разр д регистра 4, который упpaJaл eт старшим элементом И группы 7, записываетс 1 счетчик 3 устанавливаетс в нулевое состо ние а в счетчик П аргумента записываетс 1. При подаче команды Пуск на вход 13 ключ 2 открываетс и счетные импульсы с выхода генератор I поступают на вход двоичного счетчика 3, за один цикл переполнени которого в устройстве осуществл ютс следующие процессы:
-с выхода группы 5 поступает заданное число импульсов)
-с выхода группы 6 поступает корректирующа последовательность импульсов , котора на первой половине участка аппроксимации складываетс с основной импульсной последовательностью , а на второй половине участка аппроксимации вычитаетс из нее, благодар чему погрешности аппроксимации уменьшаютс при четырех участках коррекции на пор док-, - с выхода старшего разр да двоичного счетчика 3 на выход регистра 4 поступает 1, 2, 4, 8 и т.д. импульсов в зависимости от номера участка аппр оксимации.
Таким образом, за врем обработки каждого участка аппроксимации на вход счетчика 12 функции поступает число импульсов, равное прин тому шагу квантовани в выбранном масштабе, а на вход счетчика 11 аргумента поступает число импульсов, удваивающеес на каждом последующем участке.
Можно показать, что условие
К - -Я.. gt :, « дх ,п-4) f,i...r.
обеспечивает совпадение исходной и полигональной функций в каждом из узлов аппроксимации.
По переполнении счетчика 11 аргумента ключ 2 запираетс , в счетчике 12 функции фиксируетс ее искомое значение и работа устройства заканчиваетс .
Введенные св зи между узлами, число которых существенно уменьшено, позвсзэт ет обеспечить функционирование предлагаемого устройства при сохранении его функциональных возможностей .
Claims (2)
1.Враго Е.Н. Методы цифровой обработки ии4 ормащ|и. М, , 1976, с. 55, рис. 23.
2.Авторское свидетельство СССР № 7I4A10, кл. G 06 F 7/38, 1980 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802995859A SU934469A1 (ru) | 1980-08-15 | 1980-08-15 | Устройство дл вычислени логарифмических функций |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802995859A SU934469A1 (ru) | 1980-08-15 | 1980-08-15 | Устройство дл вычислени логарифмических функций |
Publications (1)
Publication Number | Publication Date |
---|---|
SU934469A1 true SU934469A1 (ru) | 1982-06-07 |
Family
ID=20922946
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802995859A SU934469A1 (ru) | 1980-08-15 | 1980-08-15 | Устройство дл вычислени логарифмических функций |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU934469A1 (ru) |
-
1980
- 1980-08-15 SU SU802995859A patent/SU934469A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0199088B1 (en) | Method and apparatus for modifying a run-length limited code | |
EP0061345A2 (en) | Processing circuits for operating on digital data words which are elements of a Galois field | |
US6745219B1 (en) | Arithmetic unit using stochastic data processing | |
US3652957A (en) | Adaptive delta modulator | |
SU934469A1 (ru) | Устройство дл вычислени логарифмических функций | |
ATE149762T1 (de) | Teiler zur division eines ersten polynoms durch ein zweites | |
CN113031917B (zh) | 一种高速概率计算乘法器和计算方法 | |
JPS57197961A (en) | Conversion system for image data | |
SU1667059A2 (ru) | Устройство дл умножени двух чисел | |
SU1492478A1 (ru) | След щий аналого-цифровой преобразователь | |
SU1013953A1 (ru) | Устройство дл вычислени показательной функции | |
SU800923A1 (ru) | Цифровой синусно-косинусный преобразователь | |
EP0205351B1 (en) | A mean square estimation circuit and a method of estimating the mean square of a succession of words | |
SU1550531A1 (ru) | Устройство дл выполнени операций над полиномами в конечных пол х | |
RU2013001C1 (ru) | Преобразователь код-напряжение | |
SU824200A1 (ru) | Суммирующее устройство | |
SU809154A1 (ru) | Преобразователь полиадического кодаВ КОд СиСТЕМы ОСТАТОчНыХ КлАССОВ | |
SU433512A1 (ru) | ||
SU928347A1 (ru) | Цифровой функциональный преобразователь | |
SU391560A1 (ru) | Устройство для возведения в квадрат | |
EP0649093B1 (en) | Logic gate testing | |
SU744607A1 (ru) | Стохастический интегратор | |
SU842974A1 (ru) | Способ контрол магнитных накопителейС зАпиСью СигНАлА пО дВуМ уРОВН М | |
JPS60185431A (ja) | デイジタル信号変換装置 | |
SU401994A1 (ru) | УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ |