SU930590A1 - Цифровой фильтр двоичного сигнала - Google Patents
Цифровой фильтр двоичного сигнала Download PDFInfo
- Publication number
- SU930590A1 SU930590A1 SU802945628A SU2945628A SU930590A1 SU 930590 A1 SU930590 A1 SU 930590A1 SU 802945628 A SU802945628 A SU 802945628A SU 2945628 A SU2945628 A SU 2945628A SU 930590 A1 SU930590 A1 SU 930590A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- binary signal
- reversible counter
- counter
- inverter
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
(5) ЦИФРОВОЙ ФИЛЬТР ДВОИЧНОГО СИГНАЛА
I
Изобретение относитс к радиотехнике , в частности к устройствам передачи данных.
Известно устройство дл защиты телеграфной аппаратуры от дроблений принимаемых сигналов, содержащее выделитель фронтов, устройство задержки , первый триггер, элемент И, счетчик, второй триггер, узел формировани сигнала запрета
Недостаток этого устройства заключаетс в сложности конструктивного выполнени и низкой помехоустойчивости .
Известен цифровой фильтр двоичного сигнала, содержащий триггер, реверсивный счетчик, два элемента И и инвертор, причем информационный вход устройства соединен со входом сложени реверсивного счетчика непосредственно , а со входом вычитани - через инвертор 2|.
Однако это устройство характеризуетс недостаточной помехоустойчивостью , поскольку вносит искажени при фильтрации двоичных сигналов , пораженных пакетами импульсных помех.
Целью изобретени вл етс повышение помехоустойчивости устройства .
Дл этой цели в цифровом фильтре двоичного сигнала, содержащем реверсивный счетчик, элементы И, первый вход первого из которых подключен к входной шине непосредственно , а первый вход второго элемента И - через инвертор, между выходами элементов И и запрещающим входом реверсивного счетчика включен элемент ИЛИ, вход сложени реверсивного счетчика подключен к входной шине, вход вычитани - к выходу
;инвертора, пр мые разные выходы - к /другим входам первого элемента И, а инверсные разр дные выходы - к другим входам второго элемента И.
На чертеже представлена структура электрическа схема цифрового ильтра двоичного сигнала.
Цифровой фильтр двоичного сигнала содержит реверсивный счетчик 1 j со счетным входом 2, управл ющими входами сложени , вычитани и запрещающим , элементы И 3 и инвертор 5, элемент ИЛИ 6, входную шину 7 подсоединенную к первому входу пер- Q вого элемента И 3 и входу сложени реверсивного счетчика 1 непосредственно , а к первому входу второго элемента И А и входу вычитани ре- версивного счетчика 1 - через ин- 5 вертор 5, причем все остальные входы первого элемента И 3 соединены соответственно с пр мыми разр дными выходами, а второго элемента И 4с инверсными разр дными выходами ре- о аерсивного счетчика 1, запрещающий вход которого подключен к выходу эле. «(ента ИЛИ 6, входы которого соединены соответственно с выходами эле ((leHTOB И 3 и i, причем выход 8 цифдового фильтра подключен к пр мому §ыходу последнего разр да реверсив «ого счетчика 1 .
Цифровой фильтр работает следуюим образом.
Двоичный сигнал, подлежащий фильт-ации от кратковременных импульсных омех (одиночных и сгруппированных пакеты), воздействует на вход слоени реверсивного счетчика 1, перый вход первого элемента И Зи вход нвертора 5- На счетный вход 2 реверсивного счетчика 1 подаетс поседовательность тактирующих импульсов с периодом следовани ut t/2 , ° где t - длительность элементарной
посылки (бита) двоичного
сигнала; п - количество двоичных разр дов
реверсивного счетчика 1. Если потенциал двоичного сигнала на входе 7 фильтра соответствует логической единице, реверсивный счетчик 1 работает в режиме сложенр так тирующих импульсов. Как только раз 50 р дна сетка реверсивного счетчика 1 будет заполнена наполовину, т.е. на пр мом выходе последнего разр да реверсивного счетчика 1 установитс потенциал логической единицы, на вы- 55 ход О фильтра будет передано значение логической единицы, которое поддерживаетс неизменным, пока ревер
сивный счетчик 1 работает в режиме сложени .
Во избежание переполнени реверсивного счетчика 1 при сложении все его пр мые выходы подключены к соответствующим входам первого элемента И 3, выходной потенциал которого воздействует через элемент ИЛИ на запрещающий вход реверсивного сче чика 1 и блокирует счет тактирующих импульсов в направлении сложени , если реверсивный счетчик 1 заполнен.
Если потенциал двоичного сигнала на входе 7 фильтра мен етс от логической единицы к логическому нулю, реверсивный счетчик 1 переводитс в режим вычитани , так как потенциал логической единицы с выхода инвертора 5 воздействует на вход вычитани реверсивного счетчика 1, в то врем как на входе сложени действует потенциал логического нул . Логический нуль на выходе 8 устройства по витс , как только реверсивный счетчик 1 окажетс заполненным менее чем на половину своей емкости. Если в режиме вычитани все разр ды реверт сивного счетчика 1 окажутс в состо нии логического нул , на всех его инверсных выходах установ тс потенциалы логической единицы, что приведет к по влению потенциала логической еди:ницы на выходе второго элемента И 4,ко торый через элемент ИЛИ 6 воздействует на запрещающий вход реверсивного счетчика 1. и останавливает вычитание тактирующих импульсов из содержимого счетчика.
Цифровой фильтр не пропускает на выход 8 одиночные помехи, длительностью менее ut-2 , где at - период следовани тактирующих импульсов , а также почти кратковременных импульсных помех, суммарна длительность которых на любом интервале длительностью не превышает той же величины .
Claims (2)
- Предлагаемый фильтр проще и технологичнее в изготовлении, а также более стабилен в работе по сравнению с известным. Кроме того, предлагаемы фильтр не требует перестройки при изменении длительности элементарной посылки входного сигнала. В этом случае достаточно изменить период д t тактирующих импульсов, подаваемых на вход 2. В отличие от известного устройства дл устранени дроблений предлагаемый фильтр не вносит искажении в двоичный сигнал, если последний сопровождаетс пачками импульсных помех. Формула изобретени Цифровой фильтр двоичного сигнала , содержащий реверсивный счетчик, элементы И, первый вход первого из которых подключен к входной шине не посредственно, а первый вход второго элемента И - через инвертор, о т личающийс тем, что, с целью повышени помехоустойчивости, между выходами элементов И и запре9 ( дающим входом реверсивного счетчика включен элемент ИЛИ, вход сложени реверсивного счетчика подключен к входной шине, вход вычитани - к выходу инвертора, пр мые разр дные выходы ,- к другим входам первого элемента И, а инверсные разр дные выходы - к другим входам второго элемента И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N- 493930, кл. Н Qit L 1/10, 1975.
- 2.Авторское свидетельство СССР К- 628621, кл. Н L 27/10, 1978 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802945628A SU930590A1 (ru) | 1980-06-20 | 1980-06-20 | Цифровой фильтр двоичного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802945628A SU930590A1 (ru) | 1980-06-20 | 1980-06-20 | Цифровой фильтр двоичного сигнала |
Publications (1)
Publication Number | Publication Date |
---|---|
SU930590A1 true SU930590A1 (ru) | 1982-05-23 |
Family
ID=20904093
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802945628A SU930590A1 (ru) | 1980-06-20 | 1980-06-20 | Цифровой фильтр двоичного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU930590A1 (ru) |
-
1980
- 1980-06-20 SU SU802945628A patent/SU930590A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU930590A1 (ru) | Цифровой фильтр двоичного сигнала | |
SU1415430A1 (ru) | Цифровой фильтр двоичного сигнала | |
SU1444955A1 (ru) | Устройство дл приема информации | |
SU1406790A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
RU2013858C1 (ru) | Устройство для регенерации импульсов | |
SU1117824A1 (ru) | Цифровой частотно-фазовый дискриминатор | |
SU1422363A1 (ru) | Цифрова регулируема лини задержки | |
SU961151A1 (ru) | Недвоичный синхронный счетчик | |
SU1234973A1 (ru) | Устройство дл декодировани кода Манчестера | |
SU743180A1 (ru) | Умножитель частоты с переменным коэффициентом умножени | |
SU687620A1 (ru) | Приемник дискретных сигналов | |
SU565300A1 (ru) | Цифровой нерекурсивный фильтр | |
SU926773A1 (ru) | Устройство дл приема сигналов амплитудной телеграфии | |
SU1200302A1 (ru) | Устройство дл определени положени числа на числовой оси | |
SU671034A1 (ru) | Делитель частоты импульсов на семь | |
SU455494A1 (ru) | Счетчик с коэффициентом счета 2+1 | |
SU1269244A1 (ru) | Устройство дл устранени дребезга контактов | |
SU1067610A2 (ru) | Детектор частотно-манипулированных сигналов | |
SU1045242A1 (ru) | Устройство дл приема информации | |
SU560222A1 (ru) | Устройство дл преобразовани двоичного кода в код гре и обратно | |
RU1798906C (ru) | Широтно-импульсный модул тор | |
SU799120A1 (ru) | Устройство задержки и формировани иМпульСОВ | |
SU1172060A1 (ru) | Устройство дл детектировани сигналов двойной частотной телеграфии | |
SU1239843A1 (ru) | Устройство дл преобразовани серии импульсов | |
SU843248A2 (ru) | Двоично-дес тичное пересчетноеуСТРОйСТВО |