SU1117824A1 - Цифровой частотно-фазовый дискриминатор - Google Patents

Цифровой частотно-фазовый дискриминатор Download PDF

Info

Publication number
SU1117824A1
SU1117824A1 SU833577525A SU3577525A SU1117824A1 SU 1117824 A1 SU1117824 A1 SU 1117824A1 SU 833577525 A SU833577525 A SU 833577525A SU 3577525 A SU3577525 A SU 3577525A SU 1117824 A1 SU1117824 A1 SU 1117824A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
static register
outputs
counter
Prior art date
Application number
SU833577525A
Other languages
English (en)
Inventor
Владимир Григорьевич Аристов
Борис Георгиевич Иванов
Сергей Васильевич Матвеев
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU833577525A priority Critical patent/SU1117824A1/ru
Application granted granted Critical
Publication of SU1117824A1 publication Critical patent/SU1117824A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ЦИФРОВОЙ ЧАСТОТНО-ФАЗОВЫЙ ДИСКРИМИНАТОР, содержащий два RS триггера , три элемента И-НЕ, счетчик, статический регистр, элемент ИСКЛЮЧАЩЕЕ ИЛИ, формирователь коротких импульсов, три элемента ИЛИ и блок запрета, причем вход установки нул  счетчика  вл етс  входом опорных сигналов, а счетный вход счетчика .  вл етс  входом счетных импульсов, выходы счетчика соединены с К входами статического регистра, вход записи которого  вл етс  входом цифрового частотно-фазового дискриминатора , а выходы гп старших разр дов - с m входами элемента ИСКПЮЧАЩЕЕ ИЖ, (гп+1)-й вход которого соединен с пр мым выходом (К+1)-го знакового разр да статического регистра, с входом формировател  коротких импульсов и первым входом первого элемента ИЛИ, второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с первым входом первого элемента И-НЕ и с первым входом второго элемента ИЛИ, второй вход которого соединен с инверсным выходом (К+1)-го знакового разр да статического регистра и первым входом третьего элемента ШШ, причем выход формировател  коротких импульсов соединен с вторым входом элемента И-НЕ, выход которого соединен с R-входов перво . го R5-триггера, S-вход которого сое.динен с выходом первого элемента ИЛИ, третий вход которого соединен с пр мым выходом второгоRS-триггера, S-вход которого соединен с выходом второго элемента ШШ, третий вход которого соединен с пр мым выходом nepBoroRS- триггера, инверсный выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с -инверсным выходом второго Я 5-триггера и первым входом третьего элемента И-НЕ, вто- j рой вход которого соединен с выходом элемента ИЛИ, второй вход которого C/J соединен с выходом второго элемента И-НЕ и управл ющим входом блока запрета , йнформадионные входы которого соединены с выходами К разр дов статического регистра, причем выходы блока запрета и второго элемента И-НЕ  вл ютс  информационными выходами частотно-фазового дискриминатора , а выход третьего элемента И-НЕ  вл етс  выходом знакового разр да, о т л и ч а ю щ и и с   тем, что, с целью повышени  коэффициента передачи, введены дополнительный формирователь коротких импульсов и четвертый элемент И-НЕ, причем инверсный выход (К+1)-го знакового разр да статического регистра соединен через дополнительный формирователь коротких импульсов с первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом элемент а ИСКЛЮЧАЮЩЕЕ ШШ, выход -с R-входом второгоК&-триггера.

Description

f
Изобретение относитс  к радиотехнике и может использоватьс  в цифровых системах фазовой автоподстройки частоты (ФАПЧ).
Известен фазовый дискриминатор, содержагций два канала, последовательно соединенные формирователь импульсов , первый элемент И, второй элемент И, триггер, причем выход формировател  импульсов каждого канала подключен к соответствующему входу дополнительного триггера, сооветствующий выход которого подключе к второму входу первого элемента И каждого канала, а второй вход триггера одного канала соединен с выходом , первого элемента И другого канала , а выход триггера одного канала подключен к второму входу второго элемента И другого канала, причем выход триггера одного канала подключен к одному входу элемента И-НЕ непосредственно, а выход триггера второго канала подключен к второму входу элемента И-НЕ через дополнительный элемент И-НЕ, к другому входу которого подключен пр мой выход дополнительного триггера lj .
Недостатком этого фазового дискриминатора  вл етс  низка  помехоустойчивость , так как при периодическом пропадании сигнала на входе фазового дискриминатора, вызванного например, глубокими амплитудными флуктуаци ми, происход т ложные переходы из режима сравнени  фаз в режим сравнени  частот. Кроме того, такой фазовый дискриминатор с последовательностью широтногмодулированных импульсов на выходе не обеспечивает подавление гармоник частоты опоры.
Наиболее близким к предложенному техническому решению  вл етс  цифровой частотно-фазовый дискриминатор , содержащий два RS-триггера, три элемента И-НЕ, счетчик, статический регистр, элемент ИСКЛЮЧАЮЩЕЕ ШШ, формирователь коротких иМпульсов , три элемента ИЛИ, и блок з прета, причем вход установки  вл етс  входом опорных сигналов, счетный вход счетчика  вл етс  входом счетных импульсов, а выходы счетчика соединены с К входами статического регистра, вход записи которого  вл етс  входом цифрового частотнофазового дискриминатора, а входы m старших разр дов - с ш входами эле178242
мента ИСКЛЮЧАЮЩЕЕ ИДИ, ()-й вход которого соединен с пр мым выходом (К+1)-го знакового разр да статического регистра, с входом формирова5 тел  коротких импульсов и первым входом первого элемента ИЛИ, второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с первым входом первого элемента И-НЕ и с
10 первым входом второго элемента ИЖ, второй вход которого соединен с инверсным выходом (К+1)-го знакового разр да статического регистра и первым входом третьего элемента ИЛИ, i
15 причем выход формировател  коротких импульсов соединен с вторым входом первого элемента И-НЕ, выход .которого соединен с R-входом первого R6 триггера ,5 -вход которого соединен с
0 выходом первого элемента ШШ, третий вход которого соединен с выходом второго RS-триггера,5-вход которого соединен с пр мым выходом второго элемента ИЛИ, третий вход которого
5 соединен с пр мым выходом первого Я5-триггера, инверсньй выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с инверсным выходом второго
Q RS-триггера и первым входом третьего элемента Й-НЕ, второй вход которого соединен с выходом третьего элемента ИЛИ, второй вход которого соединен с выходом второго элемента И-НЕ и управл ющим входом блока запрета, информационные входы которого соединены с выходами k разр дов статического регистра, причем выходы блока запрета и второго элемента И-НЕ  вл .. ютс  информационными выходами цифрового частотно-фазового дискриминатора , а выход третьего элемента И-НЕ  вл етс  выходом знакового разр да , при этом выход первого элемента И-НЕ соединен с R -входом второго RS-триггера И.
Однако известный частотно-фазовый дискриминатор имеет недостаточный коэффициент передачи.
Цель изобретени  - повьшение ко0 эффициента передачи.
Эта цель достигаетс  тем, что в цифровой частотно-фазовый дискриминатор , содержащий дваКЗ -триггера, три элемента И-НЕ, счетчик, статичес5 кий регистр, элемент ИСКПЮЧАКЯЦЕЕ ШШ, формирователь коротких импульсов, три элемента ИЛИ и блок запрета, причем вход установки нул  счетчика  вл етс  входом опорных сигналов, а счетный вход счетчика  вл етс  входо Учетных импульсов, выходы счетчика соединены с k входами статического регистра, вход записи которого  вл е с  входом цифрового частотно-Фазового дискриминатора,, а выходы тп старших разр дов - cm -входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, (т+1)-:й вход котр.рого соединен с пр мым выходом (К+1)-г знакового разр да статического регистра, с входом формировател  коротких импульсов и первым входом пер вого элемента ИЛИ, второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с первым входом пер вого элемента И-НЕ и с первым входом второго элемента ИЛИ, второй вхо которого соединен с инверсным выходом (К+1)-го знакового разр да статического регистра и первым входом третьего элемента ИЛИ, . причем выход формировател  коротких импульсов соединен с вторым входом первого эле мента И-НЕ, выход которого соединен с 8 -входом первого R5-триггера, 5-вход которого соединен с выходом первого элемента ИЛИ, третий вход которого соединен с пр мым выходом второго RS-триггера,5-вход которого соединен с выходом второго элемента ИЛИ, третий вход которого соединен с пр мым выходом первого R5-триггера инверсный выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с инверсным выходом второго RS -триггера и вторым входом третьего элемента И-НЕ, второй вход которого соединен с выходом третьего элемента ИЛИ, вто рой вход которого соединен с выходом второго элемента И-НЕ и управл ющим входом блока запрета, информационные входы которого соединены с выходами k разр дов статического регистра , причем вьпсоды блока запрета и второго элемента И-НЕ  вл ютс  информационными выходами цифрового час тотно-фазового дискриминатора, а выход третьего элемента И-НЕ  вл етс  выходом знакового разр да, введены дополнительный формирователь коротких импульсов и четвертый элемент И-НЕ, причем инверсный выход (K-tD-ro знакового разр да статического регистра соединен через до полнительный формирователь коротких импульсов с первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а выход - с R -входом второго R5-триггера. На чертеже прибедена структурна  электрическа  схема предложенного цифрового частотно-фазового дискриминатора . Цифровой частотно-фазовый дискриминатор содержит счетчик 1, вход 2 счетных импульсов, 3 опорных сигналов, статический регистр 4, вход 5 входных сигналов, элемент ИСКЛЮЧАЩЕЕ, ИЛИ 6, формирователь 7 коротких импульсов, первый, второй, третий элементы ИЛИ 8-10, блок 11 запрета, первый, второй R5-триггеры 12 и 13, первый, второй, третий, четвертый элементы И-НЕ 14-17, дополнительный формирователь 18 коротких импульсов. Цифровой частотно-фазовый дискриминатор работает следующим образом. . Опорными сигналами, поступающими от входа 3 на вход установки нул  счетчика 1, на выходах последнеro устанавливаютс  нули. На счетный вход счетчика 1 по входу 2 поступают счетные импульсы. При этом частота счетнык импульсов определ етс  2f 7 -1 j к выражением if.. -,р где 2 -1 емкость счетчика 1, Т - период опорных сигналов. В момент прихода по входу 5 входного импульса на вход 3 информаци  из счетчика 1 записываетс  в статический регистр 4. Если частота входных импульсов, поступающих по входу 5, больше частоты опорных сигналов, поступающих по входу 3 (igx on разность фаз этих сигналов убывает от цикла к циклу и достигает нижнего порога . в момент времени, когда количество счетных импульсов, записанных в статический регистр 4, буде- удорлетвор ть неравенству W 2 72-2 В этом случае в п старших и (К+1)-м знаковом разр де статического регистра 4 будут нули. Нуль по витс  на выходе элемента ИСКЛЮЧАЮП1ЕЕ ИЛИ 6 и через открытый первый элемент ИЛИ 8 на5 -входе (установка в 1) первого RS -триггера 12. Первый 6-три ггер 12 включитс  и закроет второй элемент ИЛИ У, исключив включение второго RS-триггера 13 до сброса первого i S-триггера 12. На выходе третьего элемента ИЛИ 10 будет 1, 5 на выкоде третьего элемента И-НЕ 16 т.е. на выходе знакового разр да, будет О, на выходе второго элемента И-НЕ 15, т.е. в старшем разр де выходного кода,tбудет t котора  отключит младшие разр ды выходного кода, поступающего через блок 11 за прета. Сброс первого RS -триггера 12 про изойдет, когда 0 станет меньше1огт при переключении знакового разр да статического регистра 4 на линейном участке характеристики цифрового частотно-фазового дискриминатора, когда в статическом регистре 4 зна ковый разр д (К+1) переключитс  с О на 1 (передний фронт) и в w старших разр дах по витс  хот  бы один нуль. В этом случае с выхода формировател  7, работающего по переднему фронту, через открытый первый элемент И-НЕ 14 короткий импуль пройдет на R -вход R5 -триггера 12 и установит его в состо ние О (выключено ) , при этом в старшем разр де вь ходного кода по вл етс  нуль, который включает младшие разр ды вы ходного кода, поступающего через блок 11 запрета. Таким образом формируетс  одна пол рность частотной дискриминационной характеристи ки. Если частота входных импульсов меньше частоты опорных импульсов () то разность фаз этих сигналов возрастает от цикла к циклу . Верхний порог удо,влетвор ет неравенству N .Z 2 , что соответ ствует по влению единиц в m старших и (К+1)-м знаковом разр де стати4 ческого регистра 4. В этом случае второй R5 гтриггер 13 включен, а первый R5 -триггер 12 выключен. В старшем разр де выходного кода и в знаковом разр де устанавливаетс  1, младшие разр ды выходного кода отключены . Сброс RS-триггера 13 произойдет, когда ign станет больше ig при переключении инверсного знакового разр да статического регистра 4 на линейном участке характеристики цифрового частотно-фазового дискриминатора , когда инверсный знаковый на 1 (пер д переключитс  с редний фронт) и в старших разр дах по витс  хот  бы одна 1, ВЭТом случае с выхода дополнительного формировател  18, работающего по переднему фронту, через открытый четвертый элемент И-НЕ 17 короткий импульс пройдет на R-вход второго R S-триггера 13 и установит его в состо ние О (выключено), при этом в старшем разр де выходного кода по витс  нуль, который включает младшие разр ды выходного кода, поступающего через блок 11 запрета. Таким образом формируетс  друга  пол рность частотной характеристики. Предлагаемый цифровой частотнофазовый дискриминатор обладает более высоким быстродействием за счет отсутстви  сбросов выходной информации и фиксации максимального ее значени  в режиме сравнени  частот и более высоким коэффициентом передачи. Использование изобретений позволит по сравнению с известным значительно повысить быстродействие цепи фазовой автоподстройки частоты,,за счет более быстрой обработки информации.
l
1
г
ц
Li
ПП ч I j III
ТгПл

Claims (1)

  1. ЦИФРОВОЙ ЧАСТОТНО-ФАЗОВЫЙ ДИСКРИМИНАТОР, содержащий два RS триггера, три элемента И-НЕ, счетчик, статический регистр, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, формирователь коротких импульсов, три элемента ИЛИ и блок запрета, причем вход установки нуля счетчика является входом опорных сигналов, а счетный вход счетчика . является входом счетных импульсов, выходы счетчика соединены с К входами статического регистра, вход записи которого является входом цифрового частотно-фазового дискриминатора, а выходы m старших разрядов - с ГП входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, (п)+1)-й вход которого соединен с прямым выходом (К+1)-го знакового разряда статического регистра, с входом формирователя коротких импульсов и первым входом первого элемента ИЛИ, второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ . ИЛИ, с первым входом первого элемента И-НЕ и с первым входом второго элемента ИЛИ, второй вход которого соединен с инверсным выходом (К+1)-го знакового разряда статического регистра и первым входом третьего элемента ИЛИ, причем выход формирова- теля коротких импульсов соединен с вторым входом элемента И-НЕ, выход которого соединен с R-входом первого R5 -триггера, S-вход которого сое,динен с выходом первого элемента ИЛИ, третий вход которого соединен с прямым выходом второгоRS-триггера, S-вход которого соединен с выходом второго элемента ИЛИ, третий вход которого соединен с прямым выходом nepBoroRS- триггера, инверсный выход которого соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с-инверсным выходом второго R 5-триггера и первым входом третьего элемента И-НЕ, вто- § рой вход которого соединен с выходом элемента ИЛИ, второй вход которого соединен с выходом второго элемента И-НЕ и управляющим входом блока запрета, информационные входы которо- 2 го соединены с выходами К разрядов статического регистра, причем выходы блока запрета и второго элемента И-НЕ являются информационными выходами частотно-фазового дискриминатора, а выход третьего элемента И-НЕ является выходом знакового разряда, о т л и ч а ю щ и й с я тем, что, с целью повышения коэффициента передачи, введены дополнительный формирователь коротких импульсов и четвертый элемент И-НЕ, причем инверсный выход (К+1)-го знакового разряда статического регистра соединен через дополнительный формирователь коротких импульсов с первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом элемент а ИСКЛЮЧАЮЩЕЕ ИЛИ, выход -с R-входом второгоЙ&-триггера.
    *4
    IS
    ИЛИ, (т+1)-й вход с прямым выходом
SU833577525A 1983-04-07 1983-04-07 Цифровой частотно-фазовый дискриминатор SU1117824A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833577525A SU1117824A1 (ru) 1983-04-07 1983-04-07 Цифровой частотно-фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833577525A SU1117824A1 (ru) 1983-04-07 1983-04-07 Цифровой частотно-фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU1117824A1 true SU1117824A1 (ru) 1984-10-07

Family

ID=21058462

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833577525A SU1117824A1 (ru) 1983-04-07 1983-04-07 Цифровой частотно-фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU1117824A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 546087, кл. Н 03 Р 13/00,17.11.75. 2. Авторское свидетельство SCCP № 1027798, кл. Н 03 D 13/00,08.02.83 (прототип). *

Similar Documents

Publication Publication Date Title
US3571712A (en) Digital fsk/psk detector
GB1499580A (en) Digital device for detecting the presence of an nrz message
SU1117824A1 (ru) Цифровой частотно-фазовый дискриминатор
US3145292A (en) Forward-backward counter
US4322686A (en) Frequency comparator circuit
RU2050695C1 (ru) Центральная станция системы радиосвязи с подвижными объектами
SU1256139A1 (ru) Цифровой частотно-фазовый дискриминатор
SU1206968A1 (ru) Детектор частотно-манипулированных сигналов
RU1837403C (ru) Система радиосв зи с подвижными объектами
SU1040591A1 (ru) Частотно-фазовый детектор
SU1177911A1 (ru) Устройство защиты от дроблений
SU1192120A1 (ru) Генератор последовательности импульсов
SU1012449A1 (ru) Устройство дл приема биоимпульсного сигнала
SU1131036A1 (ru) Цифровой частотный дискриминатор
SU1054920A1 (ru) Устройство дл автоматической регистрации телеграфных сообщений
SU1672571A1 (ru) Устройство дл приема информации
SU1177944A1 (ru) Цифровой частотно-фазовый демодулятор многолозиционных сигналов
SU720779A1 (ru) Цифровой частотный детектор
SU1656692A1 (ru) Приемник двоичных символов
SU1429345A1 (ru) Коррел ционный приемник сигналов
SU886273A1 (ru) Устройство автовыбора канала при разнесенном приеме
SU690655A1 (ru) Приемник тонального вызова
SU1198519A1 (ru) Устройство дл суммировани импульсов
SU1001144A1 (ru) Устройство дл приема сигналов
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени