SU924892A1 - Cyclic synchronization device - Google Patents
Cyclic synchronization device Download PDFInfo
- Publication number
- SU924892A1 SU924892A1 SU802979216A SU2979216A SU924892A1 SU 924892 A1 SU924892 A1 SU 924892A1 SU 802979216 A SU802979216 A SU 802979216A SU 2979216 A SU2979216 A SU 2979216A SU 924892 A1 SU924892 A1 SU 924892A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- synchronization device
- cyclic synchronization
- input
- cyclic
- output
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ(54) DEVICE CYCLIC SYNCHRONIZATION
1one
Изобретение относитс к электросв зи и может быть использовано дл циклового фазировани систем передачи дискретных сигналов.The invention relates to telecommunications and can be used for cyclic phasing of discrete signal transmission systems.
Известно устройство шпсловой синхронизации , содержащее регистр сдв1тга, выходы которого через дешифратор подключены к информационным входам первого и второго анализаторов, к тактовому входу первого анализатора подключен соот ветствующий выход распределител импульсов , выходы первого анализатора подключе п 1 соответственно к тактовым входам первого и второго н&копителай, выход второго анализатора соединен через блок управлени со сбросовым входом делител частоты, выход которого соединен с тактовым входом второго анализатора, третьего накопител и с первым входом блока совпадени , к второму входу которого подключен выход ipe- тьего накопител , а выход блока совпадени подключен к установочному входу распределител импульсов, тактовый входA device for splash synchronization is known. The output of the second analyzer is connected through the control unit to the fault input of a frequency divider, the output of which is connected to the clock input of the second analyzer, retego accumulator and to a first input of the coincidence to the second input of which is connected ipe- tego accumulator output, and a coincidence output unit is connected to the mounting Valid pulse distributor, the clock input
которого объединен с тактовыми входами регистра сдвиг а и делител частоты , вход регистра сдвш-а 1шл етс информационным входом устройства tl}Недостатком устройства $шл етс малое быстродействие и низка помехоустойчивость . .. ,which is combined with the clock inputs of the register shift a and the frequency divider, the register input is sent 1 by the information input of the device tl} The drawback of the device is the low speed and low noise immunity. ..,
Цель изобретени - повышение быст родействи и помехоустойчивости.The purpose of the invention is to improve speed and noise immunity.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802979216A SU924892A1 (en) | 1980-09-02 | 1980-09-02 | Cyclic synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802979216A SU924892A1 (en) | 1980-09-02 | 1980-09-02 | Cyclic synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU924892A1 true SU924892A1 (en) | 1982-04-30 |
Family
ID=20916693
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802979216A SU924892A1 (en) | 1980-09-02 | 1980-09-02 | Cyclic synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU924892A1 (en) |
-
1980
- 1980-09-02 SU SU802979216A patent/SU924892A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU924892A1 (en) | Cyclic synchronization device | |
FR2275938A1 (en) | PULSE SIGNAL TRANSMISSION SYSTEM WITH FIXED CLOCK FREQUENCY | |
DK158982A (en) | UTILIZATION CIRCUIT FOR A DIGITAL REVERSE SPEAKER | |
JPS558166A (en) | Data transmission system | |
SU960820A2 (en) | Multi-channel device for priority-based pulse selection | |
SU1058081A1 (en) | Device for synchronizing pulse sequence | |
SU1686426A1 (en) | Generator of orthogonal functions | |
SU1552392A1 (en) | Device for cycle phasing for fibre-optical systems of information transmission | |
SU1312743A1 (en) | Device for decoding miller code | |
SU1394416A1 (en) | Pulse driver | |
SU1737738A1 (en) | Information signal selector | |
SU702535A1 (en) | Device for clocking start-stop systems for transmission of descrete data | |
SU809666A1 (en) | Adaptive calling device | |
SU598226A1 (en) | Arrangement for synchronization of pilot and reference digital signals | |
SU1092731A1 (en) | Multichannel pulse counter | |
SU1533001A1 (en) | Frequency divider | |
SU847506A1 (en) | Single pulse discriminator | |
SU1429135A1 (en) | Device for shaping sine signals | |
SU1288928A1 (en) | Device for transmission of phase-shift keyed signal | |
SU1446614A1 (en) | Device for computing symmetrical boolean functions | |
SU1309280A1 (en) | Device for time separation of two pulses | |
SU718842A2 (en) | Multichannel information input arrangement | |
SU1372624A1 (en) | Code converter | |
SU1170596A1 (en) | Device for synchronizing pulses | |
SU647876A1 (en) | Synchronizing arrangement |