SU1737738A1 - Information signal selector - Google Patents

Information signal selector Download PDF

Info

Publication number
SU1737738A1
SU1737738A1 SU894771598A SU4771598A SU1737738A1 SU 1737738 A1 SU1737738 A1 SU 1737738A1 SU 894771598 A SU894771598 A SU 894771598A SU 4771598 A SU4771598 A SU 4771598A SU 1737738 A1 SU1737738 A1 SU 1737738A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inverter
inputs
Prior art date
Application number
SU894771598A
Other languages
Russian (ru)
Inventor
Гелий Петрович Абугов
Владимир Анатольевич Прохоров
Арон Моисеевич Рахман
Original Assignee
Центральный Научно-Исследовательский Институт Связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральный Научно-Исследовательский Институт Связи filed Critical Центральный Научно-Исследовательский Институт Связи
Priority to SU894771598A priority Critical patent/SU1737738A1/en
Application granted granted Critical
Publication of SU1737738A1 publication Critical patent/SU1737738A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

риод следовани  импульсов которого равен минимальной длительности информационного сигнала. Сигнал на пр мой выход первого триггера 1 переписываетс  с задержкой относительно приход щего информационного импульса на врем , равное половине периода следовани  импульсов генератора 4. С пр мого выхода первого триггера 1 сигнал поступает на первый вход элемента И 11, на второй вход которого поступает информационный сигнал с п того инвертора 16. С инверсного выхода элемента И 11 сформированный сигнал поступает на информационный вход второго триггера 2, на пр мой и инверсный входы синхронизации которого подаютс  импульсы соответственно с выхода генератора 4 и шестого инвертора 17. При наличии в информационном потоке сигналов с длительностью, рав- ной периоду следовани  импульсов генератора 4, на инверсный выход второго триггера 2 переписываетс  уровень логического нул , а при наличии сигналов длительностью , равной удвоенному периоду следовани  импульсов генератора 4 импульсов , на инверсном выходе второго триггера 2 образуетс  уровень логической единицы. Сигнал с инверсного выхода второго триггера 2 поступает на информацион- ный вход третьего триггера 3, синхронизаци  которого осуществл етс  информационным сигналом с первого и четвертого инверторов 12 и 15. С пр мого выхода третьего триггера 3 информационный сигнал поступает на выходную шину, регистр б и третий элемент ИЛИ 9 формируют временной интервал импульса передачи.The pulse duration of which is equal to the minimum duration of the information signal. The signal to the direct output of the first trigger 1 is rewritten with a delay relative to the incoming information pulse for a time equal to half the period of the pulse generator 4. From the direct output of the first trigger 1, the signal arrives at the first input of the element 11, the second input of which receives the information signal From the fifth inverter 16. From the inverse output of the element 11, the generated signal is fed to the information input of the second trigger 2, to the direct and inverse synchronization inputs of which pulses are sent, respectively The output of the generator 4 and the sixth inverter 17. If there are signals in the information stream with a duration equal to the period of the generator 4, the logical zero is rewritten to the inverse output of the second trigger 2, and if there are signals with the duration of the double pulse generator 4 pulses, at the inverse output of the second trigger 2, the level of the logical unit is formed. The signal from the inverse output of the second flip-flop 2 is fed to the information input of the third flip-flop 3, which is synchronized by the information signal from the first and fourth inverters 12 and 15. From the direct output of the third flip-flop 3, the information signal goes to the output bus, register B and the third element OR 9 form the time interval of the transmission pulse.

При поступлении низкого уровн  на входную шину разрешени  на инверсном выходе третьего элемента ИЛ И 9 устанавливаетс  уровень логической единицы, который продвигаетс  по регистру 6 за врем , равное четырем тактам работы генератора 4.When a low level arrives at the input bus of resolution, the inverse output of the third element IL AND 9 sets the level of the logical unit, which advances along register 6 in a time equal to four clock cycles of the generator 4.

С выхода первого разр да регистра 6 сигнал уровн  логической единицы разрешает работу генератора 4 через четвертый элемент ИЛИ 10. Сигнал установки, поступающий по входной шине установки, обеспечивает установку первого триггера и одновибратора 5 в исходное состо ние непосредственно , а регистр 6 через третий инвертор 14 и второй элемент ИЛИ 8. При этом регистр 6 устанавливаетс  в исходное состо ние и информационным сигналом.From the output of the first bit of register 6, the signal of the logic unit level allows the generator 4 to work through the fourth element OR 10. The installation signal coming over the installation input bus ensures that the first trigger and the one-shot 5 immediately return to their initial state, and register 6 through the third inverter 14 and the second element OR 8. In this case, the register 6 is reset to the initial state by means of an information signal.

Сигнал установки с шины установки производит также установку второго триггера 2 по входу установки логической единицы.The installation signal from the installation bus also sets up the second trigger 2 at the installation input of the logic unit.

Claims (1)

Сигнал логического нул , поступающий по входной шине запрета приема, обеспечивает запрещение прохождени  сигнала на выходную шину (выход третьего триггера 3). Формула изобретени  Селектор информационного сигнала,The logical zero signal, which arrives at the reception ban input bus, prohibits the signal from passing to the output bus (output of the third trigger 3). Claim Invention Information Signal Selector содержащий последовательно соединенные первый триггер и элемент И, а также первый, второй, третий и четвертый элементы ИЛИ, второй и третий триггеры, одновиб- ратор и первый и второй инверторы, о т л ичающийс  тем, что, с целью повышени  точности, введены управл емый генератор импульсов, регистр сдвига и третий, четвертый , п тый и шестой инверторы, причем выход первого элемента ИЛИ подключен к информационному входу первого триггера иcontaining in series the first trigger and the AND element, as well as the first, second, third, and fourth OR elements, the second and third triggers, the one-oscillator, and the first and second inverters, due to the fact that, in order to improve the accuracy, control pulse generator, the shift register and the third, fourth, fifth and sixth inverters, and the output of the first element OR is connected to the information input of the first trigger and входам первого и второго инверторов, выход первого инвертора подключен к первому синхронизирующему входу третьего триггера непосредственно и к его второму синхронизирующему входу через четвертыйthe inputs of the first and second inverters, the output of the first inverter is connected to the first clock input of the third trigger directly and to its second clock input through the fourth инвертор, информационный вход третьего триггера соединен с выходом второго триггера , первый и второй синхронизирующие входы которого объединены с соответствующими синхронизирующими входами первого триггера и регистра сдвига и подключены ко входу и выходу шестого инвертора , вход которого подключен к выходу управл емого генератора импульсов, вход которого соединен с выходом четвертогоthe inverter, the information input of the third trigger is connected to the output of the second trigger, the first and second clock inputs of which are combined with the corresponding clock inputs of the first trigger and shift register and connected to the input and output of the sixth inverter, whose input is connected to the output of the controlled pulse generator whose input is connected with the release of the fourth элемента ИЛИ, первый вход которого объединен со входом элемента И, выход которого подключен к информационному входу второго триггера, установочный вход которого объединен с установочными входамиthe OR element, the first input of which is combined with the input of the AND element, the output of which is connected to the information input of the second trigger, the installation input of which is combined with the installation inputs первого триггера и одновибратора и со входом третьего инвертора, выход которого через второй элемент ИЛИ подключен к установочному входу регистра.сдвига, первый выход которого через третий элементthe first trigger and one-shot and with the input of the third inverter, the output of which through the second element OR is connected to the setup input of the register. shift, the first output of which through the third element ИЛИ соединен с его информационным входом , а второй выход подключен к второму входу четвертого элемента ИЛИ, третий вход которого объединен со вторыми входами элемента И и второго элемента ИЛИ,OR is connected to its information input, and the second output is connected to the second input of the fourth element OR, the third input of which is combined with the second inputs of the AND element and the second element OR, первым входом одновибратора и подключен к выходу п того инвертора, вход которого соединен с выходом второго инвертора и со вторым входом одновибратора.the first input of the one-shot and is connected to the output of the fifth inverter, the input of which is connected to the output of the second inverter and to the second input of the one-shot. rM-lrM-l т--1бt - 1b 5five jSrBjSrB
SU894771598A 1989-12-19 1989-12-19 Information signal selector SU1737738A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894771598A SU1737738A1 (en) 1989-12-19 1989-12-19 Information signal selector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894771598A SU1737738A1 (en) 1989-12-19 1989-12-19 Information signal selector

Publications (1)

Publication Number Publication Date
SU1737738A1 true SU1737738A1 (en) 1992-05-30

Family

ID=21485900

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894771598A SU1737738A1 (en) 1989-12-19 1989-12-19 Information signal selector

Country Status (1)

Country Link
SU (1) SU1737738A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2755274C1 (en) * 2020-12-04 2021-09-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Ростовский государственный экономический университет (РИНХ)" Device for generating minimal binary numbers

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2755274C1 (en) * 2020-12-04 2021-09-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Ростовский государственный экономический университет (РИНХ)" Device for generating minimal binary numbers

Similar Documents

Publication Publication Date Title
SU1737738A1 (en) Information signal selector
SU1531202A1 (en) Digital phase-shifting device
SU1394416A1 (en) Pulse driver
SU1140234A2 (en) Pulse sequence generator
SU1713093A1 (en) Device for delaying pulses
SU900458A1 (en) Register
SU1223218A1 (en) Device for generating pulses
SU497718A1 (en) Device for generating pseudo-random signals of complex structure
SU1718368A1 (en) Pulse generator
SU1170596A1 (en) Device for synchronizing pulses
SU1660142A1 (en) Pulse generator
SU1721809A1 (en) Voltage rectangular pulse-train converter
SU1170604A1 (en) Device for generating single pulses
SU1095376A1 (en) Device for synchronizing pulse signals
SU1647923A1 (en) Frame sync pulse selector
SU1383473A1 (en) Pulse train-to-square pulse converter
SU1163466A1 (en) Pulse shaper
SU671034A1 (en) Pulse frequency divider by seven
SU1695389A1 (en) Device for shifting pulses
SU1075413A1 (en) Frequency divider with variable division ratio
SU1406561A1 (en) Device for stretching time intervals
SU1185533A1 (en) Digital phase shifting device
SU864527A1 (en) Pulse delay device
SU1550503A1 (en) Device for shaping clock signals
SU1157666A1 (en) Single pulse generator