SU894848A1 - Способ задержки аналоговых электрических сигналов - Google Patents

Способ задержки аналоговых электрических сигналов Download PDF

Info

Publication number
SU894848A1
SU894848A1 SU792797342A SU2797342A SU894848A1 SU 894848 A1 SU894848 A1 SU 894848A1 SU 792797342 A SU792797342 A SU 792797342A SU 2797342 A SU2797342 A SU 2797342A SU 894848 A1 SU894848 A1 SU 894848A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
signal
frequency
analog
delay
Prior art date
Application number
SU792797342A
Other languages
English (en)
Inventor
Владимир Васильевич Обровец
Николай Яковлевич Сирык
Original Assignee
Предприятие П/Я А-3593
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3593 filed Critical Предприятие П/Я А-3593
Priority to SU792797342A priority Critical patent/SU894848A1/ru
Application granted granted Critical
Publication of SU894848A1 publication Critical patent/SU894848A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

1
Изобретение относитс  к радиотехнике и может быть использовано дл  задержки электрических сигналов.
Известен способ задержки аналоговых сигналов, основанный на преобразовании аналогового сигнала в частотно-модулированный (ЧМ) сигнал,, тактированной задержке ЧМ сигнала и преобразовании ЧМ сигнала в аналоговый. Достоинством этого способа  вл етс  простота его практической реализации 1 Однако этот способ обладает невысокой точностью.
Известен также способ задержки аналоговых сигналов, основанный на преобразовании аналогового сигнала в цифровой код, тактированной задержке кода и обратном преобразовании кода в аналоговый сигнал 2 .
Цель изобретени  - повышение точности и упрощение аппаратурной реализации , а также повышение быстродействи , обработки исходного сигнала.
дл  достижени  указанной цели в способе задержки аналоговых электрических сигналов, основанном на преобразовании аналогового сигнала в цифровой код, тактируемой задержке кода и преобразовании кода в аналоговый
сигнал, преобразование аналогового сигнала в код осуществл ют путем предварительного преобразовани  аналогового сигнала в частотно-модулированный сигнал, выдел ют каждый временной интервал частотно-модулированного сигнала и преобразуют выделенные интервалы в цифровой код, а преобразование кода в аналоговый сигto нал выполн ют путем последовательного преобразовани  кода в частотномодулированный сигнал и частотно-модулированого сигнала в аналоговый.
При этом временные интерва.лы частотно-модулированного сигнала преоб15 разуют в параллельный п-разр дный код, а задержку кода производ т параллельно п индёнтйчными тактируемыми запоминающими устройствами.
Способ осуществл ют следующим об20 разом.
Введение новых операций позвол ет существенно повысить точность обработки исходного аналогового сигнала

Claims (2)

  1. 25 без увеличени  емкости запоминакщего устройства. Пусть ЮО г частота тактового сигнала; fg - верхн   частота частотно-модулированного сигнала), при этом величина фазовых скачков сигнала, прошедшего запоми30 нающее .устройство составл ет 1/100 периода основной частоты сигнала. Если ввести операцию преобразовани  временного интервала в код, и операцию задержки выполн ть, дл  кода, то дл  достижени  такой же точности дос таточно 7-разр5Здного кода. Причем, значение тактовой частоты при этом достаточно выбрать fr 2fg. Следовательно, дл  достижени  таiKoro же времени задержки То.- потребу100 етс  меньший объем пам ти запоминающего устройства. И чем больше заданна  величина Tj, тем больший выигрыш в объеме запоминающего устро ства; или при том же объеме запоминающего устройства, тем более высока точность обработки может быть достиг нута. Таким образом,требовани  к быстро действию элементов запоминающего уст ройства снижаютс  в этом случае также в 7 раз, что упрощает реализацию способа. Сама же операци  преобразовани  временного интервала в код и кода в интервал  вл етс  сравнительно простой.и реализуетс  хорошо отра ботанными устройствами. Так, преобразование аналогово сиг нала в ЧМ осуществл етс  с помощью частотного модул тора, например управл емого генератора. Преобразовани временного интервала в код осуществл етс  путем заполнени  его опорными - импульсами и подсчета последних. Дан ное преобразование  вл етс  типовым и широко примен етс  в измерительной и вычислительной технике. Тактируема  задержка Цифрового кода осуществл етс , как правило, на основе регистра сдвига, на шину продвижени  которого подаютс  тактойые импульсы о периодом, по крайней мере, в 2 раза меньшим длительности элементарной посылки кода. Преобразование кода в ЧМ сигнал реализуетс  на основе преобразовател  кода винтервалы времени, а пре образование ЧМ сигнала в аналоговый осуществл етс  частотными детектором Таким образом, устройство дл  реализации предлагаемого способа представ л ет собой последовательно соединенные преобразователь аналогового сигнала в ЧМ сигнал, преобразователь интервал - код, цифровой регистр сдвига, преобразователь код-интервал и частотный детектор. Технико-экономическа  эффективность при использовании предложенного способа задержки состоит в повы .шении точности обработки сигнала и упрощении аппаратурных затрат дл  его практической реализации.. Формула изобретени  1.Способ задержки аналоговых электрических сигналов,основанный на преобразовании аналогового сигнала в цифровой код, тактируемой задержке кода и преобразовании кода в аналоговый сигнал, отличающий с   тем, что, с целью повышени  точности и упрощени  аппаратур ,ной реализации, преобразование аналогового сигнала в код осуществл ют «утем предварительного преобразовани  аналогового сигнала в частотномодулированный сигналу вьщел ют каждый временной интервал частотно-модулированного сигнала и преобразуют вьщеленные интервалы в цифровой код, а преобразование кода в аналоговый сигнал выполн ют путем последовательного преобразовани  кода в частотномодулированный сигнал и частотно-модулированного сигнала в аналоговый. 2.Способ по п. 1, отличающийс  тем, что, с целью повышени  быстродействи , обработки исходного сигнала, временные интервалы частотно-модулированного сигнала преобразуют в параллельный п-разр дннй код, а задержку кода производ т параллельно п идентичными тактируемыми запоминающими устройствами. Источники информации, прин тые во внимание при экспертизе 1.Патент США 3760280, кл 328/55, 1974.
  2. 2.Важенина З.П. и др. Методы и схемы временной задержки импульсных сигналов, М., Сов. радио , 1971, с. 133-137 (прототип).
SU792797342A 1979-07-11 1979-07-11 Способ задержки аналоговых электрических сигналов SU894848A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792797342A SU894848A1 (ru) 1979-07-11 1979-07-11 Способ задержки аналоговых электрических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792797342A SU894848A1 (ru) 1979-07-11 1979-07-11 Способ задержки аналоговых электрических сигналов

Publications (1)

Publication Number Publication Date
SU894848A1 true SU894848A1 (ru) 1981-12-30

Family

ID=20841104

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792797342A SU894848A1 (ru) 1979-07-11 1979-07-11 Способ задержки аналоговых электрических сигналов

Country Status (1)

Country Link
SU (1) SU894848A1 (ru)

Similar Documents

Publication Publication Date Title
US3760280A (en) Method and apparatus for delaying an electrical signal
SU894848A1 (ru) Способ задержки аналоговых электрических сигналов
US3146424A (en) Sampling digital differentiator for amplitude modulated wave
US4319226A (en) Signal converter utilizing two clock signals
SU1241518A1 (ru) Устройство дл формировани сигнала с многократной относительной фазовой модул цией
SU1596445A1 (ru) Цифровой умножитель частоты следовани периодических импульсов
US2862185A (en) Electronic fm/fm to analog or digital converter
SU1647918A1 (ru) Устройство преобразовани частоты в код
SU1659888A1 (ru) Демодул тор
SU1566456A1 (ru) Генератор сетки частот
SU938383A1 (ru) Способ и устройство дл задержки аналоговых сигналов
SU1478331A1 (ru) Преобразователь угла поворота вала в код
SU796886A1 (ru) Преобразователь угла поворота валаВ КОд
SU962997A1 (ru) Функциональный генератор
JPS568952A (en) Multifrequency signal generating circuit
SU1020961A1 (ru) Умножитель частоты
SU1048424A1 (ru) Калибратор фазы
SU894860A1 (ru) Аналого-цифровой преобразователь
SU452027A1 (ru) Преобразователь угол-код
SU1697213A1 (ru) Устройство преобразовани широтно-импульсных колебаний в аналоговый сигнал
SU813679A1 (ru) Цифровой синтезатор частот
SU382987A1 (ru) Устройство для генерирования сигналов квантования
SU570211A1 (ru) Устройство анализа статистических характеристик фазы радиосигналов
SU1193764A1 (ru) Умножитель частоты
SU1427549A1 (ru) Программно-управл емый генератор синусоидальных колебаний