SU813679A1 - Цифровой синтезатор частот - Google Patents

Цифровой синтезатор частот Download PDF

Info

Publication number
SU813679A1
SU813679A1 SU792782221A SU2782221A SU813679A1 SU 813679 A1 SU813679 A1 SU 813679A1 SU 792782221 A SU792782221 A SU 792782221A SU 2782221 A SU2782221 A SU 2782221A SU 813679 A1 SU813679 A1 SU 813679A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
output
frequency
adder
synthesizer
Prior art date
Application number
SU792782221A
Other languages
English (en)
Inventor
Андрей Данилович Мицкевич
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU792782221A priority Critical patent/SU813679A1/ru
Application granted granted Critical
Publication of SU813679A1 publication Critical patent/SU813679A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) ЦИФРОВОЙ СИНТЕЗАТОР ЧАСТОТ
1
Изобретение относитс  к радиотехнике и может использоватьс  в радиопередающих и радиоприемных устройствах .
Известен синтезатор частот, содержащий последовательно соединенные первый регистр частоты, накопительный сумматор, преобразователь кодов, преобразователь код-напр жени и фильтр нижних частот, а также источник импульсов синхЕ2)низации, выход которого подключен к входу синхронизации накопительного сумматора 1.
В данном синтезаторе частот велик шаг перестройки выходной частоты.
Цель изобретени  - уменьшение шага перестройки выходной частоты.
Дл  этого в цифровой синтезатор частот, содержаиций Последовательно соединенные первый регистр частоты, накопительный сумматор, преобразователь кодов, преобразователь код-напр жение и фильтр нижних частот, а также источник импульсов синхронизации , выход которого подключен к входу синхронизации накопительного сумматора , введены устройство вычитани  кодов, компаратор кодов и второй регистр частоты, поразр дные выходы
которого соединены с первыми поразр дными входами устройства вычитани  кодов и компаратора кодов, выход последнего подключен к установочному входу накопительного сумматора, поразр дные выходы которого соединены со вторыми поразр дными входами компаратора кодов и устройства вычитани  к-одов, поразр дные выходы которо0 го подсоединены к другим поразр дньом входам накопительного сумматора.
На фиг. 1 представлена структурна  электрическа  схема предлагаемого устройства; на фиг. 2 и 3 - вре5 менные диаграммы работы.
Цифровой синтезатор частот содержит первый регистр частоты 1, накопительный сумматор 2, преобразователь кодов 3, преобразователь код0 напр жение 4, фильтр нижних частот (ФНЧ) 5, компаратор кодов 6, второй регистр частоты 7, устройство вычитани  кодов 8, источник импульсов синхронизации 9.
5
Цифровой синтезатор частот работает след тощим образом.

Claims (3)

  1. Накопительный сумматор 2 используетс  дл  последовательного суммировани  кода первого регистра час0 тоты 1 при поступлении входных импульсов синхронизации. Преобразователь кодов 3 выполн ет преобразование выходного кода накопительного сумматора 2 в код, соответствующий заданной функции. В частности это мо жет быть треугольна  функци . Преобразоватк ль код-напр жение 4 преЬбразует выходной код преобразовател  3 в соответствующее напр жение, а ФНЧ 5 выдел ет первую гармонику частоты выходного сигнала. Компаратор кодов б выполн ет сравнение кода второго регистра частоты 7 и выходно го кода накопительного сумматора 2. Когда выходной код накопительного сумматора 2 становитс  равным или больше кода второго регистра частоты 7, на выходе компаратора кодов 6 вырабатываетс  сигнал занесени . Вто рой регистр частоты 7 служит дл  записи кода. Устройство вычитани  кодов 8 выполн ет вычитание кода второго регистра частоты 7 из выходного кода накопительного сумматора 2. Результат вычитани  заноситс  в накопительный сумматор 2. На фиг. 2 fp - импульсы синхронизации накопительного сумматора 2, Krj - выходной код накопительного сум матора 2, К - код накопительного сум матора 2 после превышени  кода N, задаваемого вторым регистром частоты 7, Nfnar максимальна  емкость накопительного сумматора 2, п - код первого регистра частоты 1,К-М - ре зультат вычитани  кодов. На фиг. 3 Krj - выходной код накопительного сумматора 2, N - первый код второго регистра частоты 7, NJ - второй код второго регистра ча тоты 7, о выходной код преобразо вател  кодов 3, Т и Tj, - периоды в ходных сигналов, соответствующих ко дам N, и Ug - выходной сигнал ФНЧ 5. При поступлении импульсов синхро низации на вход синхронизации накопительного сумматора 2 происходит iv последовательное суммирование кода первого регистра частоты 1. Компара тор кодов 5 выполн ет сравнение выходного кода накопит:ельного сумматора 2 с кодом N второго регистра частоты 7..Устройство вычитани  кодов 8 производит вычитание кода N второго регистра частоты 7 из выход ного кода накопительного сумматора и подает результат вычитани  на вхо ды установки накопительного суммато ра
  2. 2. Однако занесени  кода в накоп тельный сумматор 2 не происходит из за отсутстви  сигнала разрешени  ус новки на выходе компаратора кодов б Когда выходной код накопительного сумматора 2 .превысит значение N или станет равным N , на выходе компаратора кодов б по вл етс  сигнал ра решени  установки. При поступлении (Сигнала разрешени  разность кодов К- N на выходе устройства вычитани  кодов 8 заноситс  в накопительный сумматор 2, а прежнее содержимое: накопительного сумматора 2 сбрасываетс . В дальнейшем суммирование начинаетс  с остатка К -N, и процесс накоплени  повтор етс . Дальнейшее преобразование сигналов, показано на фиг.
  3. 3. Здесь код- накопительного сум-. матора 2 показан без учета ступенчатого изменени . Kj - выходной код преобразовател  кодов 3, который в данном случае реализует треугольную функцию путем инвертировани  кода накопительного сумматора 2 после каждого превышени  кода накопительного сумматора 2 заданного уровн  (N., или N). При изменении кода Н измен етс  частота выходного сигнала синтезатора (Т и TQ ) . Код с выхода преобразовател  кодов 3 поступает на преобразователь код-напр жение 4 и ФНЧ 5, % результирующий сигнал на выходе ФНЧ 5. Соотношение между частотой синхронизации и выходной частотой f f - БЫХ. с м Предлагаемое устройство позвол ет реализовать изменение N , т.е. знаменател  дроби . Изменение выходной частоты синтезатора при изменении N на единицу пледую;-дее Чм. П + 1 CN() с JU (N + 11 Известный синтезатор частот позвол ет реализовать изменение лишь кода п. При изменении п на единицу выходна  частота изменитс  на величину И -( -- . &ЫЧ..1 &N С При отношении IX.Q к LivJi Равном Поскольку N должно быть больше и не менее, чем в 2 раза (в соответствии с теоремой Котельникова, то в такое же число раз шаг выходной частоты предложенное го синтезатора будет меньше шага вых...дной частоты известного синтезатора. Кроме того, в предлагаемом синтезаторе имеетс  возможность одновременного изменени  h nN по определенному алгоритму, что позвол ет обеспечить еще меньший шаг выходной частоты синтезатора. Таким образом, технико-экономические преимущества предлагаемого устройства по сравнению с известным состо т в том, что уменьшаетс  шаг выходной частоты синтезатора за счет изменени  емкости N накопительного сумматора без увеличени  разр дности преобразовател  кодов и цифроаналого вого преобразовател , имеетс  возможность дальнейшего уменьшени  выходной частоты за счет, одновременного изменени  емкости К накопительного сугчматора и кода rf первого регистра частоты, при неизменном шаге выходной частоты синтезатора возможн уменьшение разр дности преобразовате л  кодов и цифроаналогового преобразовател . Наличие указанных преимуществ позвол ет повысить качественные показатели цифрового синтезатор частот например, разрешающую способность синтезатора. Формула изобретени  Цифровой синтезатор частот, содержащий последовательно соединенны первый регистр частоты, накопительный сумматор, преобразователь кодов преобразователь код-напр жение и фильтр нижних частот, а также источ ник импульсов синхронизации, выход которого подключен к входу синхронизации накопительного сумматора, о тличающийс  тем, что, с целью уменьшени  шага перестройки выходной частоты, введены устройство вычитани  кодов, компаратор кодов и второй, регистр частоты, поразр дные выходы которого соединены с пердьгми поразр дными входами устройства вычитани  кодов и компараторга, кодов, выход которого подключен к установочному входу накопительного сумматора, поразр дные выходы которого соединены со вторыми поразр дными входами компаратора кодов и устройства вычитани  кодов, поразр дные выходы которого подсоединены к другим поразр дным вхо дам накопительного сумматора. Источники информации, прин тые во внимание при экспертизе 1. Рабинер Л., Гоулд Б. Теори  и применение цифровой обработки сигналов . М., Мир, 1978, с. 622 (прототип ) .
SU792782221A 1979-06-14 1979-06-14 Цифровой синтезатор частот SU813679A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792782221A SU813679A1 (ru) 1979-06-14 1979-06-14 Цифровой синтезатор частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792782221A SU813679A1 (ru) 1979-06-14 1979-06-14 Цифровой синтезатор частот

Publications (1)

Publication Number Publication Date
SU813679A1 true SU813679A1 (ru) 1981-03-15

Family

ID=20834669

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792782221A SU813679A1 (ru) 1979-06-14 1979-06-14 Цифровой синтезатор частот

Country Status (1)

Country Link
SU (1) SU813679A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689203A (en) * 1995-11-20 1997-11-18 Geist; Jon Self-calibration circuit for pulse-train tranducer signals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689203A (en) * 1995-11-20 1997-11-18 Geist; Jon Self-calibration circuit for pulse-train tranducer signals

Similar Documents

Publication Publication Date Title
US4588979A (en) Analog-to-digital converter
US3882403A (en) Digital frequency synthesizer
US4328554A (en) Programmable frequency synthesizer (PFS)
JPS5931897B2 (ja) 周波数合成装置
JPH03253108A (ja) ダイレクト・デジタル・シンセサイザー及び信号発生方法
US4185247A (en) Means for reducing spurious frequencies in a direct frequency synthesizer
US5144640A (en) Correlation device for spectrum spread communication
SU813679A1 (ru) Цифровой синтезатор частот
EP0749084B1 (en) Direct digital synthesizer
RU2721408C1 (ru) Цифровой вычислительный синтезатор с быстрой перестройкой частоты
JPS6328368B2 (ru)
SU1757080A1 (ru) Устройство дл цифрового фазового детектировани импульсных последовательностей на неравных частотах
SU1352615A1 (ru) Цифровой фазовый детектор
SU1737698A1 (ru) Цифровой синтезатор частот
SU1720142A1 (ru) Цифровой синтезатор сигналов
SU1241518A1 (ru) Устройство дл формировани сигнала с многократной относительной фазовой модул цией
RU2007843C1 (ru) Синтезатор частот
SU1169165A1 (ru) Синтезатор частот
SU868973A1 (ru) Синтезатор частот
SU813677A1 (ru) Цифровой синтезатор частот
SU1714785A2 (ru) Формирователь случайных сигналов
RU2119238C1 (ru) Синтезатор частот
SU1223328A1 (ru) Цифровой генератор синусоидальных сигналов
SU1392613A1 (ru) Синтезатор частот
SU1658177A1 (ru) Генератор качающейс частоты