SU892686A1 - Pulse delay device - Google Patents

Pulse delay device Download PDF

Info

Publication number
SU892686A1
SU892686A1 SU802907878A SU2907878A SU892686A1 SU 892686 A1 SU892686 A1 SU 892686A1 SU 802907878 A SU802907878 A SU 802907878A SU 2907878 A SU2907878 A SU 2907878A SU 892686 A1 SU892686 A1 SU 892686A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
input
ussr
bit
bitwise
Prior art date
Application number
SU802907878A
Other languages
Russian (ru)
Inventor
Олег Игоревич Эристов
Галина Георгиевна Гуркина
Original Assignee
Предприятие П/Я М-5164
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5164 filed Critical Предприятие П/Я М-5164
Priority to SU802907878A priority Critical patent/SU892686A1/en
Application granted granted Critical
Publication of SU892686A1 publication Critical patent/SU892686A1/en

Links

Landscapes

  • Processing Of Solid Wastes (AREA)

Description

(S) УСТРОЙСТВО дл  ЗЛДЕРЖКИ ИМПУЛЬСОВ(S) DEVICE FOR PULSE PANTS

1one

Изобретение относитс  к импульс- ной технике, в частности к устройствам автоматики и вычислительной техники и может быть использовано дл  формировани  сигналов хронизации в радиолокационных системах, а также в устройствах автоматики дл  формировани  временных задержек.The invention relates to a pulsed technique, in particular, to devices of automation and computing and can be used to generate signals of synchronization in radar systems, as well as in devices of automation to form time delays.

Известно устройство дл  задержки импульсов, содержащее управл емый и запускающий генераторы тактовой частоты , триггер, счетчик, задающее устройство и элемент совпадени D3.A device for delaying pulses is known which comprises a controlled and triggered clock generators, a trigger, a counter, a driver and a matching element D3.

Однако данное устройство дл  задержки импульсов позвол ет получить изменение величины задержки импульсов ступенчато от запуска к запуску и не может вырабатывать импульсы, задержка которых зависит от частоты их следовани .However, this device for delaying pulses allows to obtain a change in the magnitude of the delay of pulses in steps from start to start and cannot produce pulses, the delay of which depends on their frequency.

Известно также устройство дл  формировани  импульсов, длительность которых пропорциональна заданной, содержащее генератор тактовых импульсов , два счетчика, запоминающее устройство, два управл ющих триггера , два вентилл, блок сравнени  кодов , делитель эталонной частоты и блок остановки 2}.It is also known a device for generating pulses whose duration is proportional to a predetermined one, comprising a clock pulse generator, two counters, a memory device, two control flip-flops, two fans, a code comparison unit, a reference frequency divider and a stop unit 2}.

Claims (3)

1.Авторскоесвидетельство СССР1. USSR Authors Certification № ZaSIS, кл. Н03, К 5/153, 26.09.79.No. ZaSIS, cl. Н03, К 5/153, 09.26.79. 2.Авторскоесвидетельство СССР № 206892, кл. Н03 К 3/153, 1966.2. Authorship certificate of the USSR No. 206892, cl. H03 C 3/153, 1966. 3.Авторскоесвидетельство СССР If 52955, кл. Н03 К 5/153, 15.04.75 (прототип). 6 соединен с нулевым входом счетчика, а вход его соединен со входом записи блока пам ти, который соединен с клеммой внешнего Запуска, о т л и ч а щ е е с   тем, что, .с целью оперативного изменени  задержки входного импульса, упрощени  устройства и повышени  его надежности, введен блок сумматора , на вторые поразр дные входы которого подан задающий код, а первые поразр дные входы соединены с поразр дными выходами блока пам ти, а поразр дные выходы блока сумматора соединены с. поразр дными входами блока сравнени  кодов, другие поразр дные входы которого подключены к соответствующим поразр дным выходам счетчика. Источники информации, прин тые во внимание при экспертизе3. Authors' certificate of the USSR If 52955, cl. Н03 К 5/153, 15.04.75 (prototype). 6 is connected to the zero input of the counter, and its input is connected to the recording input of the memory unit, which is connected to the external Start terminal, so that, in order to promptly change the input pulse delay, simplify the device and to increase its reliability, an adder block is entered, the second bit inputs of which are supplied with a master code, and the first bit inputs are connected to the bit outputs of the memory block, and the bit outputs of the adder block are connected to. The bitwise inputs of the code comparison unit, the other bitwise inputs of which are connected to the corresponding bitwise outputs of the counter. Sources of information taken into account in the examination uu $$
SU802907878A 1980-04-10 1980-04-10 Pulse delay device SU892686A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802907878A SU892686A1 (en) 1980-04-10 1980-04-10 Pulse delay device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802907878A SU892686A1 (en) 1980-04-10 1980-04-10 Pulse delay device

Publications (1)

Publication Number Publication Date
SU892686A1 true SU892686A1 (en) 1981-12-23

Family

ID=20888783

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802907878A SU892686A1 (en) 1980-04-10 1980-04-10 Pulse delay device

Country Status (1)

Country Link
SU (1) SU892686A1 (en)

Similar Documents

Publication Publication Date Title
US4011516A (en) Frequency correction arrangement
SU892686A1 (en) Pulse delay device
US3459053A (en) Analog accelerometer having a digital output signal
SU828407A1 (en) Device for shaping difference frequency pulses
SU785978A1 (en) Device for tolerance checking of pulse repetition frequency
SU401952A1 (en) DEVICE FOR COMPARING VOLTAGES
SU769745A1 (en) Pulse frequency divider with variable division factor
SU613493A1 (en) Single-pulse shaper
JPS5538604A (en) Memory device
SU949623A1 (en) Square pulse center meter
SU928610A1 (en) Frequency multiplier
SU957450A1 (en) Clocking pulse reserved shaper
SU750716A1 (en) Device for modulation of pulse trains
SU930641A1 (en) Pulse length discriminator
SU1029403A1 (en) Multichannel pulse generator
SU957233A1 (en) Device for simulating simplest random event flow
SU546089A1 (en) Pulse generator
RU2082278C1 (en) Device for generation of pulse bursts
SU928345A2 (en) Discrete pulse repetition frequency multiplier
SU585502A1 (en) Pulse-time type multiplying dividing device
SU632108A1 (en) Clock pulse shaper
SU911713A1 (en) Device for registering video pulse center
SU930626A1 (en) Pulse delay device
SU866753A1 (en) Digital controllable generator
SU942010A1 (en) Device for forming random pulse train periods