Claims (2)
Изобретение относитс к импульсной технике н может быть использова о в устройствах св зи дл селекции импуль сов с зада|ЕШой длительностью. По основному авт. св. № 577663, известно;устройство дл селектировави импульсов по длительности, сод жащее .г«1ератор тактовых импульсов, элемент И, первый вход которого соединен с вьтходом тонера тора, тактовых импульсов, а второй со входом селектора, а выход - со входом счетчика импульсов, два дешифратора, входы которых соединены с выходами счетчика импульсов, форм юватель импульсов, вход которого coeдинieн со входсм селекто ра, а выход со ВХОДСЯ4 элемента задержки и инвертор, вход которого соединен с вы . ходом первого дешифратора, а выход - с третьим входом И, причем выход элемента задержки соединен со входом счетчика импульсов, а вход с у1фавл 1с цим входом второго дешифратор ра .Г1. Недостаток данного усгройства - ограiничейные функциональные возможности, так как оно не обеспечивает автсматической электронной перестройки селектора на селосшпо импульсов с другой заданной длительностью. Цель изобретени - расшнре${ие функциональных возможностей путем обеспечени электронной автоматическфй перестройки семинара на селекцию импульсов с другой длительностью. Дл ДОСТИЖ0ШЯ этой- цели в селектор импульсов по длительности, содержащий генератор тактовых импульсов, элемент И, пёрвы1 вход которого соединен с выходом генератора тактовых импульсов, а второй - со входом селектора, а выход - со входом счетчика импульсов, два дешифратора, входы которых соединены с выходами счетчика импульсов, формирователь импульсов , вход которого соединен со. входом селектора, а выход со входо1«1 en vieHTa задержки и инвертор, вход которого соединен с выходом первого дешифратора, а выход - с третьим входом-элемента И, причем выход элемента задержки соеди нен со входом Сброс счетчика импульсов , а вход -с ущэавл ющим входом второго дешифратора, в него введены делитель час1х ты и блок управлени , первый вход Которого соединен с выходом второго де1 шифратора, второй вход с шиной yipaeлени , а выход - с первым входом делител частоты, второй)вход которого подкшочен к выходу генэратора тактовых импульсов а выход - к первому входу элемента И. На чертеже представлена структурна схема устройства, Устройство содержит генератор I так товых импульсов, элемент 2 И, счетчик 3 импульсов, дешифраторы 4, 5, формировав тель 6 импульсов, элемент 7 задержки, инвертор 8, делитель 9 частоты, блок 10 управлени , шину II управлени . Селектор импульсов работает следующим образом. При наличии запрещенного сигнала на ши не 11 сигнал на выходе блока Ю отсутству ет. При этом делитель 9 не оказывает вли шет на работу селектора, т.е. его коаффишаонт делени равен 1, и тактовые импульсы генёр атора I через делитель 9 поступают на первый вход элемента 2, на второй вход которого поступают входные сигналы. Тактовые импульсы на выходе элемента 2 проход т только в течение времени входного сигнала и при наличии на третьш/1 его входе разрешающего потенциала с дешифратора & (в исходном состо нии элемент 2 по третьему входу открыт) Те тактовые импульсы, которые проход т на выходе элемента 2, попадают на вход счетчшса 3. Если длительность входногю импульса соответствует заданной, т.е. находитс в пределах между п -«ым и ( п + 1)ым тактовыми импульсами счетчика 3, , то при поступлении на его вход п -1ч тактового импульса дешифратор 4 открыв етс по входам, соединенным с триггерами счетчшса 3, и под дeйcтвиQvI импульса , сформированного формирователем 6, на выходе дешифратора 4 по вл етс сиг нал о соответствии длительности входног сигнала заданной величине., После того, как анализ сигнала закон читс , происходит Сброс счетчика 3 с .небольшой задержкой, обеспечиваемой элементом 7. После сброса селектор готов к анализу следующего поступак дег импульса. ЕСЛИ длительность входного импульса будет меньше заданной, то счетчик 3 сбрасываетс задним фронтом сигнала раньше, чем достигает до и -го такта. Дешифратор 4 по входам, соединенным с триггерами счетчика 3, не открываетс , отклика на выходе селектора на указанный импульс нет. Если длительность импульса больше заданной. То после счета на п -ый такт счетчик 3 отсчитывает и ( Vi 1) такт. При этом срабатывает деш55})ратор 5 и импульс с его выхода, проход через инвертор 8, закрывает по третьему входу элемент The invention relates to a pulsed technique, which can be used in communication devices for the selection of pulses with a target | ECU duration. According to the main author. St. No. 577663, it is known; a device for selecting pulses by duration, containing a clock clock, element I, the first input of which is connected to the input of the toner, clock pulses, and the second to the selector input, and the output - to the input of the pulse counter, two decoders, the inputs of which are connected to the outputs of the pulse counter, forms a pulse generator, the input of which is connected with the input selector, and the output from INPUT4 of the delay element and the inverter whose input is connected to you. the output of the delay element is connected to the input of the pulse counter, and the input from the terminal 1s is the input of the second decoder pa .Г1. The disadvantage of this device is its limited functionality, since it does not provide automatic electronic adjustment of the selector to self-pulses with a different specified duration. The purpose of the invention is to expand the functionality by providing electronic automatic reorganization of the seminar for the selection of pulses with a different duration. To reach this goal, the pulse selector has a duration that contains a clock generator, an element AND, the first input is connected to the output of the clock pulse generator, and the second to the input of the selector, and the output is to the input of a pulse counter, two decoder which inputs are connected with the outputs of the pulse counter, pulse shaper, the input of which is connected with. the selector input, and the output from input1 “1 en vieHTa delay and the inverter, the input of which is connected to the output of the first decoder, and the output to the third input element AND, the output of the delay element connected to the input Pulse counter reset, and input The second input is connected to the output of the second encoder, the second input to the yip bus, and the output to the first input of the frequency divider, the second input of which is connected to the output of the clock pulse generalizer. and you move - to the first input of the element I. The drawing shows the block diagram of the device, the device contains a generator I of such impulses, element 2 I, a counter 3 pulses, decoders 4, 5, a generator 6 pulses, a element 7 delay, an inverter 8, a divider 9 frequency, control unit 10, control bus II. The pulse selector works as follows. In the presence of a forbidden signal on the bus, no signal at the output of the block U is missing. In this case, divider 9 does not affect the operation of the selector, i.e. its division is equal to 1, and the clock of the generator I at the generator through the divider 9 is fed to the first input of the element 2, the second input of which receives the input signals. The clock pulses at the output of element 2 pass only during the time of the input signal and, if a third potential is present on the third / 1 input, from the decoder & (in the initial state, element 2 at the third input is open) Those clock pulses that pass at the output of element 2 enter the input of the counting 3. If the duration of the input pulse corresponds to the given one, i.e. is in the range between n - "th and (n + 1) th clock pulses of counter 3, then when the clock pulse arrives at its input n -1h the decoder 4 opens through the inputs connected to the trigger counts 3, and under the pulse QvI, formed by shaper 6, at the output of decoder 4, a signal appears that the duration of the input signal corresponds to the specified value. After the analysis of the signal is valid, the counter is reset to 3 with a slight delay provided by element 7. After reset, the selector is ready for analysis next pic pkg pulse money. If the input pulse duration is less than the specified one, then the counter 3 is reset by the falling edge of the signal before it reaches the and -th cycle. The decoder 4 does not open on the inputs connected to the triggers of the counter 3, there is no response at the selector output to the specified pulse. If the pulse duration is greater than the specified. Then, after counting on the nth cycle, counter 3 counts down and (Vi 1) cycle. In this case, the desh55}) rator 5 and the pulse from its output, the passage through the inverter 8, are triggered, closes the element at the third input
2. Так как деши|)ратор 4 при действии на егчэ вход импульса, сформированного из заднего фронта входного импульса , Закрыт, отклика на выходе селектора на указанный импульс не будет. В каждом случае после анализа входного импульса селектор вновь гфиводитсг в готовность пут&л сброса счетчика 3 задним фронтом селектируемого импульса. Разрешающий потенциал на шине 11 переводит селектор в режим электронной автоматической перестройки. При этом перестройка на другую заданную длительность селектируемого импульса производитс с помощью делител 9, коэффициент делени которого устанавливаетс блоком 10 управлени , после поступлени , на его вход определенного заданного количества выдел й 1ых селектором импульсов. Изменение коэффициента делени делител 9 приводит соответственно к изменению час- тоты тактовых импульсов на выходе элемента 2 и входе счетчика 3 в сторону увеличени или уменьшени . Это, в свою очередь, увеличивает или уменьшает врем счета п -го такта, т.е. измен ет длительность селекции. Данный селектор Гovrayльcoв по длительности дает возможность автоматизировать процесс.перестройки селектора, это повышает эффективность ето использовани в процессе работы и расш1ф ет его функциональные возможности. Помимо селекции импульса заданной длительности в селекторе обеспечен режим автоматической электронной перестройки на селекцию импульсов другой длительности и переход в этот режим по внешнему сигналу. Формула изобретени Селектор импульсов по длительности по авт. св. N 577663, о т л д ч а юш и и с т&л, что, с целью расшкрени функциональных возможностей путем обеспечени электронной автоматической перестройки селектора на селекцию импульсов с другой длительностью, в него введены делитель частоты и блок управлени , первый вход которого соединен с выходом второго дешифратора, второй вход - с шиной управлени , а выход - с первым входом делител частоты, второй вход которого подключен к выходу гене-2. Since deshi |) rator 4, when an input pulse formed from the trailing edge of the input pulse is applied to it, is closed, there will be no response at the selector output to the specified pulse. In each case, after analyzing the input pulse, the selector is again ready to put & l reset the counter 3 by the falling edge of the selectable pulse. The resolving potential on bus 11 places the selector in electronic automatic adjustment mode. In this case, the adjustment to another predetermined duration of the selected pulse is performed using the divider 9, the division factor of which is set by the control unit 10, after entering, at its input, a certain predetermined amount of selection of the 1st pulse selector. A change in the division factor of the divider 9 leads respectively to a change in the frequency of the clock pulses at the output of the element 2 and the input of the counter 3 in the direction of increase or decrease. This, in turn, increases or decreases the counting time of the nth cycle, i.e. changes the duration of the selection. This duration selector gives the opportunity to automate the process of rearranging the selector, this increases the efficiency of its use in the process of working and improves its functionality. In addition to the selection of a pulse of a given duration in the selector, an automatic electronic tuning mode is provided for selecting pulses of a different duration and switching to this mode by an external signal. Claims of the invention Pulse selector by duration according to aut. St. N 577663, about a day and a second, which, in order to expand the functionality by providing an electronic automatic rearrangement of the selector to a selection of pulses with a different duration, a frequency divider and a control unit, the first input of which is connected, are entered into it. with the output of the second decoder, the second input is with the control bus, and the output is with the first input of the frequency divider, the second input of which is connected to the output of the
оратора тактовых импульсов, а выход - к первому входу элемента И. ,speaker clock pulses, and the output - to the first input element I.,
Таким офаэом производитс автоматическа перестройка селектора на селекцию импульсов с другой заданной длительностью . . Such an overlap is automatically rebuilding the selector to select pulses with a different predetermined duration. .
Источники ивформацни,Sources of information,
тфин тые во внимание при tfinnye into account when
I, Авторское свидетельство СССР № 577663, кл. Н 03 К 5/20,30.12.75.I, USSR Copyright Certificate No. 577663, cl. H 03 K 5 / 20.30.12.75.