SU879810A2 - Система передачи и приема сигналов изображени - Google Patents

Система передачи и приема сигналов изображени Download PDF

Info

Publication number
SU879810A2
SU879810A2 SU792833179A SU2833179A SU879810A2 SU 879810 A2 SU879810 A2 SU 879810A2 SU 792833179 A SU792833179 A SU 792833179A SU 2833179 A SU2833179 A SU 2833179A SU 879810 A2 SU879810 A2 SU 879810A2
Authority
SU
USSR - Soviet Union
Prior art keywords
converter
serial
output
transmitting
parallel
Prior art date
Application number
SU792833179A
Other languages
English (en)
Inventor
Семен Самуилович Коган
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU792833179A priority Critical patent/SU879810A2/ru
Application granted granted Critical
Publication of SU879810A2 publication Critical patent/SU879810A2/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Description

(54) СИСТЕМА ПЕРЕДАЧИ И ПРИЕМА СИГНАЛОВ ИЗОБРАЖЕНИЯ

Claims (1)

  1. Изобретение относитс  к радиотехнике. и может использоватьс  в цифровых системах передачи информации. По основному авт. св. № 720778 известна система передачи и приема сигналов изображени , содержаща  иа передающей стороие аналого-цифровой преобразователь (АЦП), генератор псевдослучайной последовательности (ПСП), преобразователь из параллельного кода в последовательнь й, и коммутатор, а на приемной стороне - преобразователь последовательного кода в параллельный, генератор ПСП, цифро-аналоговый преобразователь (ЦАП), коммутатор , элементы задержки, компараторы, сумматоры по модулю два, интеграторы и элемент И 1. Однако точность передачи изображени  известной системы невысока. Цель изобретени  - повыщение точности передачи изображени . Дл  этого в известную систему передачи и приема сигналов изображени  на приемной стороне введены последочательнр соеди-, нениые дополнительные сумматор по модулю два, интегратор и компаратор, причем входы дополиительиого сумматора по модулю два соединены с первым и последним выходами преобразовател  последовательного кода в параллельный; а выход дополнительного компаратора соединен с соответствующим входом преобразовател  последовательного .кода в параллельный. На чертеже представлена структурна  электрическа  схема предложенной системы. Система передачи и приема сигналов изображени  содержит на передающей стороие I АЦП 2, коммутатор 3, преобразователь 4 из параллельного кода в последовательный и генератор 5 ПСП на приемной стороне 6 преобразователь 7 последовательного кода в параллельный, коммута тор 8, ЦАП 9, элементы задержки 10, сумматор 11 по модулю два, интеграторы 12, компараторы 13, э;|ементы И 14, генератор 15 ПСП и дополнительные сумматор 16 по модулю два, интегратор 17 и компаратор 18, при этом передающа  и приемна  стороны I и 6 соединены каналом св зи 19. Система работает следующим образом. На вход АЦП 2 подаетс  аналоговый сигнал изображени , а с его выхода снимаетс  последовательность п-разр дных двоичных кодовых групп, которые подаютс  затем на коммутатор 3, который управл етс  генератором 5. Коммутатор 3 совместно с генератором 5 работают таким образом, что позиции разр дов в пределах кодовой группы мен ютс  циклическим сдвигом. При этом осуществл етс  декоррел ци  цифрового сигнала. Декоррелированна  последовательность кодовых групп поступает через преобразователь 4 в канал св зи 19, откуда цифровой сигнал через преобразователь 7 поступает на вход коммутатора 8. Коммутатор 3 на передающей стороне 1 осуществл ет циклическую перестановку разр дов в пределах кодовой группы. Это значит , что через каждый тактовый интервал разр дные последовательности на его п вы ,ходах сдвигаютс . Этот сигнал преобразуетс  в последовательный код в преобразователе 4. На приемной стороне 6 последовательный код преобразуетс  в параллельный в преобразователе 7. На п выходных шинах преобразовател  7 при отсутствии синхронизма будут набл1бдатьс  разр дные последовательности. При несинхронной работе преобразовател  7 на его 1-м и п-м выходах оказываютс  сигналы одноименных разр дов. При синхронной работе преобразовател  7 на всех его выходах оказываютс  разноименные зар ды . Наличие одноименных разр дных последовательностей на 1-м и п-м выходах преобразовател  7  вл етс  сигналом начала поиска синхронизма. Сравнение разр дных последовательностей производитс  на сумматоре II. В режиме поиска синхронизма на двух его входах всегда присутствуют одноименные разр дные последовательности , и сигнал на его выходе oTcyTCTayet. В режиме синхронизма на двух его входах всегда присутствуют разноименные разр дные последовательности, причем каждый так товый интервал комбинаци  разр дов на его входах мен етс . Сигнал с выхода сумматора И подаетс  на интегратор 12, напр жение на выходе которого пропорционально частоте отличи  разр дных последовательностей на 1-м и п-м выходах преобразовател  7. При отсутствии синхронизации напр жение на выходе интегратора 12 уменьшаетс  до нул . Напр жение на выходе интегратора 12 с помощью компаратора 13 сравниваетс  с опорным напр жением f nПри отсутствии синхронизма с выхода компаратора 13 логическа  «1 поступает на дополнительный вход преобразовател  7, что  вл етс  снгналом начала поиска синхронизма . Поиск заканчиваетс  при возникновении логического «О на выходе компаратора 13. Предлагаема  система передачи и приема сигналов изображени  позвол ет повысить точность передачи сигнала за счет исключени  из цифрового потока служебной информации, необходимой дл  синхронизации на приемной стороне преобразовател  из последовательного кода в параллельный. Формула изобретени  Система передачи и приема сигиалов изображени  по авт. св. № 720778, отличающа с  тем, что, с целью повышени  точности передачи изображени , на приемной сто роне введены последовательно соеднненные дополнительные сумматор по модулю два, интегратор и компаратор, причем входы дополнительного сумматора по модулю два соедннены с первым и последним выходами преобразовател  последовательного кода в параллельный, а выход допол1{ительного компаратора соединен с соответствующим входом преобразовател  последовательного кода в параллельный. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство № 720778, кл. Н 04 L 25/40, 05.06.78 (прототип).
    Л
SU792833179A 1979-10-25 1979-10-25 Система передачи и приема сигналов изображени SU879810A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792833179A SU879810A2 (ru) 1979-10-25 1979-10-25 Система передачи и приема сигналов изображени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792833179A SU879810A2 (ru) 1979-10-25 1979-10-25 Система передачи и приема сигналов изображени

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU720778 Addition

Publications (1)

Publication Number Publication Date
SU879810A2 true SU879810A2 (ru) 1981-11-07

Family

ID=20856411

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792833179A SU879810A2 (ru) 1979-10-25 1979-10-25 Система передачи и приема сигналов изображени

Country Status (1)

Country Link
SU (1) SU879810A2 (ru)

Similar Documents

Publication Publication Date Title
US5138319A (en) Two stage a/d converter utilizing dual multiplexed converters with a common converter
CA2019821C (en) Signal conversion circuit
SU879810A2 (ru) Система передачи и приема сигналов изображени
US5517433A (en) Parallel digital data communications
US5084701A (en) Digital-to-analog converter using cyclical current source switching
US7071855B1 (en) Gray code conversion method and apparatus embodying the same
SU720778A1 (ru) Система передачи и приема сигналов изображени
JPH02112321A (ja) 符号変換方式
SU907869A1 (ru) Система передачи и приема сигналов изображени
KR20190113298A (ko) 다중 디지털-아날로그 변환 장치(dac) 와 아날로그-디지털 변환 장치(adc) 간 데이터 동기 획득 방법 및 장치
JPS6046859B2 (ja) 可変長符号化直列伝送方法
SU777845A1 (ru) Устройство синхронизации шумоподобных сигналов
SU1229972A1 (ru) Многоканальна система св зи
SU1322500A1 (ru) Многоканальный приемник
RU1781823C (ru) Система бинарного кодировани и декодировани сигналов
JPS62260454A (ja) デ−タ伝送装置
SU879802A2 (ru) Устройство синхронизации шумоподобных сигналов
US10848354B2 (en) Combined data and timing information
SU1027748A1 (ru) Система дл передачи информации с двукратной фазовой манипул цией сверточным кодом
SU1356246A2 (ru) Система св зи с многоосновным кодированием
SU1003125A1 (ru) Устройство дл передачи и приема двоичных сигналов
SU1064453A1 (ru) Цифро-аналоговый преобразователь
SU1552388A2 (ru) Устройство асинхронного сопр жени синхронных двоичных сигналов
SU613512A1 (ru) Устройство дл синхронизации шумоподобных сигналов
SU974598A2 (ru) Способ синхронизации @ -последовательности