SU873442A2 - Устройство дл синхронизации М-последовательности - Google Patents
Устройство дл синхронизации М-последовательности Download PDFInfo
- Publication number
- SU873442A2 SU873442A2 SU792849150A SU2849150A SU873442A2 SU 873442 A2 SU873442 A2 SU 873442A2 SU 792849150 A SU792849150 A SU 792849150A SU 2849150 A SU2849150 A SU 2849150A SU 873442 A2 SU873442 A2 SU 873442A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- synchronization
- characters
- block
- threshold
- key
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ М-ПОСЛЕДОВАТЕЛЬНОСТИ
I
Изобретение относитс к технике радиосв зи и может использоватьс дл помехоустойчивой синхронизации св зной аппаратуры с помощью передаваемых М-последовательностей .
По основному авт. св. № 614544 известно устройство дл синхронизации М-последовательности , содержащее последовательно соединенные приемник, переключатель, первый ключ, детектор синхронизма и формирователь пороговых значений, ко второму входу которого подключен первый выход порогового блока, второй выход которого соединен с первым входом второго ключа, выход которого подключен ко входу генератора опорной М-последовательности, выход которого соединен со вторым входом переключател , блок управлени , первый и второй входы которого соединены соответственно со вторым выходом детектора синхронизма и вторым выходом порогового блока, первый вь1ход блока управлени соединен со вторыми входа1йи лервого и второго ключей, второй выход - с первым входом третьего ключа, второй вход которого соединен с выходом формировател пороговых значений, а первый выход с первым входом порогового блока, последовательно соединенные первый регистр сдвига, вход которого соединен с вторым выходом приемника, и рекурентный декодер I.
Однако известное устройство имеет низкую помехоустойчивость синхронизации. Цель изобретени - повышение помехоустойчивости синхронизации.
Цель достигаетс тем, что в устройство дл синхронизации М-последовательности введены последовательно соединенные лизатор, решающий блок и второй регистр сдвига, а также блок элементов НЕТ, к запрещающим и. двум другим входам которого подключены соответственно выходы второго регистра сдвига и выходы рекурентного декодера, а выходы блока элементов 15 НЕТ подключены к второму и третьему входам порогового блока, при этом второй выход третьего ключа соединен с установочным входом рещающего блока, к третьему входу которого подключен третий выход приемника, а ко входам анализатора подключены третий
20 и четвертый выходы первого регистра сдвига.
Claims (1)
- На чертеже представлена структурна электрическа схема предложенного уст ройства. Устройство дл синхронизации М-последовательности содержит приемник I, переключатель 2, первый ключ 3, детектор 4 синхронизма, блок 5 управлени , второй ключ 6, генератор 7 опорной М-последовательности , первый регистр сдвига 8, пороговый блок 9, рекурентный декодер 10, формирователь 11 пороговых значений, третий ключ 12, анализатор 13, решающий блок 14, второй регистр сдвига 15, выходы которого соединены с запрещающими входами блока 16 элементов НЕТ. Устройство работает следующим образом. Знаки с приемника 1 через переключатель 2 и первый ключ 3 поступают на детектор 4 синхронизма. На второй вход переключател 2 поступают знаки с генератора 7, работающего с тактовой частотой принимаемых знаков. Двоичные знаки из приемника 1 накапливаютс также в L разр дном регистре сдвига 8 (где ) и преобразуютс в рекурентном декодере 10 в соответствии с системой уравнений, которую можно образовать дл каждого декодируемого знака. G помощью анализатора 13, подключенного к первому регистру сдвига 8, обнаруживаютс ошибочные знаки при нарушении рекуррентного уравнени проверки дл накапливаемых знаков. Сигналы с анализатора 13 поступают на решающий блок 14, на другой вход которого поступают с приемника 1 сигналы регистрации принимаемых знаков в зоне уверенного или неуверенного приема. На основе этих данных решающий блок 14 вырабатывает единичные сигналы стирани дл недостоверно прин тых знаков, которые накапливаютс во втором регистре сдвига 15 и служат в качестве коммутирующих сигналов дл блока 16 элементов НЕТ. Таким образом, на пороговый блок 9 с рекуррентного декодера 10 поступают результаты решени системы уравнений только из достоверно прин тых знаков, что позвол ет образовать серию знаков дл синхронизации генератора 7 опорной М-последовательности из принимаемой выборки L с наличием в ней части ошибочных знаков. Это повышает помехоустойчивость синхронизации . В том случае, когда детектор 4 синхронизма обнаруживает потерю синхронизма, блок 5 управлени размыкает первый ключ 3 и замыкает второй ключ 6 и третий ключ 12. При этом формирователь 1 Г пороговых значений производит установку оптимальных величин порога декодировани и сигналов стирани соответственно в пороговом блоке 9 и решающем блоке 14 на основании априорных или апостериорных данных интенсивности помех в канале св зи. Декодируемые знаки поступают через второй ключ 6 дл исходного заполнени генератора 7 опорной М-последовательности. В том случае, если детектор 4 синхронизма определит отсутствие синхронизма, т. е. если в генератор 7 были записаны неправильно декодируемые знаки, то формирователь 11 пороговых значений измен ет соответственно величину порога декодировани и порога стирани знаков в зависимости от числа проведенных исправлений и стираний в процессе синхронизации. При наличии синхронизма в формирователе 11 пороговых значений устанавливаютс оптимальные величины порогов на основании сигнала с детектора синхронизма, в соответствии с которым вычисл етс апостериорна величина частоты (веро тности) ошибок в канале св зи. Таким образом, в предложенном устройстве дл синхронизации М-последовательности обеспечиваетс повышение помехоустойчивости синхронизации в каналах св зи с высокой интенсивностью помех за счет выделени серии п знаков из выборки длины L знаков с наличием в ней части ощибочных (неисправл емых) знаков. Формула изобретени Устройство дл синхронизации М-последовательности по авт. св. № 614544, отличающеес тем, что, с целью повышени помехоустойчивости синхронизации, введены последовательно соединенные анализатор, решающий блок и второй регистр сдвига, а также блок элементов НЕТ, к запрещающим и двум другим входам которого подключены соответственно выходы второго регистра сдвига и выходы рекуррентного декодера, а выходы блока элементов НЕТ подключены к второму и третьему входам порогового блока, при этом второй выход третьего ключа соединен с установочным входом решающего блока, к третьему входу которого подключен третий выход приемника, а ко входам анализатора подключены третий и четвертый выходы первого регистра сдвига. Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 614544, кл. Н 04 L 7/04, 1976 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792849150A SU873442A2 (ru) | 1979-11-29 | 1979-11-29 | Устройство дл синхронизации М-последовательности |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792849150A SU873442A2 (ru) | 1979-11-29 | 1979-11-29 | Устройство дл синхронизации М-последовательности |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU614544 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU873442A2 true SU873442A2 (ru) | 1981-10-15 |
Family
ID=20863378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792849150A SU873442A2 (ru) | 1979-11-29 | 1979-11-29 | Устройство дл синхронизации М-последовательности |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU873442A2 (ru) |
-
1979
- 1979-11-29 SU SU792849150A patent/SU873442A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1469465A (en) | Detection of errors in digital information transmission systems | |
JPS63296425A (ja) | 通信方法及び符号化装置 | |
US4628309A (en) | System and device for remote surveillance of equipment on a digital transmission link without interrupting traffic | |
SU873442A2 (ru) | Устройство дл синхронизации М-последовательности | |
KR970024704A (ko) | 프레임 동기신호 검출장치 | |
RU2242093C2 (ru) | Приемник синхросигнала | |
SU788413A2 (ru) | Устройство дл цикловой синхронизации корректирующих кодов | |
SU618859A1 (ru) | Устройство дл выделени рекуррентоного синхросигнала с исправлением ошибок | |
SU590856A1 (ru) | Устройство приема информации по двум параллельным каналам св зи | |
SU777870A1 (ru) | Устройство дл приема адресных сигналов в асинхронно-импульсных системах св зи | |
SU614544A1 (ru) | Устройство дл синхронизации м-последовательности | |
SU1117848A1 (ru) | Дешифратор двоичного циклического кода | |
SU1510096A1 (ru) | Кодирующее устройство системы передачи цифровой информации | |
SU628629A1 (ru) | Устройство цикловой синхронизации | |
SU1264223A1 (ru) | Устройство дл приема сигналов | |
SU491220A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU932636A2 (ru) | Устройство дл обнаружени ошибок | |
JPS5848194A (ja) | 火災感知器のアドレス符号送受信回路 | |
SU1102050A2 (ru) | Устройство выделени рекуррентного синхросигнала с обнаружением ошибок | |
SU913298A1 (ru) | Устройство синхронизации источников сейсмических сигналовi | |
SU1003327A1 (ru) | Селектор импульсов по длительности | |
SU1062881A1 (ru) | Устройство дл цикловой синхронизации при двоичном сверточном кодировании | |
SU1116547A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU1005151A2 (ru) | Устройство дл адаптивного мажоритарного декодировани телемеханических дублированных сигналов | |
SU944143A2 (ru) | Устройство дл передачи телеграмм |