SU1003327A1 - Селектор импульсов по длительности - Google Patents
Селектор импульсов по длительности Download PDFInfo
- Publication number
- SU1003327A1 SU1003327A1 SU813350166A SU3350166A SU1003327A1 SU 1003327 A1 SU1003327 A1 SU 1003327A1 SU 813350166 A SU813350166 A SU 813350166A SU 3350166 A SU3350166 A SU 3350166A SU 1003327 A1 SU1003327 A1 SU 1003327A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulse
- input
- output
- duration
- interference
- Prior art date
Links
Landscapes
- Noise Elimination (AREA)
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к импульсной технике и может быть использовано дл селектировани импульсов по длительности в .заданном диапазоне длительностей в устройствах обработки дискретных сигналов в радиотехнике , телемеханике, измерительной технике при передаче сигналов по каналам с аддитивными импульсными помеханми .
Известен селектор импульсов по длительности, содержащий генератор тактовых импульсов, элемент И, первый вход которого соединен с выходом генератора, выход - с входом счетчика импульсов, два дешифратора, формирователь импульсов, устройство задержки и инвертор, вход которого соединен с выходом первого дешифратора а выход - с вторым входом элемента И 1.
Недостатком данного селек.тора вл етс невысока помехоустойчивость селекции импульсов при их передаче по каналам св зи с аддитивными импульсными помехами, обусловленна фиксированным значением порогов селекции.
Наиболее близким к предлагаемому по технической сущности вл етс селектор импульсов по длительности, содержащий последовательно Goeдинeн ные генератор тактовых импульсов, первый элемент И, счетчик импульсов, к выходам которого подключен дешифратор , выход которого соединен с нулевым входом триггера и с вторым входом первого элемента И, последовательно соединенные формирователь
10 импульсов и устройство задержки, выход которого соединен с первым входом второго элемента И, второй вход которого подключен к выходу триггера, и элемент НЕ, выход кото15 рого соединен с входом сброса счетчика импульсов, а вход - с входной, шиной селектора 2 .
Известный селектор имеет большую помехоустойчивость за счет высокой
20 разрешакнцей способности. Однако при наличии в канале аддитивных импульсных помех его помехоустойчивость недостаточна , что объ сн етс фиксированным значением порогов селек25 ции.
Цель изобретени - повышение помехоустойчивости при воздействии аддитивных импульсных помех.
Поставленна цель достигаетс
30 тем, что в селектор импульсов п
длительности, содержащий.генератор тактовых импульсов, выход которого соединен с первым входом первого элемента И, выход которого соединен со счетным входом счетчика импульсо к первой группе выходов которого по ключей дешифратор, выход которого соединен с нулевым входом триггера и с вторым входом первого элемента и, последовательно соединенные формирователь импульсов и элемент задержки , выход которого соединен с первым входом второго элемента И, второй вход которого подключен к выходу триггера, и элемент НЕ, выход которого соединен с входом сбро са счетчика импульсов, а вход - с входной шиной устройства, введены блок пам ти, вход управлени которого соединен с шиной управлени и блок сравнени кодов, перва группа входов которого соединена с входами блока пам ти, подключенными к второй группе выходов счетчика импульсов , втора группа входов блока сравнени кодов соединена с выходам блокапам ти, а выход - с входом формировател импульсов, выход которого соединен с единичным входом триггера.
На фиг. 1 приведена структурна схема предлагаемого селектора} на фиг. 2 - временные диаграммы, по сн ющие его работу.
Селектор импульсов по длительности содержит генератор 1 тактовых импул.ьсов, первый элемент И 2, счет чик 3 импульсов, элемент НЕ 4, блок 5 пам ти, блок 6 сравнени кодов, формирователь 7 импульсов, элемент 8 задержки, второй элемент И 9, триггер 10, дешифратор 11, входную 12 и выходную 13 шины и шину 14 управлени .
Селектор работает следующим образом .
В исходном состо нии (при отсутствии входных импульсов) на выходе элемента НЕ 4 действует потенциал логического О, который устанавливает счетчик 3 в нулевое состо ние и удерживает его в этом состо нии до прихода входного импульса. Элемент И 2 открыт потенциалом логической 1 с выхода дешифратора 11 и тактовые импульсы генератора 1 поступают на счетный вход счетчика 3 , однако счет их не осуществл етс , т.к. счетчик 3 9аблокирован по цепи сброса. В момент поступлени на вход селектора пр моугольного импульса отрицательной пол рности на выходе элемента НЕ.4 по вл етс уровень логической 1, блокировка снимаетс и счетчик 3 начинает счет импульсов генератора 1. Предварительно до прихода входных импульсов производитс анализ состо ни канала. Дл этого на шину
14 управлени блоком 5 подаетс сигнал Анализ, по переднему фронту которого он очищаетс и в него записываетс код, пропорциональный минимальному нижнему порогу селекции TO. По окончании сигнала Анализ блок пам ти блокируетс и селектор готов к работе. При этом возмож ны следующие случаи.
1. В канале отсутствуют аддитивные импульсные помехи. В этом случае отпадает необходимость жесткой селекции импульсов по длительности и нижний порог селекции можно установить минимальным. Пусть длительность входного импульса удовлетвор ет условию Crnoix S где и TO - соответственно верхний и нижний пороги селекции (фиг. 2а). В этом случае при поступлении на вход счетчика 3 fn+11 тактовых импульсов (п пропорционально i) на информационные входы блока б, соединенные с разр дами счетчика 3, поступает код по своему значению больше ко- . да UQ , поступающего с блока 5 на вторые информационные входы. На выходе блока 6 по вл етс сигнал, который запускает формирователь 7 импульсов фop иpyющий импульс заданной длительности (фиг. 26).
Claims (2)
- Выходной импульс формировател 7 устанавливает триггер 10 в единичное состо ние (фиг. 2д) и через элемент 8, у которого (фиг. 2г), поступает на один из входов элемента И 9 , открытого по второму входу единичным потенциалом, с выхода триггера 10 и на его выходе, т.е. на выходной шине 13 устройства, выдел етс выходной импульс (фиг. 2е) В момент окончани выходного импульса на выходе элемента НЕ 4 вновь начинает действовать потенциал логического О, устанавливающий счетчик 3 Б.нулевое состо ние и устройство готово к обработке следуквдего входного импульса. Если длительность входного импульса удовлетвор ет условию ТГп 2а) , то срабатывает блок б, а затем и дешифратор 1Ъ (фиг. 2в)i который устанавливает триггер 10 в нулевое состо ние (фиг. 2д) и одновременно закрывает элемент И 2, и импульсы генератора 1 на вход счетчика 3 не проход т. В свою очередь триггер 10 закрывает элемент И 9 и импульс формировател 7 (фиг. 26) на вход устройства не проходит. Блокировка элемента И 2 исключает веро тность ложного срабатывани селектора при обработке импульсов, длительность которых кратна- . В канале действует аддитивна импульсна помеха с длительностью импульса fn (фиг. 2а). В момент поступлени и шульса помехи на вход устройства счетчик 3 начинает счет импульсов генератора 1 за врем Т т.е. измер ет длительность импульса. Код, пропорциональный длительности импульса помехи, записываетс в блок 5, По окончании сигнала Анализ блок 5 блокируетс , что исключает запись в него других кодов (например кода длительности информационного импульса), и записанный ранее код длительности импульса помехи используетс - в качестве нижнего порога селекции Сд / после чего устройство переходит в режим обработки входных импульсов. При этом на его вход поступает сложный сигнал, содержащий импульсы помехи, информационные импульсы и информационные импульсы, частично подавленные помехой . Если на вход поступает импульс помехи, то отклика на него на выходе устройства нет, так как в этом случае выполн етс условие Tf -у, т:, и сигнал на выходе блока 6 отсутствует. Пусть на вход поступае информационный импульс, частично по давленный импульсом помехи. Если пр этом длительность остатка импульса удовлетвор ет условию ( ) -Oi (фиг. 2а), то на выходе блока по вл етс выходной сигнал, который запускает формирователь 7 импульсов. На выходе устройства по вл етс отклик на входной импульс (фиг. 2е) . 3. В канале действует аддитивна импульсна помеха с длительностью импульса С. В этом, как и в предыдущем случае, в результате измерени длительности импульса помехи в блоке 5 устанавливаетс под порога TQ , относительно которого анализируетс ДЛИТе.ЛЬНОСТЬ входных импульсов ( фиг. 2а). И, наконец, если импульсы помехи имеют длительность , %i; , то устанавливаетс порог ьд (фиг. 2 и устройство работает в режиме жест кой селекции, при котором дл разделени информационных и помеховых импульсов используютс их незначительные отличи по длительности. Таким образом, каждый раз перед обработкой информационных импульсов автоматически устанавливаетс значение порога селекции в зависимости от длительности импульсов помехи. Автоматическа установка порого селекции в предлагаемом селекторе в отличие от известных позвол ет значительно уменьшить веро тность про .пуска информационных импульсов при действии аддитивной импульсной помехи в канале св зи и тем самым повысить помехоустойчивость обработки дискретной информации в радиотехнике. Значение верхнего порога frng устанавливаетс фиксированным с учетом максимальной длительности импульсом Т2 , который необходимо отселектировать . При необходимости Ттал также можно сделать переменным аналогично нижнему порогу, введ в селектор добавочные блоки пам ти и сравнени кодов. Порог fg устанавливаетс с учетом минимальных по длительности шумовых выбросов, действующих в канале св зи. Формула изобретени Селектор импульсов по длительности , содержащий генератор тактовых импульсов, вход которого соединен с первым входом первого элемента И, выход которого соединен со счетным входом счетчика импульсов, к первой группе выходов которого подключен дешифратор, выход которого соединен с нулевым входом триггера и с вторым входом первого элемента И, последовательно соединённые формирователь импульсов и элемент задержки, выход которого соединен с первым входом второго элемента И, второй вход которого подключен к выходу триггера, и элемент НЕ, выход которого соединен с входом сброса счетчика импульсов , а вход - с входной шиной устройства , отличающийс тем, что, с целью повышени помехоустойчивости при воздействии аддитивных импульсных помех, в него ввелены блок пам ти, вход управлени которого соединен с шиной управлени , и блок сравнени кодов, перва группа входов которого соединена с входами блока пам ти, подключенными к второй группе выходов счетчика импульсов, втора группа входов блока сравнени кодов соединена с выходами блока пам ти , а выход - с в ;одом формировател импульсов, выход которого соединен с единичным входом триггера. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР 577663, кл. Н03 К 5/26, 30.12.75.
- 2.Авторскоесвидетельство СССР № 849476, кл. Н03 К 5/26, 11.07.79 (прототип).7i))/1ФЖФ/.rg ,JI/7//лnЙйг,/vJ i-(-LvN
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813350166A SU1003327A1 (ru) | 1981-10-30 | 1981-10-30 | Селектор импульсов по длительности |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813350166A SU1003327A1 (ru) | 1981-10-30 | 1981-10-30 | Селектор импульсов по длительности |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1003327A1 true SU1003327A1 (ru) | 1983-03-07 |
Family
ID=20981178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813350166A SU1003327A1 (ru) | 1981-10-30 | 1981-10-30 | Селектор импульсов по длительности |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1003327A1 (ru) |
-
1981
- 1981-10-30 SU SU813350166A patent/SU1003327A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4771442A (en) | Electrical apparatus | |
SU1003327A1 (ru) | Селектор импульсов по длительности | |
US4149258A (en) | Digital filter system having filters synchronized by the same clock signal | |
SU1190505A1 (ru) | Адаптивный селектор импульсов по длительности | |
SU733096A1 (ru) | Селектор импульсов по длительности | |
SU907817A1 (ru) | Устройство оценки сигнала | |
SU1283785A1 (ru) | Устройство дл моделировани канала передачи дискретной информации | |
SU684757A1 (ru) | Устройство цикловой синхронизации | |
SU970669A1 (ru) | Селектор импульсов по длительности | |
SU1403359A2 (ru) | Селектор импульсов по длительности | |
US4041248A (en) | Tone detection synchronizer | |
SU661490A1 (ru) | Селектор сигналов точного времени | |
SU951687A1 (ru) | Устройство селекции сигнальных импульсов от шумовых и импульсных помех | |
SU604176A1 (ru) | Стартстопное приемное устройство | |
SU1182667A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU907844A1 (ru) | Устройство дл приема сигнала вызова | |
SU1128247A1 (ru) | Цифровой дискриминатор | |
SU822333A1 (ru) | Селектор импульсов | |
US4018991A (en) | Multifrequency signal parity detector | |
SU1166053A1 (ru) | Устройство дл измерени длительности одиночного импульса | |
SU1084854A1 (ru) | Устройство дл приема и обработки шумоподобных сигналов | |
SU785986A1 (ru) | Селектор импульсов | |
SU1667235A2 (ru) | Селектор импульсов по длительности | |
SU896790A1 (ru) | Устройство дл автоматического выбора скорости приемного факсимильного аппарата | |
SU568170A2 (ru) | Устройство дл контрол состо ни канала св зи |