SU860334A1 - Cycle synchronization device - Google Patents
Cycle synchronization device Download PDFInfo
- Publication number
- SU860334A1 SU860334A1 SU792818728A SU2818728A SU860334A1 SU 860334 A1 SU860334 A1 SU 860334A1 SU 792818728 A SU792818728 A SU 792818728A SU 2818728 A SU2818728 A SU 2818728A SU 860334 A1 SU860334 A1 SU 860334A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- channel
- switch
- synchronization device
- cycle synchronization
- inputs
- Prior art date
Links
Landscapes
- Control Of Temperature (AREA)
Description
1 one
Изобретение относитс к технике синхронной дискретной св зи и может быть использовано в qncTeMax передачи дискретной информации.The invention relates to a synchronous discrete communication technique and can be used in qncTeMax discrete information transmission.
Известно устройство цикловой синхронизации , содержащее два канала, каждый из которых состоит из линии Эсщержки и последовательно соединенных переключател обратной св зи и элемента И l.A frame alignment device is known that contains two channels, each of which consists of an Escort line and series-connected feedback switches and an And l element.
Однако известное устройство обладает большим време|1ем вхождени в синхронизм.However, the known device has a long time of synchronization.
Цель изобретени - уменьшение времени вхождени в синхронизм.The purpose of the invention is to reduce the time of entry into synchronism.
Дл этого в устройство цикловой синхронизации, содержащее два канала, каждый из которых состоит из линии задержки и последовательно соединенных переключател обратной св зи и элемента И, введены блок управлени , блок вваделени синхронизирующего сигнала , селектор, датчик циклов и переключатель-каналов , ко входам которого подключены выходы селектора и датчика циклов, а выходы переключател каналов подключены к вторым входам элементов И каждого канала, при этом выходы элементов И каждого канала через последовательно соединенныеTo do this, a control unit, an input unit, a synchronization signal input unit, a selector, a cycle sensor and a channel switch, to the inputs of which are entered into the frame alignment device, which contains two channels, each of which consists of a delay line and a series-connected feedback switch and element the outputs of the selector and the cycle sensor are connected, and the outputs of the channel switch are connected to the second inputs of the AND elements of each channel, while the outputs of the AND elements of each channel are connected through series
переключатель объединени и линию задержки подключены соответственно к первым и вторым входам блока выделени синхронизирующего сигнала и блока управлени , к третьему входу которого , а также к вторым входам переключателей объединени каждого канала подключен выход блока выделени синхронизирующего сигнала, а первый the combining switch and the delay line are connected respectively to the first and second inputs of the clock extraction unit and the control unit, to the third input of which, as well as to the second inputs of the switches of each channel, the output of the clock selection signal is connected
to выход блока управлени подключен к первому и второму входам перключател обратной св зи первого канала и третьему входу переключател объединени вторго канала, вторй выход бло15 ка управлени подключен к первому и второму входам переключател обратной св зи второго канала и третьему входу переключател объединени первого канала.The output of the control unit is connected to the first and second inputs of the feedback switch of the first channel and the third input of the combination switch on the second channel, the second output of the control unit is connected to the first and second inputs of the second channel feedback switch and the third input of the first channel combination switch.
2020
На чертеже представлена структурна электрическа схема устройства.The drawing shows a structural electrical circuit of the device.
Устройство содержит селектор 1/ датчик 2 циклов, перключатель 3 кАналов , переключатель 4 обратной св зи The device contains a selector 1 / sensor 2 cycles, a switch 3 kanalov, switch 4 feedback
25 первогоканала, переключатель 5 обратной св зи второго канала, элемент И 6 первого канала, элемент И 7 второго канала, переключатель 8 объединени первого канала, переключатель 9 объединени второго канала, блок 1025 of the first channel, feedback switch 5 of the second channel, element 6 of the first channel, element 7 of the second channel, switch 8 combining the first channel, switch 9 combining the second channel block 10
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792818728A SU860334A1 (en) | 1979-09-20 | 1979-09-20 | Cycle synchronization device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792818728A SU860334A1 (en) | 1979-09-20 | 1979-09-20 | Cycle synchronization device |
Publications (1)
Publication Number | Publication Date |
---|---|
SU860334A1 true SU860334A1 (en) | 1981-08-30 |
Family
ID=20850226
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792818728A SU860334A1 (en) | 1979-09-20 | 1979-09-20 | Cycle synchronization device |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU860334A1 (en) |
-
1979
- 1979-09-20 SU SU792818728A patent/SU860334A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850005218A (en) | Pseudo Stereo Signal Generator | |
SU860334A1 (en) | Cycle synchronization device | |
JPS5621440A (en) | Stuff synchronizing system | |
SU1396255A1 (en) | Device for shaping relative bipulse signal | |
SU965004A1 (en) | Phase start signal recertion device | |
SU965003A1 (en) | Device for synchronization by meassages | |
SU661840A1 (en) | Apparatus for receiving discrete signals with erasure | |
SU663122A1 (en) | Device for distortion of start-stop text | |
SU633152A1 (en) | Synchronizing arrangement | |
SU544124A1 (en) | Digital Differential Pulse Width Modulator | |
JPS5381059A (en) | Digital phase synchronizing system | |
SU919109A2 (en) | Two-channel discreete signal relaying device | |
SU559435A1 (en) | Device for receiving information | |
SU966920A1 (en) | Decimal counter | |
SU705676A1 (en) | Ring switching circuit | |
SU788411A1 (en) | Phase correcting device | |
SU661833A1 (en) | Clock synchronization device | |
JPS5354935A (en) | Information converting device | |
SU652717A1 (en) | Device for multichannel transmission of binary information | |
SU625313A1 (en) | Synchronism indicating device | |
SU651493A2 (en) | Arrangement for synchronization of m-sequencies with inverse modulation | |
SU547811A1 (en) | Device for transmitting information | |
SU960820A2 (en) | Multi-channel device for priority-based pulse selection | |
SU815923A1 (en) | Frequency divider | |
SU684588A1 (en) | Telecontrol apparatus |