SU559435A1 - Device for receiving information - Google Patents

Device for receiving information

Info

Publication number
SU559435A1
SU559435A1 SU2199504A SU2199504A SU559435A1 SU 559435 A1 SU559435 A1 SU 559435A1 SU 2199504 A SU2199504 A SU 2199504A SU 2199504 A SU2199504 A SU 2199504A SU 559435 A1 SU559435 A1 SU 559435A1
Authority
SU
USSR - Soviet Union
Prior art keywords
receiving information
input
information
outputs
channel
Prior art date
Application number
SU2199504A
Other languages
Russian (ru)
Inventor
Георгий Николаевич Федоренко
Анатолий Григорьевич Марусов
Original Assignee
Предприятие П/Я М-5546
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5546 filed Critical Предприятие П/Я М-5546
Priority to SU2199504A priority Critical patent/SU559435A1/en
Application granted granted Critical
Publication of SU559435A1 publication Critical patent/SU559435A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1one

Изобретение относитс  к вычислительной и информационной технике и может использоватьс  дл  приема тактовых и информационных сигналов, передаваемых по лини м св зи последовательным методом.The invention relates to computing and information technology and can be used to receive clock and information signals transmitted over communication lines by a sequential method.

Известно устройство дл  приема инфорлации , содержащее два тактовых и информационный каналы, каждый из которых состоит дз последовательно, соединенных фильтра, j)opмиpoвaтeл  импульсов и интегратора, при чем выход каждого тактового канала подключен к входу элемента И-НЕ , а выход информационного канала - к входу инвертора, а также элемент ИЛИ. Это устройство обладает низкой помехоустойчивостью приема. A device for receiving information is known, containing two clock and information channels, each of which consists of dz series, connected filters, j) pulse generator and integrator, with the output of each clock channel connected to the input of the NAND element, and the output of the information channel to the input of the inverter, as well as the element OR. This device has low noise immunity.

Предлагаемое устройство дл  приема информации отличаетс  от известного тем, что в него дл  устранени  указанного недостатка , введены два триггера и два формировател  коротких импульсов, выходы элементов И-НЕ подключены к соответствующим входам первого триггера, каждый из выходов которого подключен к другому входу соответствующего элемента И-НЕ и входу одного из формирователей коротких импульсов , а выходы формирователей коротких импульсов через элемент ИЛИ подключены к первому входу второго триггера, второй вхо которого соединен с выходом инвертора.The proposed device for receiving information differs from the well-known in that, in order to eliminate this drawback, two triggers and two short pulse formers are introduced, the outputs of the AND-NOT elements are connected to the corresponding inputs of the first trigger, each of the outputs of which is connected to another input of the corresponding element -NOT and the input of one of the short pulse formers, and the outputs of the short pulse formers through the OR element are connected to the first input of the second trigger, the second input of which is connected to inverter output.

На чертеже представлена структурна  электрическа  схема предлагаемого устройства дл  приема информации.The drawing shows the structural electrical circuit of the proposed device for receiving information.

Устройство содержит фильтры 1,2 и 3, входы которых объединены, формирователи импульсов 4,5,6 и интеграторы 7,8,9. Последовательно соединенные фильтр 1, формирователь импульсов 4 и интегратор 7 обра-зуют первый тактовый канал, фильтр 2, формирователь импульсов 5 и интегратор В второй тактовый канал, а фильтр 3, формирователь импульсов 6 и интегратор 9 - информационный канал. Выход каждого тактового канала подключен к одному входу соответствующего элемента И-НЕ 10( -И ), а выход информационного канала - к входу информатора 12. Выходы элементов И-НЕ 10, 11 подключены к соответствующим входам триггера 13 , выходы которого соответственно подключены к другим входам элементов И-НЕ 10,11 и к входам соответствующихThe device contains filters 1,2 and 3, the inputs of which are combined, pulse shapers 4,5,6 and integrators 7,8,9. Successively connected filter 1, pulse shaper 4 and integrator 7 form the first clock channel, filter 2, pulse shaper 5 and integrator B into the second clock channel, and filter 3, pulse shaper 6 and integrator 9 form the information channel. The output of each clock channel is connected to one input of the corresponding element AND-NOT 10 (-I), and the output of the information channel is connected to the input of the informer 12. The outputs of the elements AND-NOT 10, 11 are connected to the corresponding inputs of the trigger 13, the outputs of which are respectively connected to others the inputs of the elements AND NOT 10,11 and to the inputs of the corresponding

SU2199504A 1975-12-15 1975-12-15 Device for receiving information SU559435A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2199504A SU559435A1 (en) 1975-12-15 1975-12-15 Device for receiving information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2199504A SU559435A1 (en) 1975-12-15 1975-12-15 Device for receiving information

Publications (1)

Publication Number Publication Date
SU559435A1 true SU559435A1 (en) 1977-05-25

Family

ID=20640492

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2199504A SU559435A1 (en) 1975-12-15 1975-12-15 Device for receiving information

Country Status (1)

Country Link
SU (1) SU559435A1 (en)

Similar Documents

Publication Publication Date Title
JPS5391542A (en) Input*output system
SU559435A1 (en) Device for receiving information
JPS5312261A (en) Output circuit of semiconductor device
SU687594A1 (en) Multichannel pulse distributor
SU599339A2 (en) Periodic pulse discriminating arrangement
JPS5425148A (en) Pulse filter circuit
JPS5361237A (en) Multiplexed system for electric charge
SU570026A1 (en) Device for measuring time intervals
SU1078594A1 (en) Two-channel generator
JPS52126159A (en) Frequency multiplying circuit
SU869060A1 (en) Pulse frequency divider
JPS5435611A (en) Signal separation circuit
SU465727A1 (en) Short pulse shaper
SU1100733A2 (en) Device for checking condition of radio circuit
SU845279A1 (en) Phase comparator
SU663122A1 (en) Device for distortion of start-stop text
SU490132A1 (en) Dual channel generator of random signals
SU661836A1 (en) Cycle synchronization device
SU623257A1 (en) Discrete-action integrating arrangement
SU471596A1 (en) Passenger counting device
SU591859A1 (en) Device for module three remnant forming
SU661833A1 (en) Clock synchronization device
SU457179A1 (en) Monitoring device
SU527009A1 (en) Electromechanical filter
SU568209A1 (en) Telephone switching apparatus