SU623257A1 - Discrete-action integrating arrangement - Google Patents

Discrete-action integrating arrangement

Info

Publication number
SU623257A1
SU623257A1 SU762437741A SU2437741A SU623257A1 SU 623257 A1 SU623257 A1 SU 623257A1 SU 762437741 A SU762437741 A SU 762437741A SU 2437741 A SU2437741 A SU 2437741A SU 623257 A1 SU623257 A1 SU 623257A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
discrete
output
outputs
elements
Prior art date
Application number
SU762437741A
Other languages
Russian (ru)
Inventor
Вячеслав Васильевич Евсеев
Вячеслав Дмитриевич Козлов
Владимир Никитич Соснов
Original Assignee
Предприятие П/Я Р-6886
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6886 filed Critical Предприятие П/Я Р-6886
Priority to SU762437741A priority Critical patent/SU623257A1/en
Application granted granted Critical
Publication of SU623257A1 publication Critical patent/SU623257A1/en

Links

Landscapes

  • Investigating Or Analyzing Materials By The Use Of Ultrasonic Waves (AREA)

Description

(54) ИНТЕГРИРУЮЩЕЕ УСТРОЙСТВО ДИСКРЕТНОГО ДЕЙСТВИЯ(54) INTEGRATING DEVICE FOR DISCRETE ACTION

Изобретение относитс  к радиотехнике и может использоватьс  в устройствах приема телеграфных сигналов.The invention relates to radio engineering and can be used in telegraph signal receiving devices.

Известно интегрирующее устройство дискретного действи  дл  приемника телеграфных сигналов, содержащее двоичный демодул тор , выход которого соединен с первым входом формировател  импульсов, выходы которого подключены к первым входам элементов И, вторые входы которых соединены с выходом генератора тактовых импульсов и вторым входом формировател  импульсов, а выходы элементов И подключены к первым входам соответствующих счетчиков, выходы которых через дещифраторы соединены со входами выходного триггера 1. Однако в известном устройстве низка  помехоустойчивость приема телеграфных сигналов.A discrete action integrator is known for a telegraph signal receiver, which contains a binary demodulator whose output is connected to the first input of a pulse shaper, whose outputs are connected to the first inputs of the And elements, the second inputs of which are connected to the output of a clock generator and the second pulse shaper input, and the outputs elements And are connected to the first inputs of the corresponding counters, the outputs of which are connected to the inputs of the output trigger 1 via the de-switches. However, in a known arrangement stve low immunity wire receiving signals.

Цель изобретени  - повышение помехоустойчивости приема телеграфных сигналов.The purpose of the invention is to improve the noise immunity of receiving telegraph signals.

Дл  этогб в интегрирующее устройство дискретного действи  дл  приемника телеграфных сигналов, содержащее двоичный демодул тор , выход кото)ого соединен с первым входом формировател  импульсов, выходы которого подключены к первым входамFor this, a discrete action integrator for a telegraph signal receiver containing a binary demodulator, the output of which is connected to the first input of the pulse former, the outputs of which are connected to the first inputs

элементов И, вторые входы которых соединены с выходом генератора тактовых импульсов и вторым входом формировател  импульсов, а выходь элементов И подключены к первым входам соответствующих счетчиков , выходы которых через дешифраторы соединены со входами выходного триггера , введены два элемента И-НЕ, элемент ИЛИ и последовательно соединенные блок выделени  фронтов, входы которого соединены с выходами формировател  импульсов , и триггер управлени , выход которого подключен к первым входам элементов И-НЕ, вторые входы которых соединены с выходами выходного триггера, а выходы элементов И-НЕ подключены к третьим входам соответствующих элементов И, при этом второй вход триггера управлени  соединен со вторыми входами счетчиков и выходом элемента ИЛИ, ко входам которого подключены выходы соответствующих дещифраторов.And elements, the second inputs of which are connected to the output of the clock generator and the second input of the pulse generator, and the output of the elements AND are connected to the first inputs of the corresponding counters, the outputs of which through the decoders are connected to the inputs of the output trigger, introduced two elements AND-NO, the element OR and sequentially connected edge separator, the inputs of which are connected to the outputs of the pulse former, and the control trigger, the output of which is connected to the first inputs of the NAND elements, the second inputs of which are connected us with the output latch outputs, and the outputs of AND-NO elements are connected to respective third inputs of AND gates, the second trigger control input is coupled to second inputs of the counters and the output of the OR gate, whose inputs are connected to respective outputs deschifratorov.

Claims (1)

1. Авторское свидетельство СССР № 179795, кл. G 05 В 11/40, 1966.1. USSR author's certificate number 179795, cl. G 05 B 11/40, 1966.
SU762437741A 1976-12-30 1976-12-30 Discrete-action integrating arrangement SU623257A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762437741A SU623257A1 (en) 1976-12-30 1976-12-30 Discrete-action integrating arrangement

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762437741A SU623257A1 (en) 1976-12-30 1976-12-30 Discrete-action integrating arrangement

Publications (1)

Publication Number Publication Date
SU623257A1 true SU623257A1 (en) 1978-09-05

Family

ID=20689720

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762437741A SU623257A1 (en) 1976-12-30 1976-12-30 Discrete-action integrating arrangement

Country Status (1)

Country Link
SU (1) SU623257A1 (en)

Similar Documents

Publication Publication Date Title
IE820103L (en) Arbiter circuit
SU623257A1 (en) Discrete-action integrating arrangement
JPS5360554A (en) Integrated circuit
SU902249A1 (en) Time interval-to-digital code converter
SU599227A1 (en) Arrangement for subtracting frequencies of two independent signals
SU588660A1 (en) Voice signal receiver
SU559435A1 (en) Device for receiving information
SU523523A1 (en) Differential discriminator
GB1060836A (en) Improvements in or relating to electrical circuits
JPS5218154A (en) Frequency addition circuit
SU830463A1 (en) Phase-to-time interval converter
SU991606A2 (en) Decoding device
SU828407A1 (en) Device for shaping difference frequency pulses
SU535747A1 (en) Device for compressing pseudo-noise signals
SU902294A1 (en) Device for shaping quasiternary sequence
SU624371A1 (en) Frequency divider with any integer-number division factor
SU879761A2 (en) Pulse duration discriminator
SU501470A1 (en) Device for generating single pulses
SU748883A1 (en) Pulse recurrence rate divider with variable division factor
SU782171A2 (en) Bipulse signal receiving device
SU570197A1 (en) Device for pulse synchronization of accumulator and radio spectrometer
SU839059A1 (en) Logical redundancy device
SU813743A1 (en) Pulse train shaper
SU1117848A1 (en) Binary cyclic code decoder
SU1264135A1 (en) Two-channel pulse-position converter