SU839059A1 - Logical redundancy device - Google Patents

Logical redundancy device Download PDF

Info

Publication number
SU839059A1
SU839059A1 SU792818090A SU2818090A SU839059A1 SU 839059 A1 SU839059 A1 SU 839059A1 SU 792818090 A SU792818090 A SU 792818090A SU 2818090 A SU2818090 A SU 2818090A SU 839059 A1 SU839059 A1 SU 839059A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
outputs
output
redundancy device
Prior art date
Application number
SU792818090A
Other languages
Russian (ru)
Inventor
Владимир Львович Гайдуков
Юрий Николаевич Родионов
Владимир Александрович Тафинцев
Виктор Алексеевич Титов
Original Assignee
Gajdukov Vladimir L
Rodionov Yurij N
Tafintsev Vladimir A
Titov Viktor A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gajdukov Vladimir L, Rodionov Yurij N, Tafintsev Vladimir A, Titov Viktor A filed Critical Gajdukov Vladimir L
Priority to SU792818090A priority Critical patent/SU839059A1/en
Application granted granted Critical
Publication of SU839059A1 publication Critical patent/SU839059A1/en

Links

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при синтезе устройств автоматического управлени  повышенной надежности. Известно резервированное устройст во, содержащее резервируемые блоки, попарно подсоединенные через ключевые элементы к элементам И, и элемен ты неравнозначности, первые входы ко торых подключены к выходу элемента ИЛИ, вторые входы - к выходам соответствующих ключевых элементов,а вы ходы - к фиксирующим элементам, а также источник разрешающего сигнала, выход которого соединен с соответствующими входами ключевых элементов, и дополнительные ключевые элементы, через которые элементы И подсоединены к элементу ИЛИ р j. Существенным недостатком этого устройства  вл етс  его сложность и низка  надежность, обусловленна  наличием двух групп ключевых элементов , источника разрешающего .сигнала и фиксирующих элементов по числу резервируемых блоков. Цель изобретени  - упрощение и повышение надежности. Указанна  цель достигаетс  тем, что в предлагаемом устройстве, содержащем резервируемые блоки, попарно подсоединенные через ключевые элементы к Элементам И, и элементы неравнозначности , первые входы которых подключены к выходу элемента ИЛИ, выход которого  вл етс  выходом устройства , выходы резервируемых блоков соединены со вторыми входами соответствуюпщх элементов неравнозначности, выходы которых подключены к управл ющим входам соответствующих ключевых элементов, выходы элементов И соединены со входами элемента ИЛИ. На чертеже схематически изображено предлагаемое устройство. Устройство содержит резервируемые блоки 1-3, элементы И 4-6, элементThe invention relates to automation and computing and can be used in the synthesis of automatic control devices of increased reliability. A redundant device is known that contains redundant blocks connected in pairs through key elements to AND elements and inequality elements, the first inputs of which are connected to the output of the OR element, the second inputs to the outputs of the corresponding key elements, and the outputs as well as the source of the enabling signal, the output of which is connected to the corresponding inputs of the key elements, and additional key elements through which the elements AND are connected to the element OR p j. A significant disadvantage of this device is its complexity and low reliability, due to the presence of two groups of key elements, the source of the enabling signal and the locking elements according to the number of reserved blocks. The purpose of the invention is to simplify and increase reliability. This goal is achieved by the fact that in the proposed device, which contains redundant blocks, connected in pairs through key elements to AND elements, and inequality elements, the first inputs of which are connected to the output of the OR element, whose output is the output of the device, the outputs of the reserved blocks the corresponding inequality elements, the outputs of which are connected to the control inputs of the corresponding key elements, the outputs of the AND elements are connected to the inputs of the OR element. The drawing schematically shows the proposed device. The device contains redundant blocks 1-3, elements And 4-6, element

Claims (1)

Формула изобретенияClaim Логическое резервированное устройство, содержащее резервируемые 15 блоки, попарно подсоединенные через ключевые элементы к элементам И, элементы неравнозначности, первые входы которых подключены к выходу элемента ИЛИ, выход которого является выходом устройства, отличающееся тем, что, с целью упрощения и повышения надежности, в немы выходы резервируемых блоков соединены со вторыми входами соответствующих элементов неравнозначности, выходы которых подключены к управляющим входам соответствующих ключевых элементов, выходы элементов И соединены со входами элемента ИЛИ.Logical redundant device containing 15 redundant blocks pairwise connected through key elements to AND elements, disambiguation elements, the first inputs of which are connected to the output of the OR element, the output of which is the output of the device, characterized in that, in order to simplify and increase reliability, it the outputs of the reserved blocks are connected to the second inputs of the corresponding elements of disambiguation, the outputs of which are connected to the control inputs of the corresponding key elements, the outputs of the elements connected to the inputs of the OR element.
SU792818090A 1979-09-10 1979-09-10 Logical redundancy device SU839059A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792818090A SU839059A1 (en) 1979-09-10 1979-09-10 Logical redundancy device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792818090A SU839059A1 (en) 1979-09-10 1979-09-10 Logical redundancy device

Publications (1)

Publication Number Publication Date
SU839059A1 true SU839059A1 (en) 1981-06-15

Family

ID=20849940

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792818090A SU839059A1 (en) 1979-09-10 1979-09-10 Logical redundancy device

Country Status (1)

Country Link
SU (1) SU839059A1 (en)

Similar Documents

Publication Publication Date Title
SU839059A1 (en) Logical redundancy device
SU620042A1 (en) Redundant device
SU771918A2 (en) Redundancy device
SU881734A1 (en) Device for determining extremum numbers
SU473203A1 (en) Device for transmitting information
SU818017A1 (en) Logic ''m from n''device
SU834910A1 (en) Switching-over device
SU519863A1 (en) Three-channel majority backup logical unit
SU624371A1 (en) Frequency divider with any integer-number division factor
SU1078594A1 (en) Two-channel generator
SU733114A2 (en) Noise-proof coder
SU645300A1 (en) Redundancy majority system
SU987614A1 (en) Information input device
SU623257A1 (en) Discrete-action integrating arrangement
SU919109A2 (en) Two-channel discreete signal relaying device
SU798847A1 (en) Adaptive multichannel redundancy device
SU1451780A1 (en) Three-channel majority=type redundancy storage
SU546878A1 (en) Inkjet shift register
SU674229A1 (en) Decoding arrangement for mirror codes at multiple repetition of codograms
SU627505A1 (en) Information receiver
SU1405043A1 (en) Data input device
SU920811A1 (en) Coded message transmission device
SU797067A1 (en) Coder
SU656054A1 (en) Homogeneous computing medium element
SU425357A1 (en) DEVICE FOR RESEARCH OF RELIABILITY OF LOGICAL ELEMENTS