Изобретение относитс к технике св зи и может использоватьс дл контрол состо ни радиолиний с резко измен ющимис параметрами. , По основному авт. св. № 566362 известно устройство дл контрол состо ни радиолиний, содержащее последовательно соединенные синхронный распределитель, делитель частоты, делитель частоты с переменным коэффициентом делени , реверсивньй счетчик , второй вход которого соединен с выходом интегратора, первый и второй входы которого соединены соответственно с выходом делител частот и с выходом блока обнаружени ошибок информационный вход которого вл етс общим и соединен с входом синхрон ного распределител , и анализатор состо ни канала, при этом выходы реверсивного счетчика через анализа тор состо ни канала подключены к до полнительному входу делител частоты с переменным коэффициентом делени , а второй выход анализатора соето ни канала подключен к входу установлени нулевого состо ни реверсивного счетчика. Недостатком известного устройства вл етс сравнительно большое врем контрол радиолинии при {)езких и дли тельных ухудшени х ее состо ни , Цель изобретени - сокращение вре мени контрол радиоканала при резких и длительных ухудшени х его состо НИЯ . Дл этого в устройстве дл контрол состо ни радиолиний, содержащем последовательно соединенные синхронньй распределитель, делитель . частоты, делитель частоты с переменным коэффициентом делени , реверсивный счетчик, второй вход которого соединен с выходом интегратора, первый и второй входы которого соединены соответственно с выходом делител частоты и с выходом блока обнаружени ошибок, информационный вход кото рого вл етс общим и соединен с вхо дом синхронного распределител , и анализатор состо ни канала, при этом выходы реверсивного счетчика через анализатор состо ни канала подключены к дополнительному входу делител частоты с переменньм коэффициентом делени , а второй выход анализатора состо ни канала подключен ко входу установлени нулевого состо ни реверсивного счетчика, первый выход анализатора состо ни канала подключен к дополнительному входу делител частоты с переменным коэффициентом делени через введенные последовательно соединенные элемент И, регистр сдвига, анализатор распределени ошибок и элемент ИЛИ, при этом второй вход элемента ИЛИ соединен с первым выходом анализатора состо ни канала, второй вход элемента И соединен с вькодом интегратора ошибок, второй выход анализатора состо ни канала подключен к входу установлени нулевого состо ни регистра сдвига, вход тактовых импульсов которого соединен с выходом делител частоты. На чертеже приведена структурна электрическа схема устройства. Устройство дл контрол состо ни радиолиний содержит блок 1 обнаружени ошибок, синхронный распределитель 2, интегратор ошибок 3, делитель частоты 4, реверсивный счетчик 5, делитель частоты 6 с переменным коэффициентом делени , анализатор 7 состо ни канала, регистр сдвига 8, анализатор 9 распределени ошибок, элемент ИЛИ 10, элемент И 11. Устройство работает следующим образом. Реверсивный счетчик 5, на вход сложени которого с выхода интегратора ошибок 3 в каждый такт цикловой частоты поступает случайна последовательность сигналов Ошибка и Не ошибка, а на вход вычитани с выхода делител частоты 4 через делитель частоты 6 поступает |регулируема последовательность импульсов цикловой частоты,- осуществл ет текущий контроль состо ни канала, реализу метод последовательного анализа. Пороговый уровень реверсивного счетчикд 5 устанавливаетс изменением коэффициента делени делител частоты 6. Реэерсивный счетчик 5 вьздает сигнал браковки канала, если разность между количеств | сигналов Ошибка, поступающих иа вход сложени , и. количеством импульсов, поступающих с выхода делител частоты 6 на вход вычитани , превш1ает пороговый уровень. Случайна последовательность сигалов Ошибка и Не ошибка через элемент И 11 поступает также на вход аписи регистра сдвига 8, где каждымThe invention relates to a communication technique and can be used to monitor the state of radio lines with dramatically changing parameters. , According to the main author. St. No. 566362, a device for monitoring radio lines is known, comprising a series-connected synchronous distributor, a frequency divider, a frequency divider with a variable division factor, a reversible counter, the second input of which is connected to the integrator output, the first and second inputs of which are connected respectively to the output of the frequency divider and the output of the error detection block, the information input of which is common and connected to the input of the synchronous distributor, and the channel state analyzer, while the outputs are roar A counter through a channel state analyzer is connected to the additional input of a frequency divider with a variable division factor, and the second output of the channel analyzer is connected to the zero-state input of a reversible counter. A disadvantage of the known device is a relatively long time monitoring of a radio link during {) severe and prolonged deterioration of its condition. The purpose of the invention is to reduce the time of monitoring a radio channel during a sharp and prolonged deterioration of its status. For this purpose, in the device for monitoring the state of the radio links, containing a series-connected synchronous distributor, a divider. frequency, variable division frequency divider, reversible counter, the second input of which is connected to the integrator output, the first and second inputs of which are connected respectively to the output of the frequency divider and the output of the error detection block, whose information input is common and connected to the input synchronous distributor, and the channel state analyzer, while the outputs of the reversible counter through the channel state analyzer are connected to the auxiliary input of a frequency divider with variable coefficient de and the second output of the channel state analyzer is connected to the zero-state input of the reversible counter, the first output of the channel state analyzer is connected to the auxiliary input of the frequency divider with a variable division factor through the entered serially connected element AND, shift register, error distribution analyzer and element OR, while the second input of the element OR is connected to the first output of the channel state analyzer, the second input of the element AND is connected to the error integrator code, the second output A channel state analyzer is connected to the zero state input of the shift register, the clock pulse input of which is connected to the output of the frequency divider. The drawing shows a structural electrical circuit of the device. The device for monitoring the state of the radio link contains an error detection unit 1, a synchronous distributor 2, an error integrator 3, a frequency divider 4, a reversible counter 5, a frequency divider 6 with a variable division factor, a channel state analyzer 7, a shift register 8, an error distribution analyzer 9 , element OR 10, element AND 11. The device operates as follows. A reversible counter 5, to the addition input of which, from the output of the error integrator 3, a random sequence of Error and Not error signals is sent to each cycle of the cyclic frequency, and an adjustable sequence of cyclic frequency pulses is fed to the subtracting input from the output of frequency divider 4 through frequency divider 6, The current monitoring of the channel state will implement a sequential analysis method. The threshold level of the reversible counter 5 is set by changing the division factor of frequency divider 6. Re-active counter 5 produces a channel rejection signal if the difference between the numbers | Signals Error, input and input, and. the number of pulses coming from the output of frequency divider 6 to the subtraction input exceeds the threshold level. Random sequence of sigals Error and Not error through the element And 11 is also fed to the input of the register of the shift register 8, where each