SU857972A1 - Шифратор - Google Patents

Шифратор Download PDF

Info

Publication number
SU857972A1
SU857972A1 SU792755343A SU2755343A SU857972A1 SU 857972 A1 SU857972 A1 SU 857972A1 SU 792755343 A SU792755343 A SU 792755343A SU 2755343 A SU2755343 A SU 2755343A SU 857972 A1 SU857972 A1 SU 857972A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
multiplexer
inputs
multiplexers
Prior art date
Application number
SU792755343A
Other languages
English (en)
Inventor
Сергей Павлович Черняк
Виктор Леонидович Михайловский
Original Assignee
Предприятие П/Я Г-4084
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4084 filed Critical Предприятие П/Я Г-4084
Priority to SU792755343A priority Critical patent/SU857972A1/ru
Application granted granted Critical
Publication of SU857972A1 publication Critical patent/SU857972A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

1
Изобретение относитс  к вычислительной технике и автоматике.
Известен шифратор, содержащий диоды, резисторы, шины нулевого и единичного потенциала, коммутационные элементы lIОднако ввиду наличи  коммутационных элементов шифратор имеет низкую эксплуатационную надежность.
Наиболее близким к предлагаемому по технической сущности  вл етс  шифратор , построенный на основе специальных интегральных логических микросхем-шифраторов, содержащий две группы указанных микросхем, играющих роль входных сборок, или две выходньлх микросхемы того же типа, регистр выходного кода 2.
Недостатком известного шифратора  вл ютс  значительные аппаратурные затраты при кодировании больших массивов инфор мации, т.е. при наличии большого количества входных сигналов .
Цель изобретени  - упрощение шифратора .
Поставленна  цель достигаетс  тем, что шифратор, содержащий регистр входного кода, содержит мультиплексоры , счетчик и генератор
тактовых импульсов, причем шины входных сигналов подключены.к информационным входам входных мультиплексоров , выход каждого из которых
5 соединен с одним из информационных входов выходного мультиплексора, выход которого соединен с входом записи регистра выходного кода, выход генератора тактовых импульсов соеди 0 нен с входом счетчика, выходы младших разр дов которого подключены к входам управлени  выходного мультиплексора и к входам соответствующих старших разр дов регистра выходного
15 кода, а-выходы соответствующих старших разр дов подключены к входам управлени  входных мультиплексоров и входам соответствующих младших разр дов регистра выходного кода.
На чертеже изображена схема шифратора , кодирующего 256 входных сигналов (символов, команд, операций).
25 Устройство содержит шестнадцать входных мультиплексоров 1,один выходной мультиплексор 2, восьмиразр дный двоичный счетчик 3, восьмиразр дный регистр 4 выходного кода и генератор 5 тактовых импульсов.
шины двухсот п тидес ти шести кодиpye .ыx сигналов разбиты на шестнадцать групп (числу групп соответствует количество входных мультиплексо-ровJ по шестнадцать шин в каждой (числу шин в группе соответствует количество Информационных входов одного селектора-мультиплексора). Кажда  группа шин подключена к информационньом входам одного из мультиплексоров так, что кажда  шина в группе подключена только к одному из входов селектора-мультиплексора, соответствующего данной группе шин.
Восьмиразр дный код любого из кодируемых элементов определ етс  номером входного мультиплексора 1, к которому подключена шина данного элемента (четыре старших разр да кода) и номером входа мультиплексора , к которому подключена эта шина (четыре младших разр да кода). Выходные шины мультиплексоров 1 подключены к информационным входам селектора-мультиплексора 2 , причем номер входного мультиплексора, выход которого подключаетс  ко входу мультиплексора 2, совпадает с номером этого входа. Выход мультиплексора 2, соединен с входом записи регистра выходного кода 4. Выходные шины четьРрех старших разр дов счетчика 3 соединены с входными информационными шинами четырех младших разр дов регистра 4, а выходные шины четырех младших разр дов счетчика 3 с входными информационными шинами четырех старших разр дов регистра 4. Одноименные входы дешифраторов мультиплексоров 1 соединены вместе и подключены к соответствующим выходным шинам четырех старших разр дов счетчика 3. Входы дешифратора мультиплексора 2 соединены с соответствующими выходными шинами четырех младших раз .р дов счетчика 3. Генератор 5 своим выходом подключен к счетному входу суётчика 3.
Шифратор работает следующим образом .
При подаче тактовых импульсов на счетный вход счетчика 3 происходит последовательное изменение кодовых , состо ний на выходных шинах разр дов счетчика 3, которые подключены к соответствующим входам мультиплексоров 1 и 2. При этом происходит опрос входов селекторов-мультиплексоров 1 и 2, Поскольку выходные шины старших разр дов счетчика 3 подключены одновременно ко всем соответствующим входам дешифраторов-мультиплексоров 1-8 i-тые входы всех этих селекторов-мультиплексоров опрашиваютс  одновременно.
Подключение к входам дешифраторамультиплексора 2 шин четырех младш-их разр дов счетчика 3 обеспечивает опрос всех пходов мультиплексора 2
за врем  опроса одного i-ого входа всех селекторов-мультиплексоров 1. Пусть кодируемый сигнал 1 на входной шине,подключенной к третьему входу селектора-мультиплексора 1, выход которого подключен к второму 5 входу мультиплексора 2. Опрос третьих входов мультиплексоров 1 соответствует состо нию счетчика, при котором на шинах старших разр дов счетчика 3 по вл етс  код ООН , а опросу
0 второго входа мультиплексора 2 соответствует состо ние счетчика, при котором на шинах младших разр дов по вл етс  код 0010.
Пока при опросе входов мультиплексоров 1, вход на котором имеетс  логическа  1, не опрошен, выходы всех мультиплексоров наход тс  в состо нии О. На выходе мультиплексора 2 также имеетс  логический О.
Q Когда на выходе счетчика 3 устанавливаетс  код ООН, т.е. опрашиваютс  третьи входы мультиплексоров 1, на выходе мультиплексора 2 по вл етс  логическа  1, и в этом состо нии выход остаетс  до тех пор, пока
состо ние старших разр дов не изменитс . Сигнал 1 с выхода мультиплексора 1 поступает на второй вход сулектора-мультиплексора 2. При очередном цикле опроса его входов на
0 выходе его по вл етс  1 при по влении на шинах младших разр дов счетчика 3 кода 0010. Логическа  1 с выхода мультиплексора 2 поступает на вход записи регистра 4 выходного кода и в этот регистр записываетс  код данного сигнала 00100011.
Использование мультиплексоров, счетчика и генератора тактовых импульсов выгодно отличает предлагаемый
Q шифратор от известного, так как позвол ет сократить количество микросхем высокой степени интеграции при кодировании большого количества входных сигналов. При кодировании 256 сигналов количество используемых микросхем сокращаетс  на 47%. Сокращение количества многовходовых микросхем улучшает топологию печатной платы, что повышает технологичность устройства. Уменьшение св зей
0 между элементами схемы повышает надежность устройства.

Claims (2)

1.Авторское свидетельство СССР 443476, кл. Н 03 К 13/24, 1971.
2.Каталог интегральных микросхем . Т.1, Центральное конструкторское бюро, 1978, с. 336, рис. 6 (прототип.
Вк.О
бх.
вл.2
вх.1$
5Д./5
ffxff
ML
Bulf
/Ул
SU792755343A 1979-04-17 1979-04-17 Шифратор SU857972A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792755343A SU857972A1 (ru) 1979-04-17 1979-04-17 Шифратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792755343A SU857972A1 (ru) 1979-04-17 1979-04-17 Шифратор

Publications (1)

Publication Number Publication Date
SU857972A1 true SU857972A1 (ru) 1981-08-23

Family

ID=20823122

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792755343A SU857972A1 (ru) 1979-04-17 1979-04-17 Шифратор

Country Status (1)

Country Link
SU (1) SU857972A1 (ru)

Similar Documents

Publication Publication Date Title
SU857972A1 (ru) Шифратор
US3618047A (en) System for the compact storage of decimal numbers
US4074262A (en) Key input circuit
US4719461A (en) Method of selective control of electrical circuits and a circuit arrangement for carrying out the method
JPS6126853B2 (ru)
US3170155A (en) Quantizer
SU1144193A1 (ru) Устройство дл кодировани и декодировани кода посто нного веса (его варианты)
SU999140A1 (ru) Преобразователь кодов
SU377839A1 (ru) Преобразователь угол-код
SU388290A1 (ru) Б
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
SU964618A1 (ru) Устройство дл ввода информации
SU1032448A1 (ru) Преобразователь пр мого кода в обратный
SU401994A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ МИНОРАНТ ДВОИЧНЫХ КОДОВ
US3197764A (en) Unambiguous encoder
SU1053100A1 (ru) Устройство дл определени среднего из нечетного количества чисел
SU1647910A1 (ru) Шифратор позиционного кода
SU754409A1 (ru) Устройство длясравнения чисел 1
SU1626253A1 (ru) Устройство дл извлечени квадратного корн
SU1608800A1 (ru) Шифратор позиционного кода
SU454548A1 (ru) Узел дл сортировки информации
US3505510A (en) Counter,delay generator and word generator
US3149322A (en) Encoder
SU462282A1 (ru) Преобразователь аналоговой величины в код