SU855666A1 - Адаптивное кодирующее устройство - Google Patents
Адаптивное кодирующее устройство Download PDFInfo
- Publication number
- SU855666A1 SU855666A1 SU792758956A SU2758956A SU855666A1 SU 855666 A1 SU855666 A1 SU 855666A1 SU 792758956 A SU792758956 A SU 792758956A SU 2758956 A SU2758956 A SU 2758956A SU 855666 A1 SU855666 A1 SU 855666A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shift register
- output
- register
- input
- control
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Description
Изобретение .относитс к ргщиотехнике и может использоватьс в телемеханике и в системах передачи цифровой информации. Известно адаптивное кодирунмцее устройство, содержащее регистр сдвига с сумматором в цепи обратной св зи , элементы И и запоминающий регистр сдвига . Однако данное адаптивное устройство не обеспечивает достаточного быстродействи и плавного изменени избыточности передаваемых кодовых сообщений. Цель изобретени - повышение быстродействи и обеспечение плавного изменени избыточности передаваемых кодовых сообщений. Дл достижени поставленной цели в адаптивное кодирующее устройство введены два управл ющих триггера, элемент ИЛИ и анализатор состо ни канала св зи, при этом выход (k+1) разр да запоминающего регистра сдви га подключен к единичному входу пер вого управл ющего триггера, выход которого подключен к первому входу первого элемента И, ко второму вход которого подключен выход сумматора цетти оГтрптиоЯ св зи регистра сдвига к сигнальному входу которого подключен выхоА первого элемента И, выход каждого (2k+i)-oro разр да запоминающего регистра сдвига (где i l.,2,....,n-k) соединен с первым входом соответствующего элемента И, ко второму входу которого подключен , соответствующий выход анализатора состо ни канала св зи, а выход каждого элемента И подключен к соответствующему входу элемента ИЛИ, выход которого подключен к шине установки нул первого и второго управл ющих триггеров и регистра сдвига с цепью логической обратной св зи, а выход (n+k+l) разр да запоминающего регистра сдвига подключен к единичному входу первого разр да запоминающего регистра сдвига и второго управл ю-, щего трипера, выход которого подключен к первому входу второго элемента И, на второй вход которого поданы тактовые импульсы, а выход подключен к шине сдвига регистра сдвига с цепью логической обратной св зи. На чертеже представлена структурна электрическа схема предлагаемого устройства. , Адаптивное кодирующее устройство содержит регистр 1 сдвига с цепью
логической обратной св зи, сумматор 2, элементы И 3-5, запоминающий регистр € сдвига, два управл ющих триггера 7 и 8, элемент ИЛИ 9 и анализатор 10 состо ни канала 11 св зи
Устройство работает следующим образом .
Информационные символы кода за четыре такта записываютс в регистр 1 сдвига, при этом элемент И 3 заперт, а элемент И 4 открыт. После четвертого такта элемент И 3 открываетс сигналом с управл ющего триггера 7, . замыкаетс цепь обратной св зи регистра 1 сдвига. Проверочные символы , которые начинают вырабатыватьс в регистре 1 сдвига после четвертого такта, поступают вслед эа информационными на выход регистра 1 сдвига и далее в канал 11 св зи. Число проверочных символов в кодовой комбинации , т.е. избыточность кода зависит от состо ни канала 11 св зи, которое определ етс выходным сигналом на одной из управл ющих шин анализатора 10. При работе запоминающего регистра 6 на определенном такте происходит совпадение двух сигналов сигнала с одной из чеек запоминающего регистра 6 и управл ющего сигнала с одной из шин анализатора 10. В результате этого сработает соответствующий элемент И 5 и через элемент ИЛИ 9 происходит установка управл ющих триггеров 7 и 8 и триггеров регистра 1 сдвига в нулевое состо ние . При этом запираютс элементы И 3 и 4, т.е. разрываетс обратна св зь регистра 1 сдвига и цепь подачи тактовых импульсов. При дальнейшей работе эапоминанэдего регистра 6 сигналом с последней чейки управл ющий триггер 8 устанавливаетс в 1 и в первую чейку запоминак цего регистра б перезаписываетс единица . С установкой управл ющего триггера 8 в единичное состо ние открываетс элемент И 4, т.е. восстанавливаетс цепь подачи тактовых импульсов на регистр 1 сдвига. Таким образом , адаптивное кодирующее устройство проходит в исходное состо ние . При изменении состо ни канала 11 св зи управл ющий сигнал, с анализатора 10 по вл етс на другой шине анализатора 10. Поэтому при работе запоминакидего регистра 6 сработает иовый элемент И 5. Этот момент времени определ ет конец работы регистр 1 сдвига, т.е. число проверочных символов, выданных в канал 11 св зи
ITOTopoe соответствует новому состо нию канала.
Использование предлагаемого устройства расшир ет диапазон применени , повьаиает быстродействие, причем позвол ет получать плавное изменение избыточности при посто нной информационной части передаваемого кола.
Claims (1)
1. Авторское свидетельство СССР 335691, кл. G 06 F 11/12, 1970 (прототип)..
-71
-
7Л
1.;Л|
.. f
L..
&
..J,
Ktl2К 12K i
s
,
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792758956A SU855666A1 (ru) | 1979-04-26 | 1979-04-26 | Адаптивное кодирующее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792758956A SU855666A1 (ru) | 1979-04-26 | 1979-04-26 | Адаптивное кодирующее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU855666A1 true SU855666A1 (ru) | 1981-08-15 |
Family
ID=20824635
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792758956A SU855666A1 (ru) | 1979-04-26 | 1979-04-26 | Адаптивное кодирующее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU855666A1 (ru) |
-
1979
- 1979-04-26 SU SU792758956A patent/SU855666A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4132975A (en) | Majority decision device | |
SU855666A1 (ru) | Адаптивное кодирующее устройство | |
SU1080132A1 (ru) | Устройство дл ввода информации | |
SU1022149A2 (ru) | Устройство дл сравнени чисел | |
SU736104A1 (ru) | Устройство дл исправлени ошибок | |
SU1117848A1 (ru) | Дешифратор двоичного циклического кода | |
SU1229970A1 (ru) | Устройство дл определени достоверности передачи бинарной информации | |
SU696510A1 (ru) | Генератор псевдослучайных кодов | |
SU1077050A1 (ru) | Устройство дл мажоритарного декодировани двоичных кодов | |
SU506133A1 (ru) | Аппаратура передачи двоичных сигналов | |
SU843215A1 (ru) | Декодирующий накопитель | |
RU2021644C1 (ru) | Устройство для исправления ошибок в символьном коде | |
SU684757A1 (ru) | Устройство цикловой синхронизации | |
SU473203A1 (ru) | Устройство дл передачи информации | |
SU943693A1 (ru) | Устройство дл ввода информации | |
SU932636A2 (ru) | Устройство дл обнаружени ошибок | |
SU1596453A1 (ru) | Делитель частоты следовани импульсов | |
SU1677866A1 (ru) | Реверсивное счетное устройство | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью | |
SU913367A1 (ru) | Устройство для сравнения двоичных чисел 1 | |
SU809582A1 (ru) | Счетчик джонсона | |
SU1162044A1 (ru) | Преобразователь кода в частоту импульсов | |
SU681556A2 (ru) | Устройство дл исправлени ошибок | |
SU1167638A1 (ru) | Устройство дл приема избыточной информации | |
SU1338093A1 (ru) | Устройство слежени за задержкой кодовой последовательности |