SU849520A1 - Устройство слежени за задержкой - Google Patents
Устройство слежени за задержкой Download PDFInfo
- Publication number
- SU849520A1 SU849520A1 SU782657323A SU2657323A SU849520A1 SU 849520 A1 SU849520 A1 SU 849520A1 SU 782657323 A SU782657323 A SU 782657323A SU 2657323 A SU2657323 A SU 2657323A SU 849520 A1 SU849520 A1 SU 849520A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- adder
- input
- output
- multiplier
- delay
- Prior art date
Links
Landscapes
- Transmitters (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
(54) УСТРОЙСТВО СЛЕЖЕНИЯ ЗА ЗАДЕРЖКОЙ
I
Изобретение относитс к радиосв зи и может использоватьс дл синхронизации при передаче информации посредством инверсной модул ции псевдослучайной последовательности (ПСП),
Известно устройство слежени за задержкой, содержащее последовательно соединенные блок задержки, первый сумматор, перемножитель, элемент И, реверсивный счетчик, блок управлени , делитель, опорный генератор, второй сумматор и регистр сдвига, другой вход которого соединен с выходом делител , а также третий сумматор . jj и кварцевый генератор, выход которого подключен к другим входам элемента И и блока управлеш , причем вход блока задержки соединен с другим входом первого сумматора 20
Однако известное устройство требует дп своей реализации повышенный объем оборудовани .
Цель изобретени - упрощение устройства путем исключени одного перемножител .
Дл этого в устройстве слежени за задержкой, содержащем последовательно соединенные блок задержки, первый сумматор, перемножитель, элемент И, реверсивный счетчик, блок управлени , делитель, опорный генератор , второй сумматор и регистр сдви га, другой вход которого соедииен с выходом делител , а также третий сумматор и кварцевый генератор, выход которого подключен к другим входам элемента И и блока управлени , причем вход блока задержки соединен с другим входом первого сумматора, выходы второго сумматора и регистра сдвига подключены к другим входам реверсивного счетчика,а через третий сумматор - к другому входу перемножител .
Claims (1)
- На чертеже представлена структурна электрическа схема предлагаемого устройства. : 3 Устройство сбдержит блок I задерж ки,, первый сумматор 2, второй сумматор 3, пёремножитель 4, кварцевый генератор 5, элемент И 6, реверсивный счетчик 7, блок 8 управлени , делитель 9, опорНБй генератор 10, третий сумматор I1 и регистр 12 сдви га. Устройство работает следующим образом . Сложение по модулю два входного сигнала со своим сдвигом обеспечивает сн тие модул ции, причем ПСП на выходе сумматора 2 получает фазовый сдвиг. Аналогична операци сложени по модулю Два производитс на сумматоре 3, в результате чего обеспечиваетс такой же фазовый сдвиг опорно последовательности. С Выхода суммато ра 3 опорный сигнал поступает на управл ющий вход реверсивного счетчика 7 непосредственно на первый вход сум матора 11 по модулю два и на второй вход этого же сумматора через одноразр дный регистр 12 сдвига, обеспечивающий задержку на длительность элементарной посылки и управление режимом работь реверсивного счетчика 7. На входы перемножител 4 поступает входной сигнал и сигнал с выхода сумматора 11. С выхода генератора 5 последовательность импульсов поступает на счетный вход реверсивного счетчика 7 через элемент И 6, разрешение на которьй подаетс с перемножител 4 только в тот момент, когда на его входах присутствуют сигналы разных знаков, что обеспечивает работоспособность реверсивного счетчика 7 и тождественно операции вычитани в момент равенства знаков входных сигналов. Интегрирование разности осзпцествл етс реверсивным счетчиком 7, обеспечивакщим формирование дискриминационной характеристики. 0 В блоке 8 управлени в зависимости от знака рассогласовани осуществл етс добавление или вычитание импульсов в поступающую на вход последовательность с генератора 5. Тактовые импульсы формируютс делителем 9. Таким образом обеспечиваетс работоспособность устройства при передаче цифровой задержки посредством инверсной модул ции. Технико-экономический эффет при реализации устройства, созданного в соответствии с предлагаемым техническим решением, св зан с сокращением используемого оборудовани , упрощением конструкции и повышением надежности устройства в целом. Формула изобретени Устройство слежени за задержкой, содержащее последовательно соединенные блок задержки, первый сумматор, перемножитель, элемент И, реверсивный счетчик, блок управлени , делитель , опорный генератор, второй сумматор и регистр сдвига, другой вход которого срединен с выходом делител , а также третий сумматор и кварцевый генератор, выход которого подключен к другим входам элемента И и блока управлени , причем вход блока задержки соединен с другим входом отличаюпервого сумматора, щ е е с тем, что с целью упрощени устройства путем исключени одного перемножител , выходы второго сумматора и регистра сдвига подключены к другим входам реверсивного счетчика , а через третий сумматор - к другому входу перемножител . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР К 543184, кл. Н 04 L 7/08, 1977 (прототип .-
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782657323A SU849520A1 (ru) | 1978-08-07 | 1978-08-07 | Устройство слежени за задержкой |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782657323A SU849520A1 (ru) | 1978-08-07 | 1978-08-07 | Устройство слежени за задержкой |
Publications (1)
Publication Number | Publication Date |
---|---|
SU849520A1 true SU849520A1 (ru) | 1981-07-23 |
Family
ID=20782412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782657323A SU849520A1 (ru) | 1978-08-07 | 1978-08-07 | Устройство слежени за задержкой |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU849520A1 (ru) |
-
1978
- 1978-08-07 SU SU782657323A patent/SU849520A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU849520A1 (ru) | Устройство слежени за задержкой | |
JPS558166A (en) | Data transmission system | |
SU555553A2 (ru) | Цифровое устройство слежени за задержкой | |
SU915264A1 (ru) | Цифровое устройство слежения за задержкой двоичных последовательностей i | |
SU634470A1 (ru) | Устройство формировани сигнала многократной модул ции | |
GB1448580A (en) | Arrangement for information transmission | |
SU627597A1 (ru) | Устройство дл приема синхронизирующей реккурентной последовательности | |
SU842808A1 (ru) | Генератор псевдослучайной последо-ВАТЕльНОСТи | |
SU1124363A1 (ru) | Устройство передачи двух сигналов по одному каналу св зи | |
SU554630A1 (ru) | Цифровое устройство слежени за задержкой псевдослучайных последовательностей | |
SU611287A1 (ru) | Демодул тор частотно-модулированного сигнала | |
SU873440A1 (ru) | Устройство синхронизации | |
SU1476469A1 (ru) | Устройство дл контрол остаточного кода по модулю три | |
SU625307A1 (ru) | Устройство дл раздельного приема двух сигналов | |
SU1202065A1 (ru) | Устройство дл передачи дискретной информации | |
SU924891A1 (ru) | Коррел ционный дискриминатор | |
SU765984A1 (ru) | Демодул тор амплитудно-модулированных сигналов | |
SU566392A1 (ru) | Приемник фазоманипулированных сигналов | |
SU720680A1 (ru) | Фазовый дискриминатор | |
SU656194A1 (ru) | Устройство дл синхронизации временных шкал | |
SU801300A1 (ru) | Устройство дл передачи информации | |
SU949795A1 (ru) | Формирователь треугольных колебаний | |
SU566386A1 (ru) | Устройство дл передачи сигналов с дельта-модул цией | |
SU953694A1 (ru) | Частотно-импульсный компаратор | |
SU984057A1 (ru) | Делитель частоты импульсов |