SU843213A1 - Селектор импульсов - Google Patents

Селектор импульсов Download PDF

Info

Publication number
SU843213A1
SU843213A1 SU792811855A SU2811855A SU843213A1 SU 843213 A1 SU843213 A1 SU 843213A1 SU 792811855 A SU792811855 A SU 792811855A SU 2811855 A SU2811855 A SU 2811855A SU 843213 A1 SU843213 A1 SU 843213A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
trigger
output
code
Prior art date
Application number
SU792811855A
Other languages
English (en)
Inventor
Иван Герасимович Сяпуков
Николай Николаевич Шарпило
Эдуард Васильевич Щенов
Original Assignee
Предприятие П/Я А-3517
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3517 filed Critical Предприятие П/Я А-3517
Priority to SU792811855A priority Critical patent/SU843213A1/ru
Application granted granted Critical
Publication of SU843213A1 publication Critical patent/SU843213A1/ru

Links

Landscapes

  • Small-Scale Networks (AREA)

Description

(54) СЕЛЕКТОР ИМПУЛЬСОВ
I
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в приемных устройствах дискретной информации автоматизированных систем управлени  (АСУ), работающих в режиме разделени  времени .
Известно устройство, содержапгее шаговый распределитель, элементы контрол  прохождени  посылки и элементы возврата в. исходное положениеГ J
Недостатком известного устройства  вл етс  то, что в нем фиксаци  кодовых посылок происходит временным интервалом, что приводит к построению сложных схем контрол  прохождени  посылок и, следовательно, к большим затратам оборудовани .
Наиболее близкое к предлагаемому по технической сущности устройство, содержащее частотный датчик оборотов усилитель-формирователь, мультивибратор , дифференцирующее звено, два диода, инвертор, три элемента И и
два триггера, первые выходы которых соединены соответственно с первыми входами первого и второго элементов И, выход первого из которых подключен к первому входу второго триггера L2J.
Однако данное устройство не позвол ет селектировать сообщени , передаваемые число-импульсным кодом,, т.е. имеет ограниченную область применени .
Цель изобретени  - расширение области применени .
Поставленна  цель достигаетс  тем, что в селектор импульсов, содержащий три элемента И, два триггера, первые выходы которых соединены.соответственно с первыми входами первого и второго .элементов И,   выход третьего элемента И подключен к первому входу второго триггера, введены регистр , четвертый и п тые элементы И и блок элементов И, первые входы которых подключены к выходам регистра, первый вход которого соединен с выхо3 дом второго элемента И, а второй вход с выходом четвертого элемента И, первый вход которого подключен ко второму выходу второго триггера, ко второму входу первого элемента И и первому входу п того элемента И, а второй вход - ко второму входу второго элемента И и к выходу третьего элемента И, первый вход которого соединен с первой входной шиной и с первым входом первого триггера, второй вход которого подключен ко второму входу второго триггера, второй входной шине , ко вторым входам блока элементов И, третьему входу первого элемента И и второму входу п того элемента И, а второй выход - ко второму входу тре тьего элемента И и третьему входу п того элемента И, при этом первый выход второго триггера соединен с третьими входами блока элементов И. На чертеже представлен селектор импульсов. Устройство содержит триггеры 1 и 2, элементы И 3 - 7, регистр 8, блок 9 элементов И, входные шины 10 и II и выгодные шины 12 и 13. Первый выход триггера 1 соединен с первым входом элемента И 5, второй вход которого подключен к первому входу триггера 1 и к шине 11. Первый выход триггера 2 соединен с первым входом элемента И 4, второй выход с первым входом элемента Ибис пер выми входами элементов ИЗ и 7, первый вход - с выходом элемента И 5 и со вторыми входами элементов И 4 и 6, а второй вход - со вторым входом триггера 1, шиной 10, вторыми входами элементов И 7 и 3 и блока 9. Первые входы блока 9 подключены к вы ходам регистра 8, а третьи входы к первому выходу триггера 2. Первый и второй входы регистра 8 соединены с выходами элементов И 4 и 6 соответ ственно. Первый выход триггера 1 под ключен с третьему входу элемента И 7 а второй выход - к третьему входу элемента И 3. Элементы И 7 и 3 с шинами 13 и 12 образуют канал информационных сигналов (1 ИНФОРМАЦИИ и О ИНФОРМАЦИИ а регистр 8 и элементы И блока 9 с шинами 14 - канал управл юш гх сигналов . Триггер 1 при соответствующем состо нии триггера 2 определ ет 1 или О ИНФОРМАЦИИ. Триггер 2 комму34 тирует каналы управл ющих и информационных сигналов . Количество элементов И в блоке 9 равно количеству разр дов регистра 8. Разр дность регистра 8 определ етс  количеством сигналов интерфейса, примен емого дл  передачи сообщени  по двухпроводной линии св зи с числоимпульсным кодированием. Сообщение, передаваемое число-импульсным кодом, состоит из комбиниций управл ющих и информационных сигналов и поступает в устройство по шинам 10 и 11 последовательным кодом. Число-импульсный код передаетс  таким образом, что по шине 1 поступаетимпульсы кодовой посылки, а по шине 10импульс фиксации кодовой посылки. Устройство работает следующим образом . Кодова  посылка, поступающа  по шине 11, запоминаетс  на триггере 1 одном из триггеров регистра 8. Импульс фиксации кодовой посылки, поступающий на вход устройства по шине 10, опрашивает состо ние устройства и задним фронтом устанавливает триггеры 1 и 2 в исходное состо ние. В исходном состо нии на первых выходах триггеров 1 и 2 присутствуют нулевые потенциалы, а на вторых единичные , поэтому элементы И 4, 5 и 7 и элементы И блока 9 закрыты нулевыми потенциалами, поступающими соответственно с первых выходов триггеров 1 и 2, а элементы И 3, 6. открыты единичными потенциалами, поступающими соответственно со сторых выходов триггеров 1 и 2. Импульсы кодовой посылки по шине 11поступают на первый вход триггера 1 и второй вход элемента И 5. Первый импульс кодовой посылки задним фронтом запускает триггер 1, на первом выходе которого по вл етс  единичный потенциал а на втором - нулевой . Элементы И 5 и 7 открываютс  единичным потенциалом, поступающим с первого выхода триггера 1, а элемент И 3 закрываетс  нулевым потенциалом, поступаюшим со второго выхода триггера 1. Второй импульс кодовой.посылки проходит через открытый элемент И 5 на первый вход триггера 2 и на вторые входы элементов И 4 и И 6. Этот же импульс проходит через открытый элемент И 5 на второй вход
584
регистра 8 и заносит в него код 10...0 Задним фронтом второго импульса кодовой посылки запускаетс  триггер 2 и на его первом выходе по вл етс  единичный потенциал, а втором - нулевой, Элементы И 6, 7 и 3 закрываютс  нулевым потенциалом, поступающим со второго выхода триггера 2. С первого выход триггера 2 поступаетединичный потенциал на первый вход элемента И 4 и третий входы элементов И блока 9. Третий и последующие импульсы кодовой посылки проход т через открытые элементы И 5 и 4 на первый вход регистра 8 в цепь сдвига.Импульс фиксации кодовой посылки поступает по входной шине 10 на вторые входы элементов И 3 и 7, элементов И блока 9 : триггеров 1 и, 2.-В зависимости от количества импульсов. в кодовой посылке импульс фиксации кодовой посылки проходит на соответствующую шину 12,13 или 14 устройства . Этот же импульс задним фронтом ус танавливает триггеры 1 и 2 в исходное состо ние.
Использование предлагаемого устройства дл  селектировани  сигнала в АСУ, работающих в режиме разделени  времени, дает следующий технико-экономический эффект: расширитс  область применени  за счет использовани  метода число-импульсного кодировани ; упрост тс  логические схемы, а следовательно- , сократитс  количество оборудовани  при использовании HMnyjjbсной фиксации кодовой посьшки.; сократитс  трудоемкость разработки и изготовлени  схемной документации и самого устройства; повыситс  быстродействие , так как можно осуществл ть прием информации с переменной длиной слова; умен1 шитс  вес, за счет сокращени  количества оборудовани  и уменьшитс  стоимость, за счет сокрацени  количества оборудовани  и снижени  трудоемкости разработки изго36
товлени  схемной документации и амого устройства.

Claims (2)

1.Мановцев А.П., Раввин Г.И. Основы телеуправлени  и телеконтрол  М.-Л., Госэнергоиздат, 1959, с. 616, 637.
2.Авторское свидетельство СССР № 291328, кл. Н 03 К 5/04, 1971.
f I
/nr/V r/ Г7
/
.ULL t
/ k / /
/k S
у i 1A / h
i
ft10
SU792811855A 1979-08-30 1979-08-30 Селектор импульсов SU843213A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792811855A SU843213A1 (ru) 1979-08-30 1979-08-30 Селектор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792811855A SU843213A1 (ru) 1979-08-30 1979-08-30 Селектор импульсов

Publications (1)

Publication Number Publication Date
SU843213A1 true SU843213A1 (ru) 1981-06-30

Family

ID=20847221

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792811855A SU843213A1 (ru) 1979-08-30 1979-08-30 Селектор импульсов

Country Status (1)

Country Link
SU (1) SU843213A1 (ru)

Similar Documents

Publication Publication Date Title
US3804982A (en) Data communication system for serially transferring data between a first and a second location
US3135947A (en) Variable bit-rate converter
SU843213A1 (ru) Селектор импульсов
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU1762307A1 (ru) Устройство дл передачи информации
KR850002530A (ko) 신호 전송장치
SU798785A1 (ru) Устройство дл вывода информации
SU553609A1 (ru) Устройство св зи
SU1424001A1 (ru) Устройство дл обмена информацией
SU907535A1 (ru) Устройство дл записи информации
SU809143A1 (ru) Устройство дл сопр жени с общей маги-СТРАлью ВычиСлиТЕльНОй СиСТЕМы
SU1383508A1 (ru) Преобразователь последовательного кода в параллельный
SU1376092A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU1444787A1 (ru) Устройство дл сопр жени канала передачи данных с магистралью
GB997835A (en) Improvements in or relating to electrical signalling systems
SU368594A1 (ru) УСТРОЙСТВО дл ПРЕОБРАЗОВАНИЯ ЛОГИЧЕСКИХ
SU454555A1 (ru) Устройство дл сопр жени канала св зи с эвм
SU1481778A1 (ru) Устройство дл сопр жени магистрали с каналом св зи
SU1305700A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU661758A1 (ru) Импульсный преобразователь
SU1585798A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1522412A1 (ru) Преобразователь последовательного знакоразр дного кода в параллельный дополнительный код
SU843285A1 (ru) Устройство дл передачи и приемацифРОВОй иНфОРМАции
SU658556A1 (ru) Преобразователь кода гре в двоичный код
SU1275417A1 (ru) Устройство сопр жени с магистралью последовательного интерфейса