SU830488A2 - Устройство дл приема информации - Google Patents
Устройство дл приема информации Download PDFInfo
- Publication number
- SU830488A2 SU830488A2 SU792814075A SU2814075A SU830488A2 SU 830488 A2 SU830488 A2 SU 830488A2 SU 792814075 A SU792814075 A SU 792814075A SU 2814075 A SU2814075 A SU 2814075A SU 830488 A2 SU830488 A2 SU 830488A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- code
- logical
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ПРИЕМА ИНФОРА1АЦИИ
I
Изобретение относитс к телемеханике и может быть использовано дл приема информации , передаваемой в двоичном коде, в частности в системах с большим количество .м приемников и передатчиков, работающих в общем канале св зи и удаленных друг от друга на значительные рассто ни .
По основно.му авт. св. № 612275 наиболее близким по технической сущности вл етс устройство дл приема информации, содержащее приемник, выход которого подключен к входам селекторов кодового признака единицы и нул , а их выходы - к входам элемента ИЛИ, выход последнего соединен с тактовым входом регистра, а информационный вход регистра - с выходом селектора кодового признака единицы 1.
Недостаток устройства заключаетс в том, что при подключении п-ого числа приемников к общему каналу св зи они принимают всю информацию, передаваемую по этому каналу без селекции.
Цель изобретени - расщирение области применени и повыщение помехоустойчивости .
Указанна цель достигаетс тем, что в устройство дл приема информации введены блок пам ти, триггер, элемент задерж: счетчик импульсов, элемент И и блок ср;: нени , перва группа входов которого пс ключена к выходам сдвигающего регистрвыходы блока пам ти соединены со вто. группой входов блока сравнени , выход ко торого подключен к первому входу трипе ра, выход которого соединен с третьим вх« дом элемента ИЛИ, выход которого подклю чен к первому входу элемента И, выход кс торого через счетчик соединен со вторым вхо дом элемента И и со входом элемента за держки, выход.которого подключен ко вто рому входу триггера.
На чертеже изображена функциональна схема устройства.
15
Устройство содержит приемник 1, селек тор 2 кодового признака единицы, селектор 3 кодового признака нул , элемент ИЛИ 4. сдвигающий регистр 5, блок 6 сравнени , блок 7 пам ти, элемент И 8, счетчик 9 им 20 пульсов, элемент- 10 задержки и триггер 11
Устройство работает следующим образом .
Перед приемом очередной кодовой комбинации сдвигающий регистр 5, счетчик 9
импульсов и триггер 11 устанавливаютс в исходное состо ние, т. е. на выходах сдвигового регистра 5 устанавливаютс уровни логического нул , при этом на выходе блока 6 сравнени устанавливаетс уровень логической единицы, на выходе триггера 11 также устанавливаютс уровень логического нул , который поступает на вход элемент-а ИЛИ 4 и не преп тствует прохождению выходных сигналов через нее от селекторов 2 и 3, на выходе счетчика 9 импульсов устанавливаетс уровень логической единицы , т. е. разрешающий сигнал дл элемента И 8, а на выходе элемента 10 задержки при этом устанавливаетс уровень логического нул , подготавливающий триггер 11 к срабатыванию.
Число (п) выходных сигналов со сдвигающего регистра 5, а также число выходных сигналов с выхода блока 7 пам ти кодовой комбинации и по вление на выходе счетчика 9 импульсов уровн логического нул зависит от числа приемников, подключенных к общему каналу св зи.
Выходные сигналы селекторов 2 и 3 имеют значени логического нул . Передаваемые сигналы принимаютс приемником
1и поступают на входы селекторов.
При по влении в каком-либо разр де кода единицы, потенциал на выходе селектора
2кодового признака единицы приобретает значение логической единицы, а на выходе селектора 3 кодового признака нул сохран етс значение логического нул . При по влении в каком-либо разр де кода нул потенциалы на выходе селекторов измен ютс ; на выходе селектора 2 по вл етс потенциал логического нул , а на выходе селектора 3 - потенциал логической единицы . Так как выходы обоих селекторов подключены к входам логического элемента ИЛИ 4, на его выходе по вл ютс потенциалы логической единицы при поступлении в устройство любой элементарной посылки, содержащей кодовый признак. С помощью этих импульсов осуществл етс запись информации в регистр в соответствии со значени ми кода, получаемого на информационном входе сдвигающего регистра 5, а также поразр дное продвижение ранее записанной информации, причем каждому сдвигающему тактовому импульсу соответствует сдвиг числа, записанного в регистре, на один разр д. Эти тактовые импульсы, проход через логический элемент И 8 на вход счетчика 9 импульсов, подсчитываютс и при достижении. п-го числа импульсов на ее выходе по вл етс потенциал логического нул , который блокирует логический элемент И 8 дл прохождени через него тактовых импульсов и осуществл ет запуск элемента 10 задержки. В тот же момент времени в блоке сравнени происходит сравнение п-ого числа сигналов, поступающих с выхода сдвигающего регистра бис выхода блока 7 пам ти кодовой комбинации. Если сигналы одинаковые, то на выходе блока сравнени 6 по вл етс уровень логического нул , который поступает на D-вход триггера 1-1. По истечении некоторого времени, обусловленного временем задержки, задаваемым элементом 10 задержки на С-входе триггера 11 по вл етс сигнал с уровнем логической единицы и информаци , поступающа на его D-вход, переписываетс на выход. Следовательно, на его выходе останетс сигнал с уровнем логического нул , который вл етс разрещающим дл логического элемента ИЛИ и поступает на его третий вход. При этом устройство воспринимает всю дальнейшую информацию, поступающ.ую по каналу св зи, в одном цикле передачи информации .
Если же сигналы неодинаковые, то на выходе блока сравнени остаетс сигнал с уровнем логической единицы и по истечении некоторого времени он переписываетс на
выход триггера 11. Этот сигнал вл етс запрещающим дл логического элемента ИЛИ 4 и блокирует его дл прохождени тактовых импульсов, которые поступают на вход сдвигающего регистра 5. При этом дальнейша информаци , проход ща по каналу св зи, не будет восприниматьс данным устройством в одном цикле передачи информации , что улучщает помехоустойчивость устройства .
0 Указанные отличи в данном устройстве позвол ют использовать его в системах не только с больщим числом передающих, но и с больщим числом приемных полукомплектов , что расшир ет область его применени .
Claims (1)
- Формула изобретениУстройство дл приема информации, по авт. св. № 612275, отличающеес тем, что,с целью расширени области применени и повышени помехоустойчивости устройства, в него введены блок пам ти, триггер, элемент задержки, счетчик импульсов, элемент И и блок сравнени , перва группа вх.одов которого подключена к выходам сдвигающего регистра, выходы блока пам ти соединены со второй группой входов блока сравнени , выход которого подключен к первому входу триггера, выход которого соединен с третьим входом элемента ИЛИ, выход которого подключен к первому входу элемента И, выход которого через счетчик импульсов соединен со вторым входом элеменга И и со входом элемента задержки, выход которого подключен ко второму входу триггера.Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 612275, кл. G 08 С 19/28, 1976 (прототип ).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814075A SU830488A2 (ru) | 1979-08-13 | 1979-08-13 | Устройство дл приема информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792814075A SU830488A2 (ru) | 1979-08-13 | 1979-08-13 | Устройство дл приема информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU612275 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU830488A2 true SU830488A2 (ru) | 1981-05-15 |
Family
ID=20848165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792814075A SU830488A2 (ru) | 1979-08-13 | 1979-08-13 | Устройство дл приема информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU830488A2 (ru) |
-
1979
- 1979-08-13 SU SU792814075A patent/SU830488A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1275446A (en) | Data transmission apparatus | |
GB1053189A (ru) | ||
SU830488A2 (ru) | Устройство дл приема информации | |
US4066878A (en) | Time-domain filter for recursive type signals | |
SU1476510A1 (ru) | Устройство дл приема и дешифрации команд | |
SU805314A1 (ru) | Устройство дл приоритетного опроса | |
SU962898A1 (ru) | Многоканальное устройство св зи дл вычислительной системы | |
SU474807A1 (ru) | Приоритетное устройство | |
SU1325545A1 (ru) | Устройство дл приема и передачи информации | |
RU1837348C (ru) | Устройство дл передачи и приема информации | |
SU843285A1 (ru) | Устройство дл передачи и приемацифРОВОй иНфОРМАции | |
RU1837347C (ru) | Устройство дл приема данных | |
SU798785A1 (ru) | Устройство дл вывода информации | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU610301A1 (ru) | Распределитель импульсов | |
SU1251149A2 (ru) | Устройство дл приема и передачи информации | |
SU906014A1 (ru) | Устройство дл фазового пуска приемника | |
SU454555A1 (ru) | Устройство дл сопр жени канала св зи с эвм | |
SU1003128A1 (ru) | Устройство дл приема информации | |
SU957199A1 (ru) | Мультиплексный канал | |
SU640284A1 (ru) | Устройство дл приема командной информации | |
SU1001074A1 (ru) | Устройство сопр жени | |
SU1140144A1 (ru) | Устройство дл приема и передачи информации | |
SU1535218A1 (ru) | Устройство дл телеуправлени | |
SU809293A1 (ru) | Устройство дл приема и передачииНфОРМАции |