SU1476510A1 - Устройство дл приема и дешифрации команд - Google Patents

Устройство дл приема и дешифрации команд Download PDF

Info

Publication number
SU1476510A1
SU1476510A1 SU874325370A SU4325370A SU1476510A1 SU 1476510 A1 SU1476510 A1 SU 1476510A1 SU 874325370 A SU874325370 A SU 874325370A SU 4325370 A SU4325370 A SU 4325370A SU 1476510 A1 SU1476510 A1 SU 1476510A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
selector
code
Prior art date
Application number
SU874325370A
Other languages
English (en)
Inventor
Дмитрий Георгиевич Былинский
Борис Павлович Иванов
Александр Валерьевич Кондратенко
Юрий Николаевич Корнеев
Original Assignee
Ленинградский Кораблестроительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Кораблестроительный Институт filed Critical Ленинградский Кораблестроительный Институт
Priority to SU874325370A priority Critical patent/SU1476510A1/ru
Application granted granted Critical
Publication of SU1476510A1 publication Critical patent/SU1476510A1/ru

Links

Abstract

Изобретение относитс  к системам приема и передачи информации с большим числом передатчиков и приемников, работающих в одном канале св зи. Цель изобретени  - расширение области применени  и повышение помехоустойчивости устройства. Устройство содержит приемник 1, селектор 2 кодового признака нул , селектор 3 кодового признака единицы, элемент ИЛИ-НЕ 4, элемент НЕ 5, первый 6, второй 7, третий 8, четвертый 9 и п тый 10 триггеры, первый 11, второй 12 и третий 13 элементы ИЛИ, блок 14 формирование стробирующих импульсов, первый 15 и второй 16 селекторы длительности, первый 17 и второй 18 элементы И-НЕ, первый 19, второй 20 и третий 21 элементы задержки, первый 32 и второй 23 элементы И, регистр сдвига 24, счетчик 25 импульсов, блок 26 сравнени , блок 27 пам ти, дешифратор 28. Устройство позвол ет производить стробирование приема импульсов кодовой последовательности с подстройкой строба по каждому прин тому импульсу и дешифрировать принимаемые команды в определенный момент времени, что обеспечивает повышение помехоустойчивости уа. 2 ил.

Description

1
Изобретение относитс  к устройствам дл  приема и передачи информации в системах с большим числом передатчиков и приемников, работающих в од- ном канапе св зи, и может быть использовано дл  приема информации, передаваемой в двоичном коде, в системах , где возможно возникновение в канале св зи помех, обладающих свой- JQ ствами, аналогичными кодовым признакам импульсов передаваемой информации (например, переотражение импульсов кодовой последовательности при использовании акустического или гидро- 15 акустического канала св зи).
Цель изобретени  - расширение области применени  и повышение помехоустойчивости устройства.20 На фиг. 1 представлена функциональна  схема устройства; на фиг. 2 - функциональна  схема блока формировани  стробирующих импульсов.
Устройство содержит приемник 1, селектор 2 кодового признака единицы, селектор 3 кодового признака нул , элемент ИЛИ-НЕ 4, элемент НЕ 5, с первого по п тый триггеры 6 - 10, с первого по третий элементы ИЛИ 11-13, 30 блок 14 формировани  стробирующих импульсов , первый 15 и второй 16 селекторы длительности, первый 17 и второй 18 элементы И-НЕ, с первого 19 по третий элементы 19-21 задержки, 35 первый 22 и второй 23 элементы И, регистр 24 сдвига, счетчик 25 импульсов , блок 26 сравнени , блок 27 пам ти и дешифратор 28.
Блок 14 формировани  стробирующих 40 импухьсов образуют генератор 29 пр 25
5
0
0 5
0
5
моугольных импульсов и счетчик 30 импульсов .
Устройство работает следующим образом .
. При подаче напр жени  питани  происходит начальна  установка устройства . При этом на выходах первого 6, второго 7 и п того 10 триггеров устанавливаетс  уровень логической единицы , на выходах третьего 8 и четвертого 9 триггеров, блока 14 формировани  стробирующих импульсов, первого 15 и второго 16 селекторов длительности , регистра 24 сдвига, счетчика 25 импульсов и блока 26 сравнени  устанавливаетс  уровень логического нул  5
Передаваемые сигналы принимаютс  приемником 1, на которьй поступают сигналы или непосредственно из канала св зи (не показан) в случае использовани  проводного канала, или с антенного устройства (не показано) в случае использовани  либо акустического , либо гидроакустического, либо радиоканала. С выхода приемника 1 сигналы поступают на входы селекторов 2 и 3 кодового признака. При по влении кода единицы на выходе селектора 2 кодового признака единицы устанавливаетс  уровень логической единицы , а на выходе селектора 3 кодового признака нул  сохран етс  значение логического нул . Аналогично при по влении кода нул  на выходе се лек-- тора 3 устанавливаетс  уровень логической единицы, а на выходе селектора 2 кодового признака единицы сохран етс  значение логического нул .
Импульсы с селектора 2 или 3 поступают на входы элемента ИЛИ-НЕ 4, выход которого подключен к входам элемента НЕ 5 и первого элемента 19 задержки. На выходе элемента НЕ 5 импульс по вл етс  при поступлении в устройство сигнала либо с кодовым признаком единицы либо с кодовым признаком нул . Импульсы с выхода - элемента НЕ 5 поступают на первые входы второго триггера 7 и первого элемента И-НЕ 17. Первый импульс кодовой последовательности вызывает срабатывание второго триггера 7, на его выходе по вл етс  уровень логического нул , уровень логического нул  по вл етс  также на выходах первого 11 и второго 12 элементов ИЛИ, разреша  работу блока 14 формирова- ни  стробирующих импульсов и первого селектора 15 длительности соответственно .
Блок 14 формировани  стробирующих импульсов состоит из генератора пр - моугольных импульсов и счетчика импульсов . Генератор 29 непрерывно вырабатывает импульсы, которые подаютс  на счетный вход счетчика 30 импульсов . Установочный вход счетчика 30  вл етс  входом блока 14 формировани  стробирующих импульсов. При поступлении на установочный вход счетчика 30 уровн  логической единицы происходит начальна  установка счетчика 30 и запрещаетс  его работа. Если на установочном входе счетчика 30 присутствует уровень логического нул , то счетчик . 30 работает непрерывно и на его выходе по вл ютс  импульсы положи- тельной пол рности, период следовани  которых совпадает с периодом следовани  импульсов кодовой последовательности , принимаемых устройством, а длительность определ ет ширину строба.
Если после срабатывани  второго триггера 7 от первого «мпульса кодовой последовательности на второй вхо второго элемента ИЛИ 12 поступает уровень логической единицы, что свидетельствует о поступлении второго импульса кодовой последовательности, то на выходе второго элемента ИЛИ 12 снова по вл етс  уровень логической единицы, который приводит первый селектор 15 длительности в исходное состо ние. Если второй импульс кодо5 0 5 0
5 0 j О 5
0
5
вой последовательности не поступает, то срабатывает первый селектор 15 длительности, на его выходе по витс  уровень логической единицы, который через третий элемент ИЛИ возвращает второй триггер 7 в исходное состо ние .
Первый сигнал кодовой последовательности  вл етс  опознавательным и информационной нагрузки не несет, поэтому он может иметь как кодовый признак нул , так и кодовый признак единицы. Импульс, который по вл етс  на выходе элемента НЕ 5 пои поступлении первого сигнала кодовой последовательности , через первый элемент И-НЕ 17 не проходит, так как на другом входе этого элемента присутствует уровень логического нул .
На выходе блока 14 формировани  стробирующих импульсов по вл етс  импульс в момент времени, когда ожидаетс  приход второго импульса кодовой последовательности. Если импульс пришел, то на выходе первого элемента И-НЕ 17 по вл етс  уровень логического нул . По окончании стробирую- щего импульса или второго импульса кодовой последовательности на выходе первого элемента И-НЕ 17 снова по вл етс  уровень логической единицы, срабатывает третий триггер 8, на его выходе по вл етс  уровень логической единицы, который через первый элемент ИЛИ 11 осуществл ет начальную установку блока 14 формировани  строби- рующих импульсов. Третий триггер 8 возвращаетс  в начальное положение по окончании второго импульса кодовой последовательности, который через первый элемент 19 задержки подаетс  на другой вход третьего триггера 8. Аналогично производитс  подстройка блока 14 формировани  стробирующих импульсов по каждому импульсу кодовой последовательности. Второй импульс кодовой последовательности с выхода первого элемента И-НЕ 17 поступает на первый вход второго элемента И-НЕ 18, на второй вход котор.ого поступает уровень логической единицы с выхода первого триггера 6, который проходит на выход второго элемента И-НЕ 18, вызыва  срабатывание четвертого триггера 9, запуск второго селектора 16 длительности. Кроме того, он поступает на тактовый вход регистра
24 сдвига, счетный вход счетчика 25, первый вход первого элемента И 22, второй вход которого соединен с выходом селектора 2 кодового признака единицы. При срабатывании четвертого триггера 9 на его выходе по вл етс  уровень логической единицы, который поступает на второй вход второго элемента ИЛИ 12, запреща  ра боту перво- го селектора 15 длительности.
На выходе второго элемента И-НЕ 18 импульсы по вл ютс  при попадании импульсов, поступающих с селектора 2 или 3} в строб приема устройства.
Импульсы с выхода первого элемента И 22 поступают на информационный вход регистра 24 сдвига,. Импульсы с выхода второго элемента И-НЕ 18 используютс  в качестве тактовых и осу- ществл ют запись информации в регистр
24сдвига. Счетчик 25 ведет подсчет тактовых импульсов.
Первые п импульсов принимаемой кодовой последовательности представ- л ют собой код устройства, на которое передаетс  команда, остальные m импульсов - код команды.
Блок 26 сравнени  осуществл ет непрерывное поразр дное сравнение кода устройства, записанного в блок 27 пам ти, с информацией, котора  поступает с выходов регистра 24 сдвига . При совпадении информации, записанной на выходе регистра 24 сдвига, с кодом, записанным в блок 27 пам ти, на выходе блока 26 сравнени  по вл етс  уровень логической единицы, который поступает на D-вход первого триггера 6. При поступлении первых п импульсов на первом выходе счетчика
25по вл етс  уровень логической единицы , который через второй элемент 20 задержки поступает на С-вход первого триггера 6, на выход которого при этом переписываетс  информаци  с Й-входа. Если код, заложенный в блоке 27 пам ти, не совпал с информацией , котора  поступила на выходы регистра 24 сдвига, то на выходе бло- ка 26 сравнени  присутствует уровень логического нул , этот уровень переписываетс  на выход первого триггера 6, запреща  дальнейшее прохождение информации через второй элемент И-НЕ 18. Если код устройства, зало- женный в блоке 27 пам ти, совпал с информацией на выходах регистра 24 сдвига то на выходе первого триггера 6 сохран етс  уровень логической единицы, следовательно, он сохран етс  и на втором входе второго элемента И-НЕ 18, разреша  дальнейший прием информации.
При поступлении n+m импульсов на счетный вход счетчика 25 на его втором выходе по вл етс  уровень логической единицы, который поступает на первый вход второго элемента И 23, на другой вход которого поступает уровень логической единицы через третий элемент 21 задержки с выхода п того триггера 10. На выходе второго элемента И 23 по вл етс  уровень логической единицы, который поступает на (т+1)-й вход дешифратора 28, разреша  дешифрацию кодов команд, поступающих с первых m выходов регистра 24 сдвига.
Дешифратор 28 обрабатывает информацию , котора  поступает на его первые m входов, при поступлении импульса разрешени  обработки на (т+ + 1)-й вход. Команда управлени  на выходах дешифратора по вл етс  только при полном совпадении разр дного кода команды с информацией, поступившей на дешифратор с регистра сдвига.
Уровень логической единицы с выхода второго элемента И 23, поступающий на (т+1)-й вход дешифратора, подаетс  также на первый вход п того триггера 10, на выходе которого по вл етс  уровень логического нул , который через третий элемент 21 задержки подаетс  на второй вход второго элемента И 23, на выходе которого по вл етс  уровень логического нул , запреща  работу дешифратора. Таким образом, врем  работы дешифратора определ етс  третьим элементом задержки.
По окончании цикла приема кодовой последовательности срабатывает второ|1 селектор 16 длительности, на его выходе по вл етс  импульс, который поступает на второй вход четвертого триггера 9, второй вход третьего элемента ИЛИ 13, третий вход первого элемента ИЛИ 11, входы сброса регистра сдвига и счетчика 25, второй вход п того триггера 10 и третий вход первого триггера 6 и осуществл ет начальную установку устройства, подготавлива  его к следующему циклу приема информации.
Таким образом, в устройстве осуществл етс  стробирование приема кодовой последовательности с подстройкой строба по каждому прин тому импульсу, дешифрирование производитс  один раз за цикл приема в строго определенный момент времени, что обеспечивает повышение помехоустойчивости устройства .

Claims (1)

  1. Формула изобретени 
    Устройство дл  приема и дешифрации команд, содержащее приемник, выход которого соединен с входом селектора кодового признака единицы и с входом селектора кодового признака нул , регистр сдвига, соответствующие выходы которого соединены с соответствующими первыми входами блока сравнени , к вторым входам которого подсоединены соответствующие выходы блока пам ти, а выход соединен с первым входом первого триггера, счетчик импульсов, первый выход которого через первый элемент задержки соединен с вторым входом первого триггера, первый элемент И, первый элемент ИЛИ, отличающеес  тем, что, с целью расширени  области применени  и повышени  помехоустойчивости уст- ройства, в него введены блок формировани  стробирующих импульсов, первый и второй селекторы длительности, дешифратор , второй, третий, четвертый и п тый триггеры, второй и третий элементы задержки, второй и третий элементы ИЛИ, второй элемент И, пер-. вый и второй элементы И-НЕ, элемент НЕ, элемент ИЛИ-НЕ, первый вход которого соединен с выходом селектора ко- дового признака нул , второй вход которого объединен с первым входом первого элемента И и соединен с выходом селектора кодового признака единицы, выход элемента ИЛИ-НЕ соединен с вхо- дом второго элемента задержки и с входом элемента НЕ, выход которого соединен с первым входом первого элемента И-НЕ и с первым входом второго
    JQ
    15 20 25 30 ,., 35
    триггера, выход которого соединен с первым входом первого элемента ИЛИ и с первым входом второго элемента ИЛИ, выход которого через первый селектор длительности соединен с первым входом третьего элемента ИЛИ, выход которого соединен с вторым входом второго триггера, выход второго элемента задержки соединен с первым входом третьего триггера, выход которого соединен -с вторым входом первого элемента ИЛИ, выход которого соединен с входом блока формировани  стробирующих импульсов , выход которого соединен с вторым входом первого элемента И-НЕ, выход которого соединен с вторым входом третьего триггера и с первым вхо- дом второго элемента И-НЕ, выход которого соединен с входом второго селектора длительности, с первым входом счетчика импульсов, с вторым входом первого элемента И, с тактовым входом регистра сдвига и с первым входом четвертого триггера, выход которого соединен с вторым входом второго элемента ИЛИ, второй выход счетчика импульсов соединен с первым входом второго элемента И, выход которого соединен с управл ющим входом дешифратора и с первым входом п того триггера, выход которого через третий элемент задержки соединен с вторым входом второго элемента И, выход второго селектора длительности соединен с третьим входом первого элемента ИЛИ, с вторым входом третьего элемента ИЛИ, с третьим входом первого триггера , с вторым входом четвертого триггера, с вторым входом п того триггера , с вторым входом счетчика импульсов и со сбрасывающим входом регистра сдвига, выход первого элемента И соединен с информационным входом регистра сдвига, соответствующие выходы которого соединены с соответствующими входами дешифратора, выходы которого  вл ютс  выходами устройства .
    29
    I
    0х. о ..
    (ри&2
    i в.
SU874325370A 1987-11-06 1987-11-06 Устройство дл приема и дешифрации команд SU1476510A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874325370A SU1476510A1 (ru) 1987-11-06 1987-11-06 Устройство дл приема и дешифрации команд

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874325370A SU1476510A1 (ru) 1987-11-06 1987-11-06 Устройство дл приема и дешифрации команд

Publications (1)

Publication Number Publication Date
SU1476510A1 true SU1476510A1 (ru) 1989-04-30

Family

ID=21335146

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874325370A SU1476510A1 (ru) 1987-11-06 1987-11-06 Устройство дл приема и дешифрации команд

Country Status (1)

Country Link
SU (1) SU1476510A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 612275, кл. G 08 С 19/28, 1976. Авторское свидетельство СССР № 830488, кл. G 08 С , 1979. *

Similar Documents

Publication Publication Date Title
US4149144A (en) Polling and data communication system having a pulse position to binary address conversion circuit
US4013959A (en) Transmitter control apparatus
SU1476510A1 (ru) Устройство дл приема и дешифрации команд
US4099163A (en) Method and apparatus for digital data transmission in television receiver remote control systems
GB1061194A (en) Data handling system
US4066878A (en) Time-domain filter for recursive type signals
US4086429A (en) Synchronizing system for use in telecommunication
SU1325545A1 (ru) Устройство дл приема и передачи информации
SU1042060A1 (ru) Устройство дл передачи и приема дискретной информации
RU1837347C (ru) Устройство дл приема данных
SU922715A1 (ru) Устройство дл ввода информации
SU1005139A1 (ru) Устройство дл передачи и приема дискретной информации
SU830488A2 (ru) Устройство дл приема информации
SU1483477A1 (ru) Устройство дл приема последовательности импульсно-временных кодов
RU1837348C (ru) Устройство дл передачи и приема информации
SU1713104A1 (ru) Преобразователь двоичного кода в число-импульсный код
SU553649A1 (ru) Устройство дл телесигнализации
SU1314361A1 (ru) Устройство дл приемопередачи в кольцевом канале св зи
SU1104572A1 (ru) Устройство дл приема информации
SU1292025A1 (ru) Устройство дл приема информации
SU1649585A1 (ru) Устройство телеуправлени
SU906014A1 (ru) Устройство дл фазового пуска приемника
SU1038945A1 (ru) Многоканальное приоритетное устройство
SU1251149A2 (ru) Устройство дл приема и передачи информации
SU1095220A1 (ru) Устройство дл передачи и приема дискретных сообщений