SU809613A1 - Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью - Google Patents

Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью Download PDF

Info

Publication number
SU809613A1
SU809613A1 SU792751877A SU2751877A SU809613A1 SU 809613 A1 SU809613 A1 SU 809613A1 SU 792751877 A SU792751877 A SU 792751877A SU 2751877 A SU2751877 A SU 2751877A SU 809613 A1 SU809613 A1 SU 809613A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
block
output
combinations
signal
Prior art date
Application number
SU792751877A
Other languages
English (en)
Inventor
Павел Семенович Золотарев
Владимир Игнатьевич Ключко
Сергей Петрович Попов
Original Assignee
Серпуховское Высшее Военное Командноеучилище Им. Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Серпуховское Высшее Военное Командноеучилище Им. Ленинского Комсомола filed Critical Серпуховское Высшее Военное Командноеучилище Им. Ленинского Комсомола
Priority to SU792751877A priority Critical patent/SU809613A1/ru
Application granted granted Critical
Publication of SU809613A1 publication Critical patent/SU809613A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

Поставленна  цель достигаетс  тем, что в адаптивное устройство дл  анализа кодовых комбинаций в системах передачи дискретных сообщений с решающей обратной св зью, содержащее блок обнаружени  ошибок, сигнальный вход которого объединен со входом jiepBoro ключа, выходы которого под1слючены . соответственно к первому входу накопител  и к первому входу первого блока сравнени , второй вход которого соединен с первым выходом накопител , а выход первого бцока сравнени  подключен к одному из входов блока управлени , соединенного со счетчиком блокировки, ко входам которого подключены соответственнЬ выход блока обнаружени  ошибок и выход дешифратора, ко входу которого подключен второй выход накопител , третий выход которого подключен ко входу второго ключа, к управл ющему входу которого и ко второму входу накопител  подключен первый выход блока управлени , а выход второго ключа подключен к одному из входов эледтанта ИЛИ, другой вход которого соединен с выходом третьего ключа, к информационному входу которого подключен первый выход накопител , а-к управл ющему входу - подключен второй выход блока управлени  и третий вход накопител , четвертый вход которого соединен с выходом первого элемента И, к одному из входов которого подключен второй выход первого блока сравнени , а к другому входу выход элемента Пирса, ко входам которого подключен выход блока обнаружени  ошибок непосредственно и через накопитель ошибок, выход счетчика блокировки подключен к одному из входов второго элемента И, к другому входу которого подключен выход дешифратора , а выход второго элемента И подключен к п тому входу накопители , введены последовательно соеди ненные сигнализатор пакетов ошибок, счетчик пакетов ошибок, блок определени  разностного сигнала и второй блок сравнени , к другому входу которого подключен выход порогового блок а также блок пам ти, включенный между выходом счетчика пакетов ошибок и другим входом блока определени  разно тного сцгнала, при этом к первому вхбду сигнализатора пакетов ошибок и к другому входу блока пам ти подключен выход накопител  ошибок, к двум другим входам сигнализатора пакетов ошибок подключены соответственно выход первого блока сравнени  и выход блока обнаружени  ошибок, выход второго блока сравнени  подключен к соответствующему входу блока управлени , третий выход которого подключен к шестому входу накопител .
При этом накопитель состоит из блока регистров, первый выход которого через последовательно соединенные первый ключ и первый элемент ИЛИ подключен к первому входу блока регистров , а другие выходы блока регистров через последовательно соединенные блок вентилей, второй ключ и второй элемент ИЛИ подключены ко второму входу блока регистров, при этом дру1ГОЙ выход первого ключа подключен к другому входу второго элемента ИЛИ, а соответствующий выход блока регистров , подключен к другому входу первого элемента ИЛИ, причем соответствующие входы блока регистров, первого ключа и блока вентилей,  вл ютс  соответственно первым, вторым, третьим , четвертым, п тым и шестым входами накопител , а соответствующие выходы блока регистров и блока вентилей - соответственно первым, вторым и третьим выходами накопители.
На чертеже представлена структурна  электрическа  схема предлагаемого адаптивного устройства.
Адаптивное устройство дл  анализа кодовых комбинаций в системах передачи дискретных сообщений с решающей обратной св зью содержит блок. 1 обнаружени  ошибок, первый, второй и третий ключи 2,3 и 4 соответственно накопитель 5, состо щий из блока б регистров, первого и второго ключей 7 и 8 соответств.енно, первого и второго элементов 9 и 10 ИЛИ, блока 11 вентилей, первый и второй блоки 12 и 13 сравнени  соответственно, блок 14 управлени , сигнализатор 15 пакетов ошибок, счетчик 16 пакетов ошибок, блок 17 определени  разностного сигнала, накопитель 18 ошибок, пороговый блок 19, блок 20 пам ти, счетчик 21 .блокировки, элемент 22 Пирса, дешифратор 23, элемент 24 ИЛИ, первый и второй элементы 25 и 26 И соответственно.
Устройство работает следующим образом.
Поступающа  на вход V тройства комбинаци  одновременно анализируетс  в блоке 1 обнаружени  ошибок и через первый ключ 2 записываетс  в блок 6 регистров накопител  5. В случае отсутстви  ошибок по команде с блока 14 управлени  комбинаци  из блока б регистров через открытый второй ключ 3 и элемент 24 ИЛИ выдаетс  на вы5сод устройства. При этом выданна  получателю комбинаци  через ключ 7 и элемент 10 ИЛИ перезаписываетс  в следующий регистр блока б регистров, а ранее записанна  в блок б регистров комбинаци  через элемент 9 ИЛИ сдвигаетс  в следующий регистр блока регистров. Таким образом, по мере последовательного приема каждой очередной комбинации и выдачи получателю предыдущей в блоке б регистров обеспечиваетс  запоминание h, (где
h 1) комбинаций, прин тых ранее. В случае обнаружени  ошибки блок
Iвырабатывает на своем выходе сигнал ошибка, который воздействует на счетчик 21 блокировки и блок 14 управлени . Блок 14 управлени  зарывает , второй ключ 3 и стирает искаженную комбинацию, записанную в первом регистре блока регистров. Таким образом, выход устройства блокируетс , а в блоке б регистров производитс  накапливание hi - 1 комбинаций , следуемых за искаженной. Одновременно с этим-в накопителе 18 ошибок происходит регистраци  и запоминание пор дка следовани  комбинаций с обнаруженными ошибками./При этом устройство ожидает получение команды запрос на интервале времени поступлени  h комбинации, счита  с начала блокировки. Если в указанный интервал команда запрос не будет получена, то устройство фиксирует выпадение h комбинаций на данной станции и вставку из h комбинаций на противоположной. Комбинации, записанные в накопителе 5, стираютс  и устройство переходит к очередному режиму работы. Если команда запрос поступила, то она выдел етс  дешифратором 23, который посылает на счетчик 21 блокировки и блок 14 управлени , соответствующий сигнал. Если i после поступлени  данного сигнала блок 14 управлени  открывает ключ- 8, переключает информационный вход ключа 7 с одного выхода на другой выход, подключает выход ключа 2 ко входу устройства. В этом случае поступающие после команды запрос комбинации одновременно с записью в блок 6 регистров через ключ 2 поступают на один из выходов первого блока 12 сравнени , на другой вход которого выдаютс  комбинации с блока б регистров через блок
IIвентилей накопител  5, прин тые и накопленные в промежуток времени е щу моментом обнаружени  и окончанием времени блокировки. Таким образбм начинаетс  процедура сравнени .
В том случае, когда h{ h , , т.е. h К, процедура сравнени начинаетс  только после поступлени  комбинации с момента начала
бЛОКИЕ рВКИ.
В первом блоке 12 сравнени  производитс  сравнение соответствующих комбинаций в соответствии с заданным порогом VI сравнени  {где liV Chi-1) соответствующим текущему числу повтор емых комбинаций hj . Если происходит V4 совпадений, то блок 12 сравнени  на своем выходе формирует и выдает сигнал считывани  накопленных в блоке б регистров комбинаций. По этой команде блок 14 управлени  открывает третий ключ 4, а на блок б
регистров подает сигнал считывани  hj комбинаций. Накопленные в блоке б регистров комбинации через блок li вентилей, ключ 4 и элемент 24 ИЛИ поступают на выход устройства. При этом выдача происходит на повышенной тактовой частоте, котора  позвол ет осуществл ть считывание записанных в блоке б регистров комбинаций за врем , не превышающее врем  записи в первом регистре очередной комби0 нации. После окончани  выдачи схема возвращаетс  в исходное состо ние. При этом ключ 3 открываетс , а третий ключ 4 закрываетс .
Если совпадений не происходит,
5 то на данной станции фиксируетс  выпадение 2h , комбинаций, а на противоположной - вставка из hf комбинаций . При этом накопленные комбинации стираютс , а устройство перехо0 дит в исходное состо ние.
В св зи с тем, что комбинации, попавшие в зону блокировки в близлежащую зону, подвергаютс  усиленному воздействию помех, то дл  повышени  помехозащищенности системы в дйнном
5 устройстве ос пцествл етс  адаптаци  числа повтор емых комбинаций h к качеству канала св зи, что позвол ет обеспечить увеличение помехозащищенности без существенного снижени 
D текущей относительной скорости передачи информации. Это достигаетс  следующим образом.
Перед началом выполнени  процедуры сравнени  по команде с блока 14
5 управлени  открываетс  ключ 8, а информационный вход ключа 7 переключаетс  с одного выхода на другой. Далее перва  повтор ема  комбинаци  записываетс  в первый регистр блока
0 б, , h4-l-H,h4-2 -  и Т.Д. соответственно сдвигаютс  в последующие регистры. В этом цикле обработки сопоставлени  комбинаций не производит+СЯ . Сравнение комбинаций начинаетс  с момента поступлени  второй комбина5 ции после начала процедуры сравнени . Посту;пающа  на вход сравнени  комбинаци  через ключ 2 одновременно записываетс  в первом регистре блока б и подаетс  на вход первого блока 12
0 сравнени . При этом ранее записанна  В первом регистре блока б комбинаци  через выход ключа 7 и элемент 9 ИЛИ вытесн етс  вследующий регистр блока б и т.д. И наконец, комбинаци ,
5 хранима  в последнем регистре блока б вытесн етс  через блок 11 вентилей на второй вход блока сравнени  дл  сравнени  с поступающей в данный мо- : мент комбинацией,а через открытый ключ -8 и элемент 10 ИЛИ - в свободный
0 первый регистр блока 6.Таким образом, одновременно с выполнением процедуры сравнени  в блоке 12 сравнени  сравниваемые комбинации записываютс  в первые два регистра блока б до момен5
та ожидани  прин ти  решени  по результатам анализа в блоке 1 обнаружени  ошибок и сравнени  в блоке 12 сравнени .
Если ошибок не обнаружено и происходит совпадение обеих комбинаций, то с поступлением очередной комбинации на вход устройства, записью ее в первый регистр блока 6 и осуществлением сравнени  с выводимой в данны момент комбинацией с последнего регистра блока б на блок 12. сравнени комбинации, наход щиес  в первых, дву регистрах блока 6, объединившись на элементе 9 ИЛИ, записываютс  в следущем регистре блока б. Причем на мест комбинации, котора  была записана-в первом регистре блока 6, поступает очередна , а на место комбинации, котора  хранилась во втором регистре блока б через блок 11 вентилей, ключ 8 и элемент 10 ИЛИ поступает комбинаци , находивша с  в последнем регистре блока б регистров. .
Если у сравниваемых комбинаций ошибок не обнаруживаетс  и происходит их несовпадение, то сигнализатор 15 на основании сигналов, поступеиощих с блока 12 сравнени  блока 1 обнаружени  ошибок и накопител  18 опцибок, производит формирование сигнала признака пакета ошибок V, поступающего на счетчик 16 пакетов ошибок, осуществл ющий подсчет данных сигналов в течение интервала времени, оценива  качества канала св зи Тдц. . Обе комбинации, находившиес  в первых двух регистрах блока б, .стираютс . Стирание этих комбинаций происходит следуюоим образом.
Результат несовпадени  разр дов обеих комбинаций, вы вленный блоком . 12, воздействует на один вход элемента 25 И, на другой вход которого поступает сигнал с выхода элемента 22 Пирса,  вл ющийс  следствием отсутстви  ошибок в сравниваемых комбинаци х , т.е. в комбинации, прин той в данный момент, и в соответствующей ей комбинации, выдаваемой дл  сравнени  из первого регистра блока б. Сигнал Отсутстви  или наличи  ошибки в последней запоминаетс  в накопителе 18 ошибок, поэтому по вление сигнала на выходе элемента 22 Пирса, воздействующего на другой вход элемента 25 .. вл етс  результатом одновременного отсутстви  сигналов на выходах накопител  18 оишбок и блока 1 обнаружени  ошибок. Таким образом, на выходе элемента 25 И по вл етс  сигнал, который и стирает из первых двух регистров блока б комбинации.
Если ошибка обнаружена только в одной из сравниваемых комбинаций, то последн   стираетс , результат сравнени  не учитываетс  и получателю выдаетс  та, в которой ошибка не обнаружена. Одновременно сигналив
затор 15 анализирует,-в какой из сравниваемых комбинаций зафиксирована ошибка и если ошибка была обнаружена в повторно передаваемой комбинации , то формируетс  сигнал V признака пакета ошибок, поступающий на счетчик 16. Сигнал V признака пакета ошибок будет сформирюван также и в том случае, когда ошибки обнаружены в обеих сравниваемых комбинаци х .
При поступлении команды запрос дешифратор 23 своим сигналом стирает ее из первого регистра блока б. Этим обеспечиваетс  сравнение hf накопленных в блоке б регистров комбинаций до получени  команды запрос с h 4 комбинаци ми, поступающими после команды запрос, а также запись последних в блок б регистров.
Если на блоке 12 сравнени  V совпадений происходит, то на выходе последнего формируетс  сигнал о наличии совпадени  (правильной работы ) . Этот сигнал воздействует на блок 14 управ.лени , который аналогично случаю с обнаружением ошибки разрешает считывание получателю комбинаций из блока б регистров через ключ 4 и элемент 26 И на повышенной тактовой частоте. Причем при обнаружении несовпадений происходит формирование сигнализатором 15 сигнала признака пакета ошибок V.
Если совпадений не происходит то на данной станции фиксируетс  трансформаци  разрешенной комбинации в запрос и ожидаетс  повторна  команда запрос.
Ожидание повторной команды запрос св зано со следующим. Так как после поступлени  первой команды запрос на станции обнаружени  ошибки формируетс  и передаетс  на противоположную станцию команда запрос и блок из h4 комбинаций, переданных ранее, то после получени  .команды запрос на противоположной станции формируетс  и передаетс  обратно также команда запрос с h комбинаци ми , вьщанными до нее.

Claims (1)

  1. Если на интервале от , до Ту команда запрос не поступит, то фиксируетс  выпадение h комбинаций на данной станции и вставка из hi комбинаций на противоположной. По сигналу с блока 14 управлени  записанные в блоке б регистров накопител  5 комбинации стираютс , а устройство переходит к новому режиму работы . Если же на указанном интервале команда запрос получена, то, выделив ее, дешифратор 23 выдает соответствуюЬшй сигнал на счетчик 21 блокировки и блок 14 управлени . Далее начинаетс  второй этап сравнени ,который абсолютно идентичен сравнению после поступлени  команды запрос дл  случа  обнаружени  ошибки и еледуемой за ней команды запрос. При несовпадении V из h сравниваемых комбинаций фиксируетс  выпадение комбинаций на станции обнаружени  и вставки - на противоположной. По окончании временного интервал оценивани  канала производитс  считы ва:ние со счетчика 16 накопленного числа М, сформированного сигнализатором 15 сигналов Vf . Значение М. со счетчика 16 выдаетс  на вход блока 20 пам ти и на первый вход блока 17, на второй вход которого поступает значение числа М,-, полученное на предшествующем интервале оценив.ани . Модуль разности /г/ /Mj - М, с блока 17 поступает на вход второго блока 13 сравнени  на другой вход ко торого поступает значение порога р. В случае, если г 0и|г| р, 3 также h,- h, со второго блока 13 сравнени  поступает соответствующий сигнал на вход блока 14 управлени . По данному сигналу блок 14 управлени  формирует на первый блок 12 срав нени  сигнал об изменении величины порога сравнени  V и организует формирование на противоположную стан цию кодовой комбинации об увеличении числа повтор емых комбинаций с величины и; до величины дЬ Если дл  i-rq интервала число Н равно К и соответственно после дним в блоке 6 регистров используетс  последний регистр, выход которого подключен через блок 11 вентилей ко входу ключа 8, то на (i +1)М интервале последним используетс  предпоследний регистр блока 6. При этом блок 14 управлени  отключает выход последнего регистра блока 6 от входа ключа 8 и подключает к его входу выход регистра блока 6. Когда г О и , а также блок управлени  14 организует формирование на противоположную станцию кодовой комбинации об уменьшении чис ла повтор емых комбинаций с величивы величины hj4 К-1 . Кроме того блок 14 управлени  Формирует ffa первом блоке 12 сигнал об уменьшении порога сравнени  V| и выдает соответствующий сигнал на блок 11 вентилей накопител  5, подключа  ко входу ключа 8 выход соответствующего регистра блока 6 регистров. В трм случае, когда , изменение числа повтор емых комбинаций не производитс  и блок управлени  14 организует передачу на противоположную станцию кодовой комбинации о неизменности числа повтор емых комбинаций h. Если на данной станции не был сформирован сигнал о необходимости изменени  h | , ас противоположной станции был прин т-такой сигнал, то блок 14 управлени  по сигналу с дешифратора 23 стирает данную комби нацию из первого регистра блока б, затем формирует необходимый сигнал об изменении порога сравнени  на первый блок 12 сравнени  и на блок 11 вентилей сигнал подключени  необходимого регистра к входу ключа 8, т.е. осуществл ет операции по изменению числа повтор емых комбинаций h . Предлагаемое устройство позвол ет улучшить помехоустойчивость системы передачи данных за счет подстройки числа повтор емых комбинаций h) к текущему состо нию качества канала св зи. Формула изобретени  1.Адаптивное устройство дл  анализа кодовых комбинацийв системах передачи дискретных сообщений с решающей обратной св зью, содержащее блок обнаружени  ошибок, сигнальный вход которого объединен со входом первого ключа, выходы которого подключены соответственно к первому входу накопител  и к первому входу первого блока .сравнени , второй вход которого соединен с первым выходом накопител ,, а выход первого блока сравнени  подключен к одному из входов блока управлени , соединенного со счетчиком блокировки , ко входам которого подключены соответственно выход блока обнаружени  ошибок и выход дешифратора, ко йхрду которого подключен второй выход накопител , третий выход которого подключен ко входу второго ключа, к управл ющему входу которого и ко второму входу накопител  подключен первый выход блока управлени , а выход второго ключа подключен к одному из входов элемента ИЛИ, другой вход которого соединен с выходом третьего ключа, к информационному входу которого подключен первый выход накопител , а к управл ющему входу - подключен второй выход блока управлени  и третий вход накопител , четвертый вход которого соединен с выходом первого элемента И, к одному из входов которого подключен второй выход первого блока сравнени , а к другому входу - выход элемента Пирса, ко входам которого подключен выход блока обнаружени  ошибок непосредственно и через накопитель ошибок, выход счетчика блокировки подключен к одному из входов второго элемента И, к другому входу которого подключен выход дешифратора, а выход-второго элемента И подключен к п тому входу накопител , отличающеес  тем, что, с целью повышени  помехоустойчивости работы устройства в услови х изменени  состо ни  канала св зи/ в него введены последовательно соединенные сигнализатор пакетов ошибок.
SU792751877A 1979-04-12 1979-04-12 Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью SU809613A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792751877A SU809613A1 (ru) 1979-04-12 1979-04-12 Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792751877A SU809613A1 (ru) 1979-04-12 1979-04-12 Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью

Publications (1)

Publication Number Publication Date
SU809613A1 true SU809613A1 (ru) 1981-02-28

Family

ID=20821700

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792751877A SU809613A1 (ru) 1979-04-12 1979-04-12 Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью

Country Status (1)

Country Link
SU (1) SU809613A1 (ru)

Similar Documents

Publication Publication Date Title
US4353130A (en) Device for processing serial information which includes synchronization words
US4628494A (en) Method for the remote control of signal acquisition devices by means of a narrow passband transmission channel and a device for the implementation of the method
US5670958A (en) Remote control method and device
US4177453A (en) Digital remote control system with improved noise immunity
SU809613A1 (ru) Адаптивное устройство дл анализаКОдОВыХ КОМбиНАций B СиСТЕМАХ пЕРЕ-дАчи диСКРЕТНыХ СООбщЕНий C РЕшАю-щЕй ОбРАТНОй СВ зью
GB1477614A (en) Transmitting station and receiving station for operating with a systematic recurrent code
SU692103A1 (ru) Устройство обнаружени вставок и выпадений информации в системах передачи данных
SU902284A2 (ru) Устройство обнаружени ошибок в системах передачи дискретной информации с решающей обратной св зью
SU703855A1 (ru) Телеметрическое устройство
SU866775A1 (ru) Устройство приема дискретной информации
RU2092904C1 (ru) Устройство для приема и обработки информации
SU1765900A1 (ru) Устройство дл декодировани с защитой от ошибок
SU1152017A2 (ru) Устройство дл приема и обработки избыточных сигналов
SU531293A1 (ru) Устройство дл приема дискретной информации
SU1539816A1 (ru) Устройство дл сокращени избыточности дискретной информации
SU1262510A1 (ru) Устройство дл сопр жени абонентов с каналами св зи
SU1532958A1 (ru) Устройство дл приема и обработки информации
JPS60254845A (ja) リモ−トコントロ−ルによるデ−タ通信方式
SU1272514A1 (ru) Устройство защиты от ошибок
SU869072A2 (ru) Устройство дл приема биимпульсного сигнала
RU1798806C (ru) Устройство дл распознавани образов
SU1478355A1 (ru) Устройство передачи и приема информации
SU1695353A1 (ru) Устройство дл приема избыточных сигналов
RU2235357C2 (ru) Устройство для обмена информацией
SU1275510A1 (ru) Устройство дл передачи и приема сигналов