SU1275510A1 - Устройство дл передачи и приема сигналов - Google Patents

Устройство дл передачи и приема сигналов Download PDF

Info

Publication number
SU1275510A1
SU1275510A1 SU853950766A SU3950766A SU1275510A1 SU 1275510 A1 SU1275510 A1 SU 1275510A1 SU 853950766 A SU853950766 A SU 853950766A SU 3950766 A SU3950766 A SU 3950766A SU 1275510 A1 SU1275510 A1 SU 1275510A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
signal
block
Prior art date
Application number
SU853950766A
Other languages
English (en)
Inventor
Тельман Аббас Алиев
Ягуб Джавад Мамедов
Руслан Эйнулла Гаджиев
Евгений Борисович Гельфгат
Ариф Мамед Алхазов
Намик Сулейман Алиев
Рауф Мустафа Кадымов
Владимир Николаевич Неверов
Геннадий Степанович Захарченко
Вениамин Феликсович Крайзман
Original Assignee
Институт Кибернетики Ан Азсср
Республиканский Информационно-Вычислительный Центр Министерства Здравохранения Азсср
Азербайджанский Научно-Исследовательский Институт Кардиологии
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Кибернетики Ан Азсср, Республиканский Информационно-Вычислительный Центр Министерства Здравохранения Азсср, Азербайджанский Научно-Исследовательский Институт Кардиологии filed Critical Институт Кибернетики Ан Азсср
Priority to SU853950766A priority Critical patent/SU1275510A1/ru
Application granted granted Critical
Publication of SU1275510A1 publication Critical patent/SU1275510A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к измерительной и вычислительной технике и может быть использовано дл  передачи медицинской информацииj например электрокардиограмм, по каналу св зи . Цель изобретени  - повышение помехоустойчивости . Сущность распознавани  помехи состоит в том, что априорно известно, что количество подр д идущих приращений определенного знака на любом линейном участке изменени  полезного входного сигнала не может быть меньше, чем число М, которое может быть определено 11редварительно . Тогда код уставки выбираетс  равным (М-1). В случае, когда код в счетчике в момент определени  отсчета меньше или равен коду установки, то это свидетельствует о наличии амплитудно-модулированной помехи, искажающей полезный сигнал, при этом отсчет не будет определ тьс  как существенный, а следовательно , не будет записыватьс  в блок па- SS м ти. Если же код в счетчике больше кода, уставки, то отсчет принимаетс  за существенный, записываетс  в блок пам ти и затем передаетс  по каналу св зи. На приемной стороне производитс  запись существенных отсчетов в блок пам ти. Затем коды двух поto следовательных отсчетов сравнивают« с  и в зависимости от результата Сд СП сравнени  происходит восстановление входного аналогового сигнала линейной аппроксимацией переданных суО щественных отсчетов. 2 з;п. ф-лы, 4 ил.

Description

Изобретение относится к измерительной и вычислительной технике и может быть использовано для передачи медицинской информации, например электрокардиограмм, по каналу связи.
Цель изобретения - повышение помехоустойчивости.
На фиг. 1 представлена функциональная схема устройства; на фиг. 2функциональная схема блока управления на приемной стороне; на фиг. 3 функциональная схема формирователя , импульсов; на фиг. 4 - функциональная схема блока управления на передающей стороне.
Устройство для передачи и приема сигналов содержит на передающей стороне аналого-цифровой преобразователь 1 (АЦП), регистр 2, регистр 3, блок 4 сравнения, счетчик 5, элемент ИЛИ 6, первый блок 7 управления, блок 8 памяти, регистр 9, блок 10 сравнения^, элемент И 11, блок 12 уставок, регистр 13, считыватель 14, переключатель 15, переключатель 16, канал 17 связи, на приемной стороне блок 18 памяти, регистр 19, блок 20 сравнения, формирователь 21 импульсов, блок 22 управления, реверсивный счетчик 23, преобразователь код-напряжение 24 и регистратор 25.
Блок 7 управления содержит генератор 26 импульсов, триггеры 27-29, регистр 30 сдвига,'элемент ИЛИ 31, элементы И 32-33, элемент ИЛИ 34, элемент 35 задержки, формирователь 36 импульсов, кнопку 37 Пуск и кнопку 38 Стоп.
Блок 22 управления содержит элемент 39 задержки, регистр 40 сдвига, генератор 41 импульсов, первую группу элементов И 421 -42^ , вторую группу элементов И 431 -43^, триггеры 44-46, элементы И 47-52, элемент ИЛИ 53, элемент НЕ 54.
Формирователь 21 импульсов содержит элемент 55 сравнения, реверсивный счетчик 56, элемент НЕ 57, элементы И 58-60, элемент ИЛИ 61.
Устройство работает следующим образом.
На передающей стороне при нажатии кнопки 38 Пуск (фиг. 4) регистры 2 и 3 и счетчик 5 обнуляются по. сигналу с второго выхода блока 7 управления, начинается цикл работы устройства. Затем на первом выходе блока 7 управления вырабатывается сигнал, по которому одновременно содержимое . регистра 2 переписывается в регистр 3 и запускается АЦП 1 следящего типа АЦП кодирует входной аналоговый сигнал, при этом в реверсивном счетчике 5 АЦП содержится цифровой эквивалентпреобразуемого сигнала, АЦП определи' ет также · знак приращения преобразуемого сигнала.
Полученная информация о знаке при· 10 ращения входного сигнала с АЦП 1 записывается в регистр 2.
I Таким образом,, в каждом цикле преобразования входного сигнала на, регистре 2 находится знак дрираще15 ния текущего цикла преобразования, а на регистре 3 - знак приращения предыдущего цикла преобразования. По сигналу с выхода блока 7 управления в блоке 4 сравнения произво20 дится поразрядный анализ знаков приращений текущего и предыдущего циклов преобразования с целью выявления отсчета.
Сигнал появляется на первом выхо25 де блока 4 сравнения только в том случае, когда .содержимое регистров 2 и 3 совпадает, т.е. когда знаки приращений в текущем и предыдущем циклах преобразований одинаковы. ЗО'Если же знаки отличаются, то в блоке 4 сравнения вырабатывается сигнал на его втором выходе. В случае нарастающего входного аналогового сигнала знак приращений предыдущего и текущего циклов преобразования положителен и код в регистрах 2 и 3 . одинаков и равен 01. Если значение входного аналогового сигнала в течение двух циклов не меняется, то содержимое регистров 2 и 3 одинаково и равно 00. Если величина входного аналогового сигнала в течение двух циклов уменьшается, то содержимое регистров 2 и 3 также оди· наково и равно 11. Во всех трех указанных случаях, когда содержимое регистров совпадает, после их поразрядного анализа на первом выходе блока 4 сравнения получается сигнал, который увеличивает содержимое счет50 чика 5 на единицу. В тех случаях, когда знак приращения текущего цикла преобразования отличается от знака приращения предыдущего цикла преобразования, т.е. когда содержимое 55 регистров 2 и 3 отличается Друг от друга, после поразрядного анализа содержимых регистров 2 и 3 на втором выходе блока 4 сравнения выраба
275510’ временного интервала с блока 18 памяти поступает на пятый и первый входы формирователя 21. На четвертый вход формирователя 21 поступает код с реверсивного счетчика 23, а j с блока 22 управления на второй и третий входы формирователя 21 поступают управляющий и тактовые импульсы, Управление приемной частью устройства (фиг. 1) осуществляется еле- ю дующим образом. При поступлении с выхода блока 20 на третий вход блока 22 управления сигнала о том, что код текущего отсчета больше кода предыдущего отсчета, с пятого выхода ,5 блока 22 управления тактовые импульсы поступают на вход сложения реверсивного счетчика 23, увеличивая его содержимое.
Одновременно блок 22 управления 2о формирует управляющий сигнал на формирователь 21, по которому в формирователе 21 цифровой эквивалент текущего отсчета сравнивается с кодом реверсивного счетчика. В момент их 25 равенства с выхода формирователя 21 сигнал поступает на второй вход блока 22. По этому сигналу блок 22 управления формирует сигналы перезаписи на своих первом и втором выходах и приемная часть переходит к анализу следующих отсчетов. Аналогично, если код текущего отсчета меньше кода предыдущего, то при поступлении соответствующего сигнала с блока 20 на блок 22 управления тактовые им- _ 35 пульсы с шестого выхода блока 22 управления поступают на вход вычитания реверсивного счетчика 23, уменьшая его содержимое. В момент равенства кодов реверсивного счетчика 23 и циф-*° рового эквивалента текущего отсчета с выхода формирователя 21 управляющий сигнал, поступает на второй вход блока 22.
По этому сигналу блок 22 управления формирует сигналы перезаписи на своих первом и втором выходах, . после чего приемная сторона переходит к анализу следующих двух последовательных отсчетов. 50
По сигналу с блока 20 о том, что коды текущего и предыдущего отсчетов равны, тактовые импульсы не поступают на реверсивный счетчик 23,. содержимое которого не меняется.' При этом 55 по управляющему сигналу блока 22 управления формирователь 21 определяет величину временного интервала, в течение которого полезный сигнал не меняется, после чего на его выходе также появляется сигнал, поступающей на второй вход блока 22 управления, снова формируются сигналы перезаписи на первом и втором выходах блока 22 и приемная сторона переходит к анализу следующих двух последовательных отсчетов. В реверсивном счетчике 23 в начале каждого цикла анализа двух последовательных отсчетов содержится код цифрового эквивалента предыдущего отсчета, который в течение цикла анализа достигает кода цифрового эквивалента текущего отсчета.
Код с реверсивного счетчика 23 подается на преобразователь 24 коднапряжение, а с его выхода аналоговый сигнал поступает на регистратор 25. Таким образом, восстановление информации в приемной части устройства происходит следующим образом. Производится запись кодов существенных отсчетов из канала 17 связи в блок 18 памяти, а также в регистр
19. Затем цифровые эквиваленты двух последовательных отсчетов сравниваются на бйоке 20. Если знак разности текущего и предыдущего- отсчетов то тактовые импульсы с пятого выхода блока 22 управления, поступая на вход -сложения реверсивного счетчика 23, последовательно увеличивают его содержимое от кода предыдущего отсчета до кода текущего отсчета. При этом на выходе^преобразователя 24 формируется линейно нарастающее напряжение, которое фиксируется регистратором 25. Если знак разности то тактовые импульсы с шестого выхо·^· да блока 22 управления, поступая на вход -вычитания реверсивного счетчика 23, последовательно уменьшают его содержимое от кода предыдущего отсчета до кода текущего отсчета, при этом на выходе блока 24 формируется линейно убывающее напряжение, фиксируемое регистратором 25. Если цифровые эквиваленты двух последовательных отсчетов равны, то код в реверсивном .счетчике 23 не изменяется в течение временного интервала, определяемого формирователем 21. В этом случае на выходе блока 24 формируется постоянное напряжение, фиксируемое регистратором 25. Таким образом, происходит восстановление входного аналогового сигнала линейной аппроксимацией
1 275.
переданных существенных отсчетов.
Блок управления приемной части устройства работает следующим образом. 5
В начале работы регистр 40 сдвига обнулен, триггеры 44 и 46 также в нулевом состоянии. На первый вход блока 22 управления поступает информация о состоянии контрольных раз- 10 рядов блока 18 памяти, причем первоначально Q в нулевом состоянии, а О .....О - соответственно в единичном. Первоначально группа элементов И 42, -42^ заперта, а 15 группа элементов И 43,-43т открыта. Импульсы с генератора 41 импульсов,проходя через группу элементов И 43^43т, поступают на второй вход (установки нуля) триггера 45, подтверж- jq дая его нулевое состояние. Как только в первый регистр блока 18 памяти записывается информация, поступающая из канала связи, контрольный разряд этого регистра переходит в еди- 35 ничное состояние. При этом открывается элемент И 43, и запирается группа элементов И 43, -43, и импульс с генератора 41 импульсов э проходя через открытый элемент И 42^, устанавливает триггер 44 в единичнее состояние, При этом открывается элемент И 47 и через него импульсы с генератора 41 импульсов через элемент ИЛИ 53 поступают На второй выход блока 22 управления, а также через элемент 33 задержки поступают на первый вход (синхронизации) регистра 40 сдвига. На второй вход (последовательной записи) регистра 40 сдвига поступает единичный уровень с его старшего раз-40 ряда и после каждого импульса, по- . ступающего с генератора 41 импульсов, последовательно на выходах регистра сдвига появляется единичный уровень. 45
По этим сигналам меняется также информация о состоянии контрольных разрядов блока 18 памяти: на выходах 0 ,. .. ,QIT) появляются единичные уровни, а на выходах Q,Q - соответственно нулевые. В итоге на первом входе блока 22 управления записаны логические 1 и разрешающие уровни на выходах Q ,...,0^ открывают группу элементов И 42 -42 . При этом ! импульс с генератора 41, проходя че- : рез группу элементов И 42,-42 , поступает на первый вход (установки hv10 10 ля триггера 44, и первый вход (установки единицы) триггера 45. Тогда триггер 44 - в нулевом состоянии,- а триггер 45 - в единичном, после чего запись в блок 18 памяти прекращается. Триггер 45 открывает элементы И 48 и 49. В блрке 20 начинается сравнение кодов цифровых эквивалентов,содержащихся в регистре 1 9 и в последнем регистре блока 18 памяти. Если знак разности то сигнал, поступающий на вход блока 22 управления с блока 20, открывает элементы И 50 и 51, и импульсы проходят на вхрд сложения реверсивного счетчика 23. Если знак разности то открыты элементы
И 50 и 52 и импульсы поступают через элементы И 49, 50 и 52 па вход вычитания реверсивного счетчика 23. В обоих случаях триггер ·45 установлен в нулевое состояние. Если блок 20 определяет равенство кодов, то элемент И 50 закрыт, кроме того, триггер 46 устанавливается .сигналом равенства кодов в единичное состояние. Импульса с генератора 41 не поступает на входы реверсивного счетчика, его содержимое хранится. Единичный уровень с выхода триггера 46 управляет работой формирователя 21. Как только анализ (i-l)-ro и i-ro отсчетов окончен, с выхода формирователя 21 поступает на блок 22 управления . импульс, который, проходя через открытый элемент 48 и элемент ИЛИ 53, а также элемент 39 задержки, посту пает на первый вход (синхронизации) регистра 40 сдвига. По управляющему сигналу с выхода регистра 40 сдвига в регистр 19 переписывается цифровой эквивалент i-ro отсчета, а в последний регистр блока 18 памяти (i+l)-ro отсчета, после чего начинается анализ следующих последовательных отсчетов. Процесс продолжается до тех пор, пока не будет очищен весь блок 18 памяти и регистр 19, после чего приемная часть устройства готова к восстановлению нового массива информации·. Б конце цикла обработки контрольные разряды 0. , ..,0 обнулены и открывается группа элементов И 431 -43т. При этом импульс с генератора 41, проходя через элементы И 431 -43м устанавливает триггер 45 в нулевое состояние и блок 22 управления приходит в исходное состояние, после чего цикл обработки может снова повториться.
1 тывается сигнал, поступающий на вход логического элемента И 11. На другой вход последнего поступает логический уровень блока 10 сравнения, который выполняет поразрядное сравнение кода, поступающего со счетчика 5, и кода уставки, поступающего с блока 12 уставок.
Если код, содержащийся в счетчике 5, меньше, или равен коду уставки, то на выходе блока 10 сравнения будет уровень логического 0, элемент И 11 заперт и сигнал с второго выхода блока 4 об изменении знака приращений не пройдет на вход элемента ИЛИ 6. Если код, содержащийся в счетчике 5, больше кода уставки, то на выходе блока 10 сравнения будет уровень логической 1”·, элемент И 11 отперт и сигнал с второго блока 4 об изменении знака приращений пройдет через элементы И 11 и ИЛИ 6 на первый вход блока 7 управления. Кро-( ме того, при Переполнении счетчика 5 на выходе его старшего разряда вырабатывается сигнал, который поступает на второй вход элемента ИЛИ 6 и далее на второй вход блока 7 управления-. Появление сигнала говорит о наличии существенного отсчета, блок 7 управления формирует на пятом выходе сигнал записи существенного отсчета в блок 8 памяти: по сигналу записи цифровой эквивалент преобразуемого сигнала переписывается с пер-; вого выхода АЦП в младшие разряды . 35 первого регистра блока 8 памяти, а содержимое счетчика 5, т.е. число временных квантов, переписывается в следующие старшие разряды первого регистра блока 8 памяти, после чего по сигналу с' четвертого выхода блока 7 управления в счетчик 5 записывается единица. Блок 8 памяти содержит несколько регистров для запоминания цифрового эквивалента входно- '45 го сигнала и числа временных квантов, элементы задержки и входную логику для каждого -регистра. По сигналу с пятого выхода блока 7 управления существенный отсчет переписывается в 50 соответствующие разряды первого регистра блока 8 памяти, а в контрольный разряд первого регистра записывается единица. Затем по сигналу с шестого выхода блока 7 управления со- 55 держимое первого регистра блока 8 памяти параллельно переписывается во второй регистр, а задержанный на
275510 . 4 элементе задержки сигнал обнуляет первый регистр. Второй сигнал с шестого выхода блока 7 аналогично переписывает информацию с второго регнj стра на третий и т.д. Перепись содержимого предыдущего регистра в следующий регистр осуществляется только тогда, когда контрольный разряд следующего регистра обнулен. Информация 10 с выхода блока 8 памяти по сигналу с седьмого выхода блока 7 управления перезаписывается в регистр 9, откуда в зависимости от режима работы передается в канал 17 связи или регистрируется на регистраторе 13.
Блок' ' 7 управления формирует сигнал на своем седьмом выходе по сигналу от регистратора 13 или от канала 17 связи, подаваемому непосред2θ ственно или через переключатель 15 (в зависимости от режима работы устройства) на первый вход блока 7 управления. Если канал связи свободен, переключатель 15 ставится в положе25 ние, при котором информация с регистра 9 передается через канал 17 связи на приемную сторону устройства. Если канал 17 связи занят, то переключатель 15 ставится в положение, при котором информация·с регистра 9 записывается на регистратор 13. Если затем канал связи освобождается, переключатель 16 ставится в положение, при котором информация, записанная на носителе в регистраторе 13, считывается считывателем Ιό и передается по каналу 17 связи.
Блок 7 управления работает (фиг._4) следующим образом.
При нажатии кнопки Пуск 37 триггер 27 устанавливается в единичное состояние, триггер 28 и все разряды регистра 30 сдвига, кроме старшего, устанавливаются в нулевое состояние, одновременно сигнал поступает на второй выход блока 7 управления, Первый разряд регистра 30 сдвига через логический элемент ИЛИ 31 устанавливается в единичное положение. Импульсы с вьиода генератора 26 импульсов через элемент И 32 блока 7 управления поступает на вход регистра 30 сдвига.
Первым импульсом содержимое регистра-30 сдвигается на один разряд вправо и на выходе первого разряда регистра 30 получаем управляющий сигнал. Второй импульс с выхода генератора 26 импульсов, проходя через эле5 мент И 32, сдвигает содержимое регистра 30 еще на один разряд вправо и на выходе второго разряда регистра 30 получаем управляющий сигнал. Аналогично осуществляется выработка управляющих сигналов на (К-5),(К-4) и К выходах регистра 30. В конце цикла преобразования сигнал переноса с выхода старшего разряда устанавливается .в единицу первый разряд регистра 30. В следующих циклах указанный процесс повторяется. При поступлении сигнала на второй вход блока 7 триггер 28 устанавливается в единичное состояние и открывает элемент И 33.Сигнал с выхода (К-1)-го разряда регистра 30 сдвига через открытый элемент И 33 поступает на пятый выход блока 7. Этот же сигнал, задерживаясь на элементе 35 задержки, поступает на четвертый выход блока 7 и через элемент ИЛИ 34 устанавливается в нулевое состояние триггер 28, который единичным выходом запирает элемент И 33. При поступлении сигнала на первый вход блока 7 управления 7 триггер 29 устанавливается в единичное состояние и сигнал с его выхода через формирователь 36 поступает на седьмой выход блока 7 управления. Триггер 29 возвращается в нулевое состояние по |импульсу? поступающему с генератора 26 импульсов через элемент И 32.
Блок 10 сравнения работает следующим образом. На второй вход блока 10 поступает код подряд идущих приращений, на первый вход - код уставки. Если код подряд идущих приращений больше кода уставки, то на вы1 ходе блока 10 сравнения - единичный уровень. Если код подряд идущих приращений меньше или равен коду.уставки, то на выходе блока 10 - нулевой уровень.
Таким образом, устанавливая определенный код уставки, можно выявить является ли отсчет существенным или он вызван AM помехой. Сущность распознавания помехи состоит в том, что априорно известно, что количество подряд идущих приращений определенного знака на любом линейном участке изменения полезного входного сигнала не может быть меньше, чем 55 число М, которое может быть определено предварительно. Тогда код уставки нужно выбрать равным (М-1). Итак, в случае, когда код в счетчике 5 в момент определения отсчета меньше или равен коду уставки, то это свидетельствует о наличии AM помехи, искажающей полезный сигнал, при это отсчет не определяется как существенный, а следовательно, не записывается в блок 8 памяти' и затем не передается по каналу 17 связи в приемную часть. Если код в счетчике 5 больше кода уставки, то отсчет принимается за существенный, записывается в блок 8 памяти, а затем передается по каналу 1 7 связи· в приемную часть. Таким образом, в передающей части устройства приема и передачи сигнала осуществляется помехозащищенное преобразование входного сигнала, что позволяет повысить достоверность преобразования сигнала. Запись в регистры блока 8 памяти полного цифрового эквивалента и последующая его передача позволяет обеспечить надежное восстановление полезного сигнала на приемной стороне устройства.
Приемная часть устройства работает следующим образом.
Информация,- поступающая из канала 17 связи, запоминается в блоке 18 памяти, содержащем несколько, например М, регистров, между которыми производится параллельная передача инфор’мации. По сигналам перезаписи с первого выхода блока 22 управления производится перезапись информации с первого на второй регистр блока 18 памяти, с второго на третий и т.д., с (М-1) на М. По сигналу с второго выхода блока 22 управления информация о цифровом эквиваленте с выхода блока 18 памяти перезаписывается в регистр 19. Таким образом, в каждом такте приема информации в регистре 19 содержится цифровой эквивалент предыдущего существенного отсчета, который поступает на блок 20 сравнения,. В то же время цифровой эквивалент текущего существенного отсчета с последнего регистра блока 18 памяти поступает на блок 20. Блок 20 сравнивает цифровые эквиваленты текущего и предыдущего существенных отсчетов и сигнал равенства или неравенства кодов поступает на третий вход блока 22 управления. Одновременно цифровой эквивалент текущего существенного отсчета, а также код
1
Блок 20 сравнения работает следующим образом. Цифровой эквивалент предыдущего отсчета поступает на второй вход блока 20. На первый вход $ блока 20 поступает цифровой эквивалент текущего отсчета.
Блок 20 определяет знак разности кодов,при этом наличие единичного уровня на первое из выходов блока 20 соответ- ю ствует знаку +. На втором из выходов блока 20 единичный сигнал соответствует знаку . Если коды равны, то на третьем выходе блока 20 единичный уровень. Все указанные 15 сигналы о знаке разности поступают на вход блока 22 управления.
Формирователь 21 импульсов работает следующим образом.
На элементе 55 сравнения, опреде- 20 ляется равенство цифрового эквивалента текущего от.счета, поступившего с последнего регистра блока 18 памяти,и кода, поступившего с реверсивного счетчика 23, и в момент их 25 равенства на выходе элемента 55 сравнения - единичный уровень. Одновременно в реверсивный счетчик 56 занесен код временного интервала, причем на вход вычитания реверсивно- gg го счетчика 56 поступают импульсы с генератора импульсов, содержащегося в блоке 22 управления. В момент обнуления реверсивного счетчика 5:6 на его выходе Перенос - также единичный уровень. Если блок 20 определил знак разности +· или·-, то триггер 46 блока 22 управления - в нулевом состоянии. Этот логический О, поступая на вход элемента НЕ 57,· закрывает элемент И 50, На выходе элемента НЕ 57 - логическая. 1, при этом откроется элемент И 58. Как только элемент 55 сравнения определит равенство кодов, единичный уровень с его выхода через открытый элемент И 58 и логический элемент ИЛИ 61 откроет элемент И 60 и тактовый импульс пройдет через открытый •элемент И 60 на вход блока 22 управления, после чего приемная часть переходит к анализу двух следующих последовательных отсчетов. Если блок 20 определил знак разности'-, то триггер 46 блока 22 управления - в единичном состоянии. Тогда элемент И 59 открыт, а элемент И 58 заперт. В этом случае сигнал Перенос с выхода реверсивного счетчика 56 прой дет через элементы И 59 и ИЛИ 61 и также откроет элемент И 66. Тактовый' импульс снова пройдет на вход блока 22 управления и аналогично приемная часть начинает анализировать два следующих последовательных отсчета.

Claims (1)

11 Изобретение относитс  к измерительной и вычислительной технике и может быть использовано дл  передачи медицинской информации, например элек трокардиограмм, по каналу св зи. Цель изобретени  - повьшение помехоустойчивости , На фиг, 1 представлена функциональна  схема устройства; на фиг, 2функциональна  схема блока управлени  на приемной стороне; на фиг, 3 функциональна  схема формировател  , импульсов; на фиг. 4 - функциональна  схема блока управлени  на передающей стороне. Устройство дл  передачи и приема сигналов содержит на передающей стороне аналого-цифровой преобразовател 1 (АЦП), регистр 2, регистр 3, блок 4 сравнени , счетчик 5, элемент ИЛИ 6, первый блок 7 управлени , блок 8 пам ти, регистр 9, блок 10 сравнени  элемент И 11, блок 12 уставок, регистр 13, считыватель 14, переключатель 15, переключатель 16, канал 17 св зи, на приемной стороне блок 18 пам ти, регистр 19, блок 20 сравнени , формирователь 21 импульсов, блок 22 управлени , реверсивный сче чик 23, преобразователь код-напр жение 24 и регистратор 25. Блок 7 управлени  содержит генера тор 26 импульсов, триггеры 27-29, регистр 30 сдвига,элемент ИЛИ 31, элементы И , элемент ИЛИ 34, элемент 35 задержки,- формирователь 36 импульсов, кнопку 37 Пуск и кнопку 38 Стоп, Блок 22 управлени  содержит элемент 39 задержки, регистр 40 сдвига , генератор 41 импульсов, первую группу элементов И 42 -42 , вторую группу элементов И 43 триггер 44-46, элементы И 47-52, элемент ИЛИ 53, элемент НЕ 54. Формирователь 21 импульсов содер жит элемент 55 сравнени , реверсивный счетчик 56, элемент НЕ 57, элементы И 58-60, элементИЛИ 61. Устройство работает следующим об разом. На передающей стороне при нажати кнопки 38 Пуск (фиг. 4) регистры 2 и 3 и счетчик 5 обнул ютс  по. сиг налу с второго выхода блока 7 управ лени  , начинаетс  цикл работы устро ства. Затем на первом выходе блока 7 управлени  вырабатываетс  сигнал, по которому одновременно со; ержимое 02 регистра 2 переписываетс  в регистр 3 и запускаетс  АЦП 1 след щего типа. АЦП кодирует входной аналоговый сигнал , при этом в реверсивном счетчике АЦП содержитс  цифровой эквивалентпреобразуемого сигнала, АЦП определ ет также . знак приращени  преобразуемого сигнала. Полученна  информаци  о знаке приращени  входного сигнала с А1Щ 1 записываетс  в регистр 2, 1Таким образом,, в каждом цикле преобразовани  входного сигнала на, регистре 2 находитс  знак рриращени  текущего цикла преобразовани , а на регистре 3 - знак приращени  предыдущего цикла преобразовани . По сигналу с выхода блока 7 управлени  в блоке 4 сравнени  производитс  поразр дный анализ знаков приращений текущего и предыдзтцего циклов преобразовани  с целью вы влени  отсчета. Сигнал по вл етс  на первом выходе блока 4 сравнени  только в том случае, когда-/содержимое регистров 2 и 3 совпадает, т.е. когда знаки приращений в текущем и предыдущем циклах преобразований одинаковы. Если же знаки отличаютс , то в блоке 4 сравнени  вырабатываетс  сигнал на его втором выходе, В случае нарастающего входного аналогового сигнала знак приращений предыдущего и текущего циклов преобразовани  положителен И код в регистрах 2 и 3 . одинаков и равен 01, Если значение входного аналогового сигнала в течение двух циклов не мен етс , то содержимое регистров 2 и 3 одинаково и равно 00, Если величина входного аналогового сигнала в течение двух циклов уменьшаетс , то содержимое регистров 2 и 3 также одинаково и равно 11, Во всех трех указанных случа х, когда содержимое регистров совпадает, после их поразр дного анализа на первом выходе блока 4 сравнени  получаетс  сигнал, который увеличивает содержимое счетчика 5 на единицу, В тех случа х, когда знак приращени  текущего цикла преобразовани  отличаетс  от знака приращени  предьщущего цикла преобразовани , т,е, когда содержимое регистров 2 и 3 отличаетс  Друг от друга, после поразр дногоанализа содержимых регистров 2 и 3 на втором выходе блока 4 сравнени  выраба71 временного интервала с блока 18 пам ти поступает на п тый и первый входы формировател  21. На четвертый вход формировател  21 поступает код с реверсивного счетчика 23, а с блока 22 управлени  на второй и третий входы формировател  21 поступацот управл ющий и тактовые импульсы . Управление приемной частью устройства (фиг. 1) осуществл етс  еледук цим образом. При поступлении с выхода блока 20 на третий вход блока 22 управлени  сигнала о том, что код текущего отсчета больше кода пре дыдущего отсчета, с п того выхода блока 22 управлени  тактовые импульсы поступают на вход сложени  реверсивного счетчика 23, увеличива  его содержимое. Одновременно блок 22 управлени  формирует управл ющий сигнал на формирователь 2, по которому в формирователе 21 цифровой эквивалент текущего отсчета сравниваетс  с кодом реверсивного счетчика. В момент их равенства с выхода формировател  21 сигнал поступает на второй вход блока 22. По этому сигналу блок 22 управлени  формирует сигналы перезаписи на своих первом и втором выходах и приемна  часть переходит к ана лизу следующих отсчетов. Аналогично , если код текущего отсчета меньше кода предыдущего, то при поступлении соответствующего сигнала с блока 20 на блок 22 управлени  тактовые импульсы с шестого выхода блока 22 управлени  поступают на вход вычитани  реверсивного счетчика 23, уменьша  его содержимое. В момент равенства кодов реверсивного счетчика 23 и циф рового эквивалента текущего отсчета с выхода формировател  21 управл ющи сигнал, поступает на второй вход бло ка 22. По этому сигналу блок 22 управле .ни  формирует сигналы перезаписи на своих первом и втором выходах, после чего приемна  сторона переходит R анализу следующих двух последовательнь Х отсчетов. По сигналу с блока 20 о том, что коды текущего и предыдущего отсчетов равны, тактовые импульсы не поступают на реверсивный счетчик 23,.содержимое которого не мен етс ; При этом ло управл ющему сигналу блока 22 управлени  формирователь 21 определ ет величину временного интервала, в течение которого полезный сигнал не мен етс , после чего на его выходе также по вл етс  сигнал, пост пающий на второй вход блока 22 управлени , снова формируютс  сигналы перезаписи на первом и втором выходах блока 22 и приемна  сторона переходит к анализу следующих двух последовательных отсчетов, В реверсивном счетчике 23 В начале каждого цикла анализа двух последовательных отсчетов содержитс  кодцифрового эквивалента предыдущего отсчета, который в течение цикла анализа достигает кода цифрового эквивалента текущего отсчета . Код с реверсивного счетчика 23 подаетс  на преобразователь 2А коднапр жение , а с его вьмкода аналоговый сигнал поступает на регистратор 25. Таким образом, восстановление информации в приемной части устройства происходит следующим образом. Производитс  запись кодов сушес;твенных отсчетов из канала 17 св зи в блок 18 пам ти, а также в регистр 19. Затем цифровые эквиваленты двух последовательных отсчетов сравниваютс  на 6jloKe 20. Если зна.к разности текущего и предьщущего- отсчетов +, то тактовые импульсы с п того выхода блока 22 управлени , поступа  на вход .сложени  реверсивного счетчика 23, последовательно увеличивают его содержимое от кода предьщущего отсчета до кода текущего отсчета. При этом на Выходе преобразовател  24 формируетс  ли1Тейно нарастающее напр жение , кото-рое фиксируетс  регистратором 25. Если знак разности -, то тактовые импульсы с щестого выхода блока 22 управлени , поступа  на вход -вычитани  реверсивного счетчика 23, последовательно уменьшают его содержимое от кода предыд тцего отсчета до кода текущего отсчета, при этом на выходе блока 24 формируетс  линейно убывающее напр жение, фиксируемое регистратором 25. Если цифровые эквиваленты двух последовательных отсчетов равны, то код в реверсивном счетчике 23 не измен етс  в течение временного интервала, определ емого формирователем 21. В этом случае на выходе блока 24 формируетс  посто нное напр жение, фиксируемое регистратором 25, Таким образом, происходит восстановление входного аналогового сигнала линейной аппроксимацией переданных существенных отсчетов . Блок управлени  приемной части устройства работает следующим образом . В начале работы регистр 40 сдвига обнуленS триггеры 44 и 46 также в . нулевом состо нии. На первый вход блока 22 управлени  поступает инфор маци  о состо нии контрольных разр дов блока 18 пам ти, причем первоначально О, , ..., в нулевом состо нии , а Q ,.,.,6 - соответственно в единичном. Первоначально группа элементов И 42, -42 заперта, а группа элементов И 43,-43 открыта. Импульсы с генератора 41 импульсов, проход  через группу элементов И 43. 43, поступают на второй вход (установки нул ) триггера 45, подтверждан его нулевое состо ние. Как только в первый регистр блока 18 пам ти записываетс  информаци , поступающа  из канала св зи, контрольньй раз р д этого регистра переходит в единичное состо ние. При этом открываетс  элемент И 43, и запираетс  грзш па элементов И 43, -43 и импульс с 1 m генератора 41 импульсов, проход  через открытый элемент И 42 , устанавливает триггер 44 в единичнсе соС то ние. При этом открьюаетс  элемент И 47 и через него импульсы с генератора 41 импульсов через элемент ИЛИ 53 поступают йа второй выход блока 22 управлени , а также через элемент 39задержки поступают на первый вход (синхронизации) регистра 40 сдвига На второй вход (последовательной записи ) регистра 40 сдвига поступает единичный уровень с его старшего раз р да и после каждого импульса, поступающего с генератора 41 импульсов последовательно на выходах регистра 40сдвига по вл етс  единичный уровень . По этим сигналам мен етс  также информаци  о состо нии контрольных разр дов блока 18 пам ти: на выходах Q ,. .. ,Q| по вл ютс  ецкктные уровни , а на выходах Q,,-,..., соответственно нулевые. В итоге ма перво входе блока 22 управлени  записаны логические и разрешающие уровни на выходах Q ,.. . ,Q открывают группу элементов И . При этом импульс с генератора 41, проход  через группу элементов И , поступает на первый вход (установки НУ ЛЯ триггера 44, и первый вход (установки единицы) триггера 45, Тогда триггер 44 - в н шевом состо нии,- а триггер 45 - в единичном, после чего запись в блок 18 пам ти прекращаетс . Триггер 45 открывает элементы И 48 и 49. В блрке 20 начинаетс  сравнение кодов цифровых эквивалентов,содержащихс  в регистре 1 9 и в последнем регистре блока 18 пам ти. Если знак разности , то сигнал, поступающий на вход блока 22 управлени  с блока 20, открьшает элементы И 50 и 51 , и импульсы проход т на вхрд сложени  реверсивного счетчика 23. Если знак разности -, то открыты элементы И 50 и 52 и импульсы поступают через элементы И 49, 50 и 52 па вход вычитани  реверсивного счетчика 23. Б обоих случа х триггер - 45 установлен в нулевое состо ние. Если блок 20 определ ет равенство кодов, то элемент И 50 закрыт, кроме того, триггер 46 устанавливаетс  .сигналом равенства кодов в единичное состо ние. Импульса с генератора 41 не поступа|рт на входы реверсивного счетчика, его содержимое хранитс . Единичный уровень с выхода триггера 46 управл ет работой формировател  21. Как только анализ (i-l)-ro и i-ro отсчетов окончен, с выхода формировател  21 поступает на блок 22 управлени  . импульс, который, проход  через открытый элемент 48 и элемент ИЛИ 53, а также элемент 39 задержки, поступает на первый вход (синхронизации) регистра 40 сдвига. По управл ющему сигналу с выхода регистра 40 сдвига в регистр 19 переписываетс  цифровой эквивалент i-ro отсчета, а в последний регистр блока 18 пам ти (i+l)-ro отсчета, после чего начинаетс  анализ следующих последовательных отсчетов. Процесс продолжаетс  до тех пор, пока не будет очищен весь блок 18 пам ти и регистр 19, после чего приемна  часть устройства готова к восстановлению нового массива информации-. В конце цикла обработки контрольные разр ды О, ,..,Q обнулены и открываетс  группа элементов И 43 -43j. При этом импульс с генератора 41, проход  через элементы И 43 -43 устанавливает триггер 45 в нулевое состо ние и блок 22 управлени  приходит в исходное состо ние , после чего цикл обработки может снова повторитьс . тываетс  сигнал, поступающий на вход логического элемента И 11. На другой вход последнего поступает логический уровень блока 10 сравнени , который выполн ет поразр дное сравнение кода, поступающего со счетчика 5, и кода уставки, поступающего с блока 12 уставок. Если код, содержащийс  в счетчике 5, меньше, или равен коду уставки то на вьгходе блока 10 сравнени  будет уровень логического О, элемен И 11 заперт и сигнал с второго выхо да блока 4 об изменении знака прира щений не пройдет на вход элемента ИЛИ 6. Если код, содержащийс  в счетчике 5, .больше кода уставки, то на выходе блока 10 сравнени  будет уровень логической 1 элемент И 11 отперт и сигнал с второго блока 4 об изменении знака приращений пройдет через элементы И 11 и РШИ 6 на первый вход блока 7 управлени . Кроме того, при переполнении счетчика 5 на выходе его старшего разр да вырабатываетс  сигнал, который поступает на второй вход элемента ИЛИ 6 и далее на второй вход блока 7 управлени  ч По вление сигнала говорит о наличии существенного отсчета, блок 7 управлени  формирует на п том выходе сигнал записи существенного отсчета в блок 8 пам ти: по сигналу записи цифровой эквивалент преобразуемого сигнала переписываетс  с пер вого выхода АЦП в младшие разр ды первого регистра блока 8 пам ти, а содерлдамое счетчика 5, т.е. число временных квантов, переписываетс  в следующие старшие разр ды первого регистра блока 8 пам ти, после чего по сигналу с четвертого выхода блока 7 управлени  в счетчик 5 записыва етс  единица. Блок 8 пам ти содержит несколько регистров дл  запоминани  цифрового эквивалента входного сигнала и числа временных квантов элементы задержки и входную логику дл  каждого -регистра. По сигналу с п того выхода блока 7 управлени  существенный отсчет переписьшаетс  в соответствующие разр ды первого регистра блока 8 пам ти, а в контрольный разр д первого регистра записьта етс  единица. Затем по сигналу с шестого выхода блока 7 управлени  содержимое первого регистра блока 8 пам ти параллельно переписываетс  во второй регистр, а задержанный на элементе задержки сигнал обнул ет первый регистр, BTOpoii сигнал с шестого выхода блока 7 аналогично переписывает информацию с второго регистра на третий и т.д. Перепись содержимого предыдущего регистра в следующий регистр осуществл етс  только тогда, когда контрольный разр д следующего регистра обнулен. Информаци  с выхода блока 8 пам ти по сигналу с седьмого выхода блока 7 отправлени  перезаписываетс  в регистр 9, откуда в зависимости от режима работы передаетс  в канал 17 св зи или регистрируетс  на регистраторе 13. Блок 7 управлени  формирует сигнап на своем седьмом выходе по сигналу от регистратора 13 или от канала 17 св зи, подаваемому непосредственно или через переключатель 15 (в зависимости от работы устройства ) на первьш вход блока 7 управлени . Если канал св зи свободен, переключатель 15 ставитс  в положение , при котором информаци  с регистра 9 передаетс  через канал 17 св зи на приемную сторону устройства. Если канал 17 св зи зан т, то переключатель 15 ставитс  в поло кение, при котором информаци с регистра 9 записываетс  на регистратор 13, Если затем канал св зи освобонсдаетс , переключатель 16 ставитс  в положение , при котором информаци , записанна  на носителе в регистраторе 13, считываетс  считывателем 14 и передаетс  по каналу 17 св зи. Блок 7 управлени  работает (фиг.4) следзпощ1 м образом. При нажатии кнопки Пуск 37 триггер 27 устанавливаетс  в единичное состо ние, триггер 28 и все разр ды регистра 30 сдвигд, кроме старего , устанавливаютс  в пулспое состо ние , одновременно сигнал постуает на второй выход блока 7 управени , Первый разр д регистра 30 сдвига через логический элемент ШШ 1 устанавливаетс  в единичное полоение . Импульсы с вькода генератоа 26 импульсов через элемент И 32 лока 7 управленн  поступает на вход егистра 30 сдвига. Первым импульсом содержимое реистра -30 сдвигаетс  на один разр д право и на выходе первого разр да егистра 30 получаем управл ющий сигал . Второй импульс с выхода генераора 26 импульсов, проход  через э.ггемент И 32, сдвигает содержимое регистра 30 еще на один разр д вправо и на выходе второго разр да регистра 30 получаем управл ющий сигнал. Аналогично осуществл етс  выработка управл ющих сигналов на (К-5),(К-4) и К выходах регистра 30, В конце цикла преобразовани  сигнал переноса с выхода CTapniero разр да устанавливаетс  .в единицу первый разр д регистра 30. В следующих циклах указанный процесс повтор етс . Прц поступлении сигнала на второй вход блока 7 триггер 28 устанавливаетс  в единичное состо ние и открьшает элемент И 33.Сигнал с выхода (К-1)-го разр да регистра 30 сдвига через открытый элемент И 33 поступает на п тый выход блока 7. Этот же сигнал, задержива сь на элементе 35 задержки, поступает на четвертый выход блока 7 и через элемент ИЛИ 3 устанавливаетс  в нулевое состо ние триггер 28, который единичным выходом запирает элемент И 33, При поступлении сигнала на первый вход блока 7 управлени  7 триггер 29 устанавливаетс  в единичное состо ние и сигнал с его выхода через формиро ватель 36 поступает на седьмой выход блока 7 управлени . Триггер 29 возвращаетс  в нулевое состо ние по импульсуу поступающему с генератора 26 импульсов через элемент И 32. Блок 10 сравнени  работает следующим образом. На второй вход блок 10 поступает код подр д идущих приращений , на первый вход - код устав ки . Если код подр д идущих приращений больще кода уставки, то на вы (ходе блока 10 сравнени  - единичный уровень. Если код подр д идущих при ращений меньше или равен коДу.устав ки, то на выходе блока 10 - нулево уровень. Таким образом, устанавлива  определенный код уставки, можно вы вить  вл етс  ли отсчет существенны или он вызван AM помехой. Сущность распознавани  помехи состоит в том, что априорно известно, что количест во подр д идущих приращений определенного знака на любом линейном уча стке изменени  полезного входного сигнала не может быть меньше, чем число М, которое может быть определ но предварительно. Тогда код уставк нужно выбрать равным (М-1). Итак, в случае, когда код в счетчике 5 в момент оплэеделени  отсчета меньте или равен коду уставки, то это свидетельствует о наличии AM помехи, искажающей полезный сигнал, при это отсчет не определ етс  как существенный , а следовательно, не записываетс  в блок 8 пам ти и затем не передаетс  по каналу 17 св зи в приемную часть. Если код в счетчике 5 больше кода уставки, то отсчет принимаетс  за существенный, записьшаетс  в блок 8 пам ти, а затем передаетс  по каналу 1 7 св зи- в приемную часть. Таким образом, в передак цей части устройства приема и передачи сигнала осуществл етс  помехозащищенное преобразование входного сигнала, что позвол ет повысить достоверность преобразовани  сигнала. Запись в регистры блока 8 пам ти полного цифрового эквивалента и последующа  его передача позвол ет обеспечить надежное восстановление полезного сигнала на приемной стороне устройства . Приемна  часть устройства работает следующим образом. Информаци ,-поступающа  из канала 17 св зи, запоминаетс  в блоке 18 пам ти , содержащем несколько, например М, регистров, между которыми производитс  параллельна  передача информации . По сигналам перезаписи с первого выхода блока 22 управлени  производитс  перезапись информации с первого на второй регистр блока 18 пам ти, с второго на третий и т.д., с (М-1) на М, По сигналу с второго выхода блока 22 управлени  информаци  о цифровом эквиваленте с выхода блока 18 пам ти перезаписываетс  в регистр 19, Таким образом, в каждом такте приема информации в регистре 19 содержитс  цифровой эквивалент предыдущего существенного отсчета, который поступает на блок 2Q сравнени .. В то же врем  цифровой эквивалент текущего существенного отсчета с последнего регистра блока 18 пам ти поступает на блок 20, Блок 20 сравнивает цифровые эквиваленты текущего и предыдущего существенных отсчетов и сигнал равенства или неравенства кодов поступает на третий вход блока 22 управлени . Одновременно цифровой эквивалент текущего существенного отсчета, а также код Блок 20 сравнени  работает следу ющим образом. Цифровой эквивалент предыдущего отсчета поступает на вт рой вход блока 20. На первый вход блока 20 поступает цифровой эквивалент текущего отсчета Блок 20 определ ет знак разности ко дов,при этом наличие единичного уровн на перво 1 из выходов блока 20 соответ ствует знаку +. На втором из выхо дов блока 20 единичный сигнал соответствует знаку -. Если коды равнь1 , то на третьем выходе блока 20 единичный уровень. Все указанные сигналы о знаке разности поступают на вход блока 22 управлени . Формирователь 21 импульсов работает следующим образом. На элементе 55 сравнени , определ етс  равенство цифрового эквивалента текущего от.счета, поступившего с последнего регистра блока 18 пам ти,и кода, поступившего с ревер сивного счетчика 23, и в момент их равенства на выходе элемента 55 сравнени  - единичный уровень. Одновременно в реверсивный счетчик 56 занесен код временного интервала, причем на вход вычитани  реверсивно го счетчика 56 поступают импульсы с генератора импульсов, содержащегос  в блоке 22 управлени . В момент обну лени  реверсивного счетчика 5:6 на его выходе Перенос - также единичный уровень. Если блок 20 опреде лил знак разности + , то триггер 46 блока 22 управлени  - в нулевом состо нии. Этот логический о, поступа  на вход элемента НЕ 57,- закрывает элемент И 50. На выходе элемента НЕ 57 - логическа . 1, при этом откроетс  элемент И 58. Как только элемент 55 сравнени  определит равенство кодов, единичный уровень с его выхода через открытый элемент И 58 и логический элемент ИЛИ 61 откроет элемент И 60 и тактовый импулйс пройдет через открытьт элемент И 60 на вход блока 22 управ лени , после чего приемна  часть переходит к анализу двух следующих последовательных отсчетов. Если бло 20 определил знак разности -, то триггер 46 блока 22 управлени  - в единичном состо нии. Тогда элемент И 59 открыт, а элемент И 58 заперт. В этом случае сигнал Перенос с выхода реверсивного счетчика 56 пройдет через элементы И 59 и ИПИ 61 н также откроет элемент Н 66, Тактовый импульс снова пройдет на вход блока 22 управлени  и аналогично приемна  часть начинает анализировать два следующих последовательных отсчета . Формула изобретени  1. Устройство дл  передачи и приема сигналов, содержащее на передающей стороне аналого-цифровой преобразова/тель , первый вход которого  вл етс  входом.устройства, соединен с первым входом первого регистра, выход которого подключен к первым входам первого блока сравнени  и второго регистра, выход которого соединен с вторым входом первого блока сравнени , первьй выход которого подключен к первому входу счетчика, первый выход которого соединен с первым входом блока пам ти, выход котоiporo подключен к первому входу третьего регистра, выход которого соединен с первым подвижным контактом первого переключател , первые неподвижные контакты кЬторого объединены с неподвижным контактом второго переключател , к подвижному контакту которого подключен выход считы|вател , второй неподвижный контакт Первого переключател  соединен через регистратор с вторым подвижньм контактом первого переключател  и с первым входом блока управлени , первый выход которого подключен к вторым входам первого регистра и аналого-цифрового преобразовател , второй выход блока |управлени  соединен с третьим входом первого регистра, с вторыми входами второго регистра . и счетчика-, второй выход которого подключен к первому входу элемента ИЛИ, выход которого соединен с вторым входом блока управлени , третий выход которого подключен к третьему входу первого блока сравнени , четвертый выход блока управлени  соединен с третьим вьгходом счетчика, п тый и шестой выходы блока управлени  подключены соответственно к второму и третьему входам блока пам ти, седьмой выход блока управлени  соединен с вторым входом третьего регистра , первые неподвижные контакты ервого, переключател  подключены к 131 входу канала св зи,, на приемной стороне выход канала св зи соединен с первым входом блока пам ти, первый выходкоторого подключен к первому входу регистра, выход реверсивного счетчика соединен через преобразователь код-напр жение с входом регистратора , отличающеесй тем., что, с целью повышени  помехоустойчивости , в него на передающей стороне введены элемент И, второй блок сравнени  и блок уставок, выход которого соединен с первым входом второго блока сравнени , выход которого подключен к перзоыу входу элемента И, второй выход первого блока сравнени  соединен с вторым входом элемента И, выход которого подключен к второму входу элемента ИЛИ,первый выход счетчика соединен с вторым входом блока сравнени , на приемной стороне введены формирователь импуль сов , блок управлени  и блок сравнени , второй выход блока пам ти соединен с первым входом блока управлени , первыйвыход которого подключен к второму входу блока-пам ти, первый выход которого соединен с первыми входами блока сравнени -и формировател  импульсов, выход которого подключен к второму входу блока управлени , второй выход которого сое динен с вторым входом регистра, выход которого подключен к второму вх ду блока сравнени , вькоды которого соединены с третьими входами блока управлени , третий н четвертый, выхо ды которого подключены соответствен но к второму и третьему входам формировател  импульсовS п тый и шесто выходы блока управлени  соединены соответственно с первым и вторым вх дами реверсивного счетчика.выход которого подключен к четвертому вхо ду формировател чимпульсов, с п тым входом которого соединен третий выход блока пам ти. 2, Устройство по п. 1, отличающеес  тем, что блок управлени  на приемной стороне содер жит регистр сдвига, первую и вторую группы элементов И, первый, второй и третий триггеры, элемент задержки первьй, второй, третий, четвертый, п тый и шестой элементы И, элемент ИЛИ, элемент НЕ, генераторимпульсов , выход которого соединен с первыми входами первого элемента И пер вой и первого элемента И второй О14 групп, с первыми входами первого и второго элементов И и  вл етс  третьим выходом блока управлени , выход каждого предыдзт1его элемента И первой группы подключен к первому входу последующего элемента И первой группы,выход последнего элемента И первой группы соединен, с первыми входами первого и второго триггеров, выход каждого предыдущего элемента И второй группы подключен к первому входу последующего элемента И второй группы, выход последнего элемента И второй группы соединен с вторым входом второго триггера, выход которого подключен к первому входу третьего элемента И . и к второму входу второго элемента И, выход которого соединен с первым входом четвертого элемента И, выход которого подключен к первым входам п того и щестого элементов И, выходы которых  вл ютс  соответственно п тым и шестым выходами блока управлени , выход первого элемента И первой группы соединен с вторым входом первоготриггера, выход которого подключен к второму входу первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого  вл етс  вторым выходом блока зшравлени  и через элемент задержки соединен с первым входом регистра сдвига, первые выходы которого  вл ютс  первым выходом блока управлени , второй выход регистра сдвига подклюгчен к второму входу регистра сдвига, вторые входы элементов И первой и второй групп  вл ютс  первыми входами блока управлени , третьи входы которого подключены к вторым входам п того и шестого элементов И, к первому входу третьего триггера и к входу элемента НЕ, выход которого соединен с вторьми входами четвертого элемента И и третьего триггера, выход которого  вл етс  четвертым выходом блока управлени , второй вход которого подключен к второму входу третьего элемента И, выход которого подключен к второму входу элемента ИЛИ. 3. Устройство по п. 1, отличающеес  тем, 4to формирователь импульсов содержит элемент сравнени , первый, второй и третий элементы И, элементы ИЛИ, элемент НЕ и реверсивный счетчик, первый вход которого соединен с первым входом
512755
формировател  импульсов, третий вход которого подключен к первому входу первого элемента Инк второму входу реверсивного счетчика, выход которого подключен к первому входу вто- j рого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого подключен к второму входу первого элемента И, выход которого (оединен с выходом формирова- Ю тел  импульсов, второй вход которого
iO16
подключен к второму входу второго элемента Инк входу элемента НЕ, выход которого соединен с первым входом третьего элемента И, выход которого подключен к второму входу элемента ИЛИ, четвертый и п тый .входы формировател  импульсов соединены соответственно с первым и вторым входами элемента сравнени , выход которого подключен к второму входу третьего элемента И.
SU853950766A 1985-03-29 1985-03-29 Устройство дл передачи и приема сигналов SU1275510A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853950766A SU1275510A1 (ru) 1985-03-29 1985-03-29 Устройство дл передачи и приема сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853950766A SU1275510A1 (ru) 1985-03-29 1985-03-29 Устройство дл передачи и приема сигналов

Publications (1)

Publication Number Publication Date
SU1275510A1 true SU1275510A1 (ru) 1986-12-07

Family

ID=21196407

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853950766A SU1275510A1 (ru) 1985-03-29 1985-03-29 Устройство дл передачи и приема сигналов

Country Status (1)

Country Link
SU (1) SU1275510A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Маневцев А.П. Введение в цифровую радиотелеметрию. М,: Энерги , 1967, с. 81. Авторское свидетельство СССР № 1104571, кл. G 08 .С 19/28, 1984. *

Similar Documents

Publication Publication Date Title
GB1300029A (en) Information buffer unit
SU1275510A1 (ru) Устройство дл передачи и приема сигналов
MY125022A (en) Partial response maximum likelihood (prml) bit detection apparatus
EP0063242A2 (en) Data handling systems with serial to parallel conversion interfaces
SU1167638A1 (ru) Устройство дл приема избыточной информации
SU692103A1 (ru) Устройство обнаружени вставок и выпадений информации в системах передачи данных
SU1275495A1 (ru) Устройство дл регистрации информации
SU1647914A1 (ru) Устройство дл приема многократно передаваемой информации
SU1115086A1 (ru) Устройство дл приема и обработки избыточных сигналов
SU141180A1 (ru) Способ статистического анализа бинарных каналов св зи
SU1679517A1 (ru) Передающее устройство адаптивной телеизмерительной системы
US5204833A (en) Method and apparatus for recording waveform
SU1231529A1 (ru) Устройство дл передачи телеметрической информации
SU1104571A1 (ru) Устройство дл передачи и приема информации
SU1424058A1 (ru) Блок управл емой задержки
SU696520A1 (ru) Адаптивное устройство дл передачи информации
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1654855A2 (ru) Адаптивный коммутатор телеизмерительной системы
SU1735884A1 (ru) Адаптивное устройство дл передачи информации
SU1375500A1 (ru) Устройство дл считывани номера транспортного средства
SU842911A1 (ru) Устройство дл сжати последователь-НОСТи СигНАлОВ
SU930335A2 (ru) Устройство дл предотвращени ошибок в системах передачи данных
SU1113895A2 (ru) Устройство дл адаптивной регистрации электрических посылок
SU1575146A1 (ru) Устройство дл регистрации сейсмической информации
SU1275547A1 (ru) Многоканальное запоминающее устройство