SU809526A1 - Умножитель частоты следовани импульсов - Google Patents

Умножитель частоты следовани импульсов Download PDF

Info

Publication number
SU809526A1
SU809526A1 SU792753211A SU2753211A SU809526A1 SU 809526 A1 SU809526 A1 SU 809526A1 SU 792753211 A SU792753211 A SU 792753211A SU 2753211 A SU2753211 A SU 2753211A SU 809526 A1 SU809526 A1 SU 809526A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
register
control unit
Prior art date
Application number
SU792753211A
Other languages
English (en)
Inventor
Владимир Николаевич Попов
Владимир Александрович Лазарев
Николай Петрович Сергеев
Георгий Валентинович Галкин
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU792753211A priority Critical patent/SU809526A1/ru
Application granted granted Critical
Publication of SU809526A1 publication Critical patent/SU809526A1/ru

Links

Description

(54) УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ
Изобретение относитс  к автоматике, измерительной и вычислительной технике и может найти применение в устройствах частотно-импульсной и цифровой обработки информации. Известно устройство цл  умножени  частоты слеаовани  импульсов, содержащее источник калиброванной частоты, источник входной частоты, два управл емых целител  частоты, измеритель периода, четыре блока сдвига. Управл емые делители частоты содержат по два вычитающих счетчика, два регистра пам ти два вентил  переноса, четыре элемента задер жки и по два вентил . Измеритель периода содержит суммирующий счетчик, вентиль переноса кода, два элемента задержки . В блоки сдвига вход т по четыре элемента И, два элемента запрета, два элемента . Недостатками этого устройства  вл ю с  значительные аппаратурные затраты и сложность алгоритма работы, что ограничивает область ого применени . Известен также укшожитель частоты следовани  импульсов, содержащий дели тель опорной частоты с коэффициентом делени , равным коэффициенту умножени , счетчик импульсов опорной частоты,входной и выходной формирователи, запоминающий регистр и блок управлени  2. Недостатком этого умножител   вл етс  динамическа  погрешность ограничивающа  область его применени . Наиболее близким по технической сущности к предлагаемому  вл етс  умножитель частоты, содержащий делитель опорной частоты, входной формирователь, регистры сдвига, блоки переноса кода, запоминающий регистр, блок управлени  и выходной формирователь з. Недостатком этого устройства  вл етс  низка  надежность работы. Так, по вление ложной единицы в одном из разр дов регистра сдвига полностью наруигост его работу. Циркул ци  ложной единииьт может продолжатьс  неограни 4einio цолго, вызыва  пульсацию частоты нп гчлхоце
умножител . Причем начальный сброс регистра сдвига не восстанавливает работоспособность устройства.
Цель изобретени  - повышение надежности работы умножител .
Поставленна  цель достигаетс  тем, что в умножителе частоты следовани  импульсов, содержащем входной и выходной формирователи, делитель опорной частоты , запоминающий регистр, два регистра ю го сдвига, блок управлени , первый выход которого соединен с синхронизирующим входом запоминающего регистра, блок переноса кода, входы которого подключены к информационным выходам запоминающего регистра, а выходы соединены с установочными входами первого регистра сдви га, выход которого соединен со входом выхош ого формировател  импульсов, установочный вход старшего разр да - со вторым выходом блока управлени , а управл ющий вход - с шиной опорной частоты и через делитель опорной частоты - с управл ющим входом второго регистра . сдвига, информационный вход которого сое динен с выходом входного формировател  импульсов, а выход-с первым входом блока управлени , второй вход блока управлени  соединен с выходом выходного формировател  импу/шсов, третий и четвертый выходы которого подключены соответственно к управл ющему входу блока переноса кода и к шине сброса первого регистра сдви га, а информацио1шые выходы второго .регистра сдвига соединены с информационными входами запоминающего регистра. На чертеже изображена структурна  электрическа  схема умножител  частоты следовани  импульсов. Умножитель содержит первый регистр 1 сдвига , делитель 2 опорной частоты, второй регистр 3 сдвига, входной формиро ватель 4 импульсов, блок 5 управлени , запоминающий регистр 6, блок 7 перенос кода, выходной формирователь 8 импульсов . К шш1е опорной частоты подключены управл ющий вход первого регистра 1 сдвига и через делитель 2 опорной часfofbi - управл ющий вход второго регистра 3 сдвига, информационный вход которо го соединен с выходом входного формировател  4, а выход старшего разр да ре гистра 3 сдвига подключен к первому входу блока 5 управлени , информационны выходы регистра 3 сдвига соединены с информационными входами запоминающего регистра б, информационные выходы кото рого подключены к блоку 7 переноса кода . Выходы блока 7 соединены с установочными входами первого регистра 1 сдвига , выход старшего разр да которого соединен с входом выходного формировател  8, выход которого подключен к второму входу блока 5 управлени , четыре выхода которого подключены соответственно к синхронизирующему входу запоминающего регистра 6, к установочному входу старшеразр да первого регистра 1 сдвига, к управл ющему входу блока 7 переноса и к шине сброса регистра 1 сдвига. Устройство работает следующим образом . Импульсы опорной частоты поступают на вход делител  2, коэффициент целени  которого равен заданному коэффициенту умножени , и на управл ющий вход регистра 1 сдвига. Импульсы с выхода делител  2, частота следовани  которых равна подаютс  на управл ющий вход регистра 3 сдвига. Каждый импульс умножаемой частоты поступает через входной формирователь 4 на рабочий вход регистра 3 сдвига, записываетс  в первом разр де этого регистра (разр д из состо ни  О переводитс  в состо ние l) и последовательно переноситс  в последующие со скоростью, соответствующей частоте следовани  тактирующих импуль- ; сов. Число разр дов tn регистра 3 сдвига, наход щеес  между двум  возбужденными разр дами, пропорционально периоду входного сигнала Tg и равно 1/к-Т у/Тр,. Таким образом, в регистре 3 сдвига фиксируетс  каждый период Tg,y входного сигнала. Импульсы с последнего разр да регистра 3 сдвига поступают на вход блока 5 управлени . Блок 5 управлени  формирует сигналы, поступающие на синхронизирующие входы запоминающего регистра и на установочный вход последнего разр да регистра 1 сдвига, при этом содержимое регистра 3 сдвига переноситс  в запоминающий регистр , а последний разр д регистра 1 сдвига переводитс  в .единичное состо ние . Сигнал, снимаемый с последнего разр да регистра I сдвига, поступает на формирователь 8. , Импульс с выхода формировател  8 поступает в блок 5 управлени . При этом блок 5 управлени  каждый раз формирует два следующих друг за другом импульса, первый из которых поступает на шину сброса регистра I сдвига, а второй, сдвинутый относитель)ю первого на врем , равное максимальному времени переход58 ного ароцесса в регистре 1 савига, пере носит соцержимое запоминающего регистра . 6 через блок 7 переноса кода В регистр I савига. Таким образом, код из запоминающего регистра 6 переноситс , в регистр 1 сдви га по каждому выходному импульсу формировател  8. Частота следовани  этих импульсов равна Обнуление регистра сдвига после каждого выходного импульса исключает вли ние ложных единиц, возникающих в какомлибо Из разр дов регистра сдвига, на работу устройства и,следовательно, приводит к повышению надежности работы устройства . рмула изобретени  Умножитель частоты следовани  импуль сов, содержащий входной и вьсходной формирователи , .делитель опорной частоты, запоминающий регистр, двп регистра сдви га, бло(с управлени , первый выход которо го соединен с синхронизирующим входом запоминающего регистра, блок переноса. кода, входы которого подключены к инфор мационным выходам запоминающего регис 6 тра, а выходы соединены с установочными входами первого регистра сдвига, выход которого соединен со входом выходного формировател  импульсов, установочный вход старшего разр да - со вторым выходом блока управлени , а управл ющий вход-с шиной опорной частоты и через делитель опорной частоты - с управл ющим входом второго регистра сдвига, информационный вход которого соединен с выходом входного формировател  импульсов, а выход - с первым входом блока управлени , отличающийс  тем, что, с целью повытшени  надежности работы умножител , второй вход блока управлени  соединен с выходом выходного формировател  импульсов , третий и четвертый выходы которого подключены соответственно к угфавл ющему вх.оау блока переноса кода и к шине сброса первого регистра сдвига, а информационные выходы второго регистра сдвига соединены с информационными входами запоминающего регистра. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N9 517163, кл. НОЗК 23/ОО, 1974. 2.Авторское свидетельство СССР № 357668, кл. НОЗК 5/01, 1971. 3.Авторское свидетельство СССР N9 627572, кл. НОЗК 5/01, 1975.
/ir

Claims (1)

  1. Формула изобретения
    Умножитель частоты следования импуль сов, содержащий входной и выходной фор- 95 мирователи,.целитель опорной частоты, запоминающий регистр, два регистра сдвига, блок управления, первый выход которого соединен с синхронизирующим входом запоминающего регистра, блок переноса, кода, входы которого подключены к информационным выходам запоминающего регис6 тра, а выходы соединены с установочными входами первого регистра сдвига, выход которого соединен со входом выходного формирователя импульсов, установочный вход 5 старшего разряда-со вторым выходом блока управления, а управляющий вход-с шиной опорной частоты и через делитель опорной частоты - с управляющим входом второго регистра сдвига, информационный вход 10 которого соединен с выходом входного формирователя импульсов, а выход - с первым входом блока управления, отличающийся тем, что, с целью повышения надежности работы умножителя, 15 второй вход блока управления соединен с выходом выходного формирователя импульсов, третий и четвертый выходы которого подключены соответственно к управляющему входу блока переноса кода и к 20 шине сброса первого регистра сдвига, а информационные выходы второго регистра сдвига соединены с информационными входами запоминающего регистра.
SU792753211A 1979-04-17 1979-04-17 Умножитель частоты следовани импульсов SU809526A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792753211A SU809526A1 (ru) 1979-04-17 1979-04-17 Умножитель частоты следовани импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792753211A SU809526A1 (ru) 1979-04-17 1979-04-17 Умножитель частоты следовани импульсов

Publications (1)

Publication Number Publication Date
SU809526A1 true SU809526A1 (ru) 1981-02-28

Family

ID=20822277

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792753211A SU809526A1 (ru) 1979-04-17 1979-04-17 Умножитель частоты следовани импульсов

Country Status (1)

Country Link
SU (1) SU809526A1 (ru)

Similar Documents

Publication Publication Date Title
SU809526A1 (ru) Умножитель частоты следовани импульсов
SU888118A1 (ru) Устройство дл алгебраического суммировани частот
SU1425663A1 (ru) Устройство дл извлечени квадратного корн из суммы квадратов
SU894847A1 (ru) Умножитель частоты следовани импульсов
SU624235A1 (ru) Устройство дл скольз щего усреднени электрических сигналов
SU982002A1 (ru) Множительно-делительное устройство
SU1290304A1 (ru) Устройство дл умножени
SU1411775A1 (ru) Устройство дл вычислени функций
SU993451A1 (ru) Умножитель частоты следовани импульсов
SU744610A2 (ru) Многоканальное устройство дл выбора минимального значени средней величины
SU1001089A2 (ru) Устройство дл делени
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU798831A1 (ru) Умножитель частоты
SU1499339A1 (ru) Устройство дл вычислени квадратного корн
SU418857A1 (ru)
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1093925A1 (ru) Измеритель мощности
SU857988A1 (ru) Частотно-импульсное множительное устройство
SU790179A1 (ru) Удвоитель частоты меандра
SU679985A1 (ru) Устройство дл исправлени арифметических ошибок
SU561954A1 (ru) Устройство дл ввода информации от датчиков
SU789996A1 (ru) Многоканальный цифровой коррелометр
SU376772A1 (ru) Гибридный функциональный преобразователь
SU1506553A1 (ru) Преобразователь частота-код
SU993263A1 (ru) Устройство дл выделени последнего значащего разр да из последовательного кода